大容量存储器集成电路测试

发布者:qinghong最新更新时间:2016-10-09 来源: elecfans关键字:集成电路测试  存储器 手机看文章 扫描二维码
随时随地手机看文章
  大容量存储器集成电路的测试系统是科技型中小企业技术创新基金项目,是根据大容量存储器集成电路SDRAM、DDR SDRAM和:flash RAM的发展趋势而研究开发的测试系统。方案的主要内容为测试方法和测试程序研究开发,其次是测试板、适配器及生产性测试设备的研制和设备结构制作和调试等。特点是基于大容量存储器集成电路的结构,采用全新的测试技术理论和较通用的测试设备,实现实验室精确测试和生产中大批量芯片中测及成品测试。目前对高兆位存储器电路能大批量测试的设备非常昂贵,低价的专用存储器电路测试仪又不能满足测试的可靠性和通用性要求,因此该项目将大大提高国内存储器电路的生产能力,降低产品成本,提高存储器电路的可利用率,有显著的经济效益和社会效益。

  1 测试系统的基本原理

  根据大容量存储器电路的技术特点,不论EEPROM、DRAM、SDRAM、FLASRAM等,都有快速块(BANK)、页(PAGE)、单个单元和连续多个单元这4种不同的读和写方式。本系统充分利用不同的读和写方式进行测试,首先以页面方式测试存储单元读和写的正确性,再以块方式测试连续写入固定数据的准确性,然后连续多个单元方式写入变化数据的稳定性,最后测试在单个单元写连续循环变化下数据的可靠性,按这样顺序运行4种不同的测试模块,能非常准确地对存储器电路的各种状态进行分析测试,对大容量存储器电路SDRAM和flash RAM的测试项目以及存储单元的可测试度为100%,系统定时精度±500 ps,完全满足SDRAM和flash的产品指标要求。本项目的技术攻关难题在于大容量存储器集成电路测试方法的创新和相应测试设备的研制,它具有5项关键技术特点。

  1.1 采用矢量技术“V2MTM”,测试大容量存储器

  由于存储器电路容量的不断增大,测试仿真能力的增强使测试矢量的数量大大增加,用传统的中小测试设备是无法做到的,即使一般大型的测试设备,也只寻求复杂的页面式方案进行线性测试,这是造成测试时间随着容量的增大而加长、成本增高的主要原因。采用虚拟矢量存储器测试技术可以提供高达4096个测试矢量,以满足容量100兆以上,数据速率亚纳秒的大容量存储器电路的测试要求。整个测试过程基于矢量技术,实现同时多点多电路测试,使时间和成本基本上保持不变。

  如为128兆容量存储器电路,页面容量为32K,则该电路具有2048个页面。测试设备将提供2048个测试矢量,实现同时对2048点的测试,使测试时间比线性测试大大缩短。

  1.2 采用变址扫描重读技术

  扫描测试技术,主要针对存储器电路对电平比较敏感的问题而设计。扫描途径:边界存取扫描、页面存取扫描、单元存取扫描,充分利用存储器电路行列复用的结构特点,使存储器任何管脚都可作为扫描管脚而得以测性,提高了可测性和测试准确性。

  存储器电路对电平比较敏感,会给出错误测试结果。假设A1内部开路,读写时A1将感应为高电平或低电平之一。如感应为低电平即A1=0,试图对10的单元任何读写,由于A1内部开路感应为A1=O,实际只是对OO的单元读写,表面上对10单元读写测试结果正确,实际只是OO单元读写测试结果正确,因而给出错误结果。 通过变址扫描重读技术即可解决此问题。为了提高测试速度,在边界区域选取256B或更大容量。假设对应8位地址,先对00000000单元到11111111单元写入不同的数据,如分别写入00H,01H,02H…255。读出时AO,A2,A3,A4,A5,A6,A7固定为0,改变A1地址:

  如地址均可靠,00000000单元将写入00H,00000010单元将写入02H,00000000单元读出时DATA=http:///00H;A1变址为1,00000010单元读出时DATA=02H

  如A1内部开路感应为低电平即A1=O,00H写入00000000单元,写00000010单元时由于A1=O,02H将写入00000000单元覆盖00H。00000000单元读出时DATA=http:///02H,A1变址为1,00000010单元读出时DATA=02H,数据相同,即可判定变址管脚A1错误。逐一变址每一地址,由读出时数据是否相同,来判定所有变址管脚的可测性和测试准确性。

  1.3 实时数据分析技术

  系统主机通过逻辑分析功能,能迅速将被测器件的错误分离出来并显示有关数据,也能在某个指定矢量上,在故障时停下来或保存起来,做逻辑统计分析,快速、准确地显示存储单元的状态,对测试电路作出级别分类显示,提高存储器电路的可用性。

  对于大容量存储器电路,很难保证整个电路正确性。往往由于少部分单元的损坏而废弃整个电路。为了使电路得以充分利用,可将电路作出分级别处理。如为128兆容量存储器电路,当损坏单元部分集中在电路的高半部时,通过下拉最高位地址选中低半部,或损坏单元部分集中在电路的低半部时,通过上拉最高位地址选中高半部,即可作为64兆容量存储器电路来使用。通过调整地址结构,还可继续细分为32/1618/412兆容量的存储器电路来使用。

  1.4 CHIP SET初始化技术和多CPU技术

  系统的测试控制终端的设计采用CHIP GROUP(芯片组合)技术,具有一个主CPU(上位机)和多个测试CPU(下位机),系统软件对控制终端进行初始化设计,根据存储器电路的测试特定,开发设计了新的BIOS系统程序,包括设计全局变量描述符GDT的结构、局部变量描述符IDT的结构、全局变量描述符表GDT-TABLE向量、代码段CODE-DES向量、数据段DATA-DES向量、存储选择MEMORY-SEL向量、测试段TEST-DES向量,定义全局变量描述符寄存器GDT-R、局部变量描述符寄存器IDT-R等。这样,对控制终端的BIOS进行重新设计,使终端直接对待测存储器进行测试。而测试的容量由软件控制,针对不同芯片源和不同容量,具有多种选择。测试时只需设定要测试的存储器的类别、容量、测试开始矢量及结束矢量,就可以使测试系统按要求对存储器进行自定测试。通过对CHIPSET的初始化,定义了各种内参数、变量和向量,令主CPU只执行对各个测试CPU的管理和测试结果的数据逻辑分析,以满足存储器电路测试的要求。

  1.5 测试程序模块化技术

  系统采用四种不同的测试程序模块对存储器电路进行测试,以不同的读写方式测试存储单元的准确性和可靠性。

  (1)Page-WR-RD读功能模块,测试存储器电路读写的正确性。

  (2)FAST-WR-RD功能模块,测试存储器电路连续写入固定数据的准确性。

  (3)MODIFY-WR-RD模块,测试存储器电路在连续写变化的数据时的准确性。

  (4)MOVE-WR-RD功能模块,测试存储器电路在快速写连续循环变化的数据的准确性。

  存储器电路测试系统采用计算机作为控制终端,采用虚拟矢量技术、变址扫描技术,实时数据分析技术,CHIP SET技术和设计计算机CHIP SET的初始化配置,时序控制技术,开发测试存储器电路应用程序,并配备相应的机械手和探针台接口,实现大容量存储器电路的测试。
 

 
2 存储器电路测试程序

 

  系统不同的功能模块,以不同的方式对存储器电路进行测试,实现对存存储单元的各种参数进行测试,综合不同测试方式和所有测试矢量的结果,对存储单元的准确性和可靠性进行分类、输出显示。存储器电路测试程序是测试系统的核心部分。

  2.1 Page-WR-RD模块

  FP-WR-RD模块就是测试存储器电路以PAGE(页)方式时的正确性。该方式在写读数据时均以“WORD”32bit/次的方式进行,每次写数据时不是将所有存储单元一次全部填充完毕,而是按照存储器电路的特性,将存储器电路共64M bytes(以8M×8为例)待测存储单元以64K bytes为单位将存储单元分为不同的区(400I-王个)。以64K bytes为单位写入存储单元后再读出比较正确性,若有错则调用记录错误子程序,若无错误则继续下一数据的写入。将待写数据以字符串形式处理,每次取用一个数据。

  2.2 FAST-WRITE-READ模块

  FAST-WRITE-READ模块就是测试存储器电路连续写入固定数据的准确性,它以32bit/次将16M bytes存储单元全部写同一数据,然后再读出全部数据以测试其准确性。此模块目的在于测试存储器电路在快速连续写入/读出的工作方式下各个存储单元的准确性。

  2.3 MODIFY-WRITE-READ模块

  MODIFY-WRITE-READ模块测试存储器电路在连续写变化数据时的准确性,将每次写数据的变量内容取反,则每连续两次写入的内容相反,在读数据时若检测出每两次内容并非相反则存储单元有错。此功能对检测其存储单元是否有相互干扰而产生不稳定的情况。

  2.4 MOVE-WRITE-READ模块

  MOVE-WRITE-READ模块测试存储器电路在快速写连续循环变化数据的准确性。每次写入的数据变量EAX的内容向左循环移一位,则相邻每次写入数据均不相同,进一步检查存储单元确稳定性。

  2.5 结果显示输出模块

  进行存储器电路测试的目的是将存储器电路按其错误存储单元的情况进行分类标识,标识的结果必须易于记录、区分、焊接和使用,以满足实际生产的需要,而经过上述模块测试的结果数据存放在EAX内,地址存放在ES:[DI]内,对存储器电路必须对其进行分类作出标识,控制机械手输送到相应的分配卡位。

  2.6 显示界面功能模块

  测试系统开机后在显示屏应出现测试界面,显示测试系统配置,正在处理的存储器电路规格类型,显示正在执行的运行模式,以便观察该存储器电路对于何种模式较为敏感,在处理时有针对性地加强该测试模式处理。显示测试运行LOOP数,观察正在测试的存储器电路在工作状态的性能,以便观察存储器电路工作长时间的稳定性。各大容量存储器电路生产商在存储技术上略有不同,在测试界面中,用软件技术解决在产品变换中的适应性问题。只要设置相关软件变量,即可适用各种不同的存储器电路。

  3 技术优势

  系统采用了上述关键的技术和独特的测试模块方式,测试存储器电路的各项指标(速度、准确率、稳定性),拥有自主的知识产权。作为存储器电路专用测试设备,程序设计完全仿真存储器电路在实际工作中的各种状态,测试能力强、速度快、可测试率高、适应于各种不同的存储器电路,具有较大的灵活性。由于采用虚拟矢量存储器技术,使本测试系统在测试容量方面具有相当的发展空间,测试成本非常低。在存储器集成电路的测试技术领域和测试系统市场中具有一定之优势。


关键字:集成电路测试  存储器 引用地址:大容量存储器集成电路测试

上一篇:表面贴装元件识别的一种亚像素边缘检测方法
下一篇:电机测试如何选择负载制动器

推荐阅读最新更新时间:2024-03-30 23:25

兆易创新与合肥产投签署12英寸晶圆存储器项目
电子网消息,10月27日,兆易创新发布关于签署合作协议的公告,公告称为进一步推动发展,兆易创新与合肥市产业投资控股(集团)有限公司(以下简称“合肥产投”)于10月26日签署了《关于存储器研发项目之合作协议》(以下简称“《合作协议》”),约定双方在安徽省合肥市经济技术开发区合作开展工艺制程19nm存储器的12英寸晶圆存储器(含DRAM等)研发项目(以下简称“项目”),项目预算约为180亿元人民币。 据披露,兆易创新与合肥产投于10月26日在安徽省合肥市签署了《合作协议》,《合作协议》的主要内容包括4个方面: 1.项目内容为在合肥市经济技术开发区空港经济示范区内开展工艺制程19nm存储器的12英寸晶圆存储器(含DRAM等)的研发
[半导体设计/制造]
如何给汽车系统选择合适的非易失性存储器
汽车系统的设计变得越来越复杂,因为要不断的加入新的功能,如高级驾驶辅助,图形仪表,车身控制和车辆信息娱乐系统。为了确保可靠、安全的操作,每个子系统均需要使用特定的非易失性存储器,以便在复位操作和电源切换期间存储信息。非易失性存储器用于存储可执行代码或常量数据、校准数据、安全性能和防护安全相关信息等重要数据,以作将来检索用途。 目前市场上主要包含这几种不同类型的非易失性存储器,如NOR 闪存、NAND 闪存、EEPROM(可擦除的可编程只读存储器)、FRAM(铁电存储器),MRAM(磁性 RAM)和 NVSRAM(非易失性静态存储器)等。每种类型存储器在不同性能指标下具有各自的优势和劣势:存储器密度、读写带宽、接口频率、耐久性、
[汽车电子]
如何给汽车系统选择合适的非易失性<font color='red'>存储器</font>
AMD深入解析最新四核处理器Barcelona
AMD公司近日对四核Opteron Barcelona做了更为深入的解析。Barcelona是AMD的第一款65nm服务器芯片同时也是第一个四核架构处理器,该处理器在多媒体指令扩展名的路径宽度、存储控制器以及高速缓冲存储器这几个方面进行了改进。 Barcelona把多媒体指令扩展名的执行路径宽度从64位加宽到了128位,使得芯片提高了向CPU馈入多媒体数据和指令的速度。同时,这个改进将把媒体编码/解码和技术计算应用提升到一定范围。 此外,该公司已经重新设计了在Opteron上的两个存储控制器,所以,它们能够独立地动作。这将使任意时间可用的DRAM段更多,从而减少页面冲突。经升级的存储控制器将支持DDR2、DDR3和全缓冲DIM
[焦点新闻]
ARM 和VORAGO共同助力,空间电子科技发展创下新高
NASA近日成功发射SpaceX CRS-10货运飞船进行第十次国际空间站商业货运任务。SpaceX CRS-10的这次发射搭载了一个电子辐射效应实验,值得关注的是,该实验是由是美国Vorago公司的ARM架构抗辐射MCU进行控制的。 ARM技术在航天工业中势头越来越猛,NASA近日宣布将选择ARM Cortex-A53处理器构建下一代空间电子产品平台, 此次搭载实验由美国空军实验室和NASA联合支持,标志着ARM架构的耐极端环境抗辐射微处理器首次部署于空间系统。 抗辐射存储器实验(RHEME): 在外太空监测电子存储器 空间环境下,电子存储器暴露于高能质子和辐射粒子中,当这些粒子撞击存储器或其他微电路时存储器中信息将会发生改变
[嵌入式]
快闪存储器储存阵列市场渗透率成长强劲
市场研究机构IDC最近发布的一份报告指出,快闪记忆体储存阵列的市场渗透率正在快速成长;该份报告显示,包括全快闪记忆体阵列(all-flash arrays,AFA)以及混合快闪记忆体阵列(hybrid flash arrays,HFA)在内的全球快闪记忆体阵列市场规模,在2014年可达113亿美元。 IDC的报告指出,快闪记忆体阵列市场的成长动力,来自于越来越多厂商提供针对不同应用、支援越来越高复杂度工作任务的多样化产品; 该市场的成长速度高过于我们预期, IDC分析师Eric Burgener表示,2014年市场对快闪记忆体储存阵列的需求成长速度超过了他们原先的预测,估计HFA与AFA产品在2014年的营收分别可达100亿美
[嵌入式]
KLA-Tencor为领先的集成电路推出晶圆全面检测与检查系列产品
【加州旧金山 2016 年 7 月 11 日讯】 在美国西部半导体展览会前,KLA-Tencor 公司(纳斯达克股票代码:KLAC)今天为前沿集成电路制造推出了六套先进的缺陷检测与检查系统:3900 系列(以前称为第 5 代)和 2930 系列宽波段等离子光学检测仪、Puma 9980 激光扫描检测仪、CIRCL 5 全表面检测套件、Surfscan SP5XP 无图案晶圆缺陷检测仪和 eDR7280 电子束检查和分类工具。这些系统采用一系列创新技术形成一套全面的晶圆检测解决方案,使集成电路制造的所有阶段 从早期工艺研发到生产工艺监控 都能实现良率关键缺陷的发现与控制。 KLA-Tencor 晶圆检测事业部执行副总裁 Mike
[测试测量]
KLA-Tencor为领先的<font color='red'>集成电路</font>推出晶圆全面检测与检查系列产品
一种新型非易失性存储器的原理及应用
作者Email: gaoqiang@huazhoucn.com 摘要:本文详细了介绍了德国ZMD公司的非易失性存储器(NvSRAM)的原理、种类及应用。德国ZMD公司的非易失性存储器采用SRAM+EEPROM方式,巧妙地将两种存储技术集成进一个芯片之中,降低了成本,提高了可靠性。本文除介绍芯片原理之外,还提供了参考框图。 关键词:ZMD,nvSRAM,非易失性存储器,掉电非易失 纵观目前低容量并行接口的非易失存储器市场,EEPROM、FRAM、SRAM+BAKBAT方式等占据了市场主流,其中EEPROM的供应厂家很多,其中以ATMEL,ST等厂家占主导地位,FRAM只有美国RAMTRON公司一技独秀,而采用SRAM
[应用]
TMS320C80与存储器接口分析
    摘 要: 通过一个设计实验,讨论了TMS320C80通过传输控制器与几种常用存储器的接口方式,提出了接口设计中应该考虑的一些问题。     关键词: TMS320C80 存储器接口 译码     多媒体视频处理器 TMS320C80是新一代的数字信号处理芯片,其内部集成有四个DSP(PPs)和一个RISC主处理器(MP),一个传输控制器(TC),一个视频控制器(VC)和50K字节的SRAM等资源。处理能力每秒达20亿次操作(2BOPS),具有高度并行性,高计算精度和通用性。该芯片可实时实现新一代的视频压缩和解压缩,可广泛应用于会议电视,高速电信,多媒体,虚拟现实,保密,雷达和声纳处理等应用场合,在军事和民用方面有着
[应用]
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
最新测试测量文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved