什么是自动触发?

发布者:chinapxf最新更新时间:2021-11-02 来源: eefocus关键字:自动触发  示波器  信号频率 手机看文章 扫描二维码
随时随地手机看文章

在自动模式下,对于不同时基档位,若信号频率很低,凑巧预触发完成后碰不到触发条件,那么第一次至少需要等待如表2.1中对应档位下的时间后才会强制触发,第二次之后的采样若还没有触发就会直接强制触发。


自动触发时间的选择特别重要。ZDS2022示波器采用稳定波形显示的优先原则,保证在测试小频率信号时,自动触发可以准确在同一触发位置触发,稳定显示波形。如测试0.2Hz的信号时,即周期为5s,若自动触发等待时间小于5s,则无法在同一位置触发,导致波形显示不稳定。


表2.1 自动触发时间

档位屏幕时间自动触发时间(ms)信号触发最小频率计数值(8)
≤2ms≤28ms5020Hz6249999
5ms70ms10010Hz12499999
10ms140ms2005Hz24999999
20ms280ms5002Hz62499999
50ms700ms10001Hz124999999
100ms1.4s20000.5Hz249999999
200ms2.8s40000.25Hz499999999
≥500ms≥7s50000.20Hz624999999


关键字:自动触发  示波器  信号频率 引用地址:什么是自动触发?

上一篇:触发波形为何显示不稳定?
下一篇:用ZDS2022如何安全测量市电?

推荐阅读最新更新时间:2024-11-17 02:29

怎么用示波器来实现Pass/Fail测试
在现代经济高速发展的社会中,我们使用的电子产品越来越精细,各类参数指标也越来越严格。在进行小批量设备或工业自动化测试时(例如,产品在出厂前需要做某些性能检测),往往意味着对大量重复性指标的测试。市面上大多数台式数字示波器都拥有的Pass/Fail功能可以很轻易地完成这项工作,它可以自动捕捉到不符合设定要求的异常信号,把工程师从观察大量信号的过程中解放出来,令工程师更高效地完成测试工作。 那么怎么用示波器来实现Pass/Fail测试呢?下面我们将给出详细的测试步骤以供参考。 本例采用鼎阳科技SDG2000X信号发生器和SDS1000X-E/SDS2000X数字示波器来模拟Pass/Fail功能的实际运用。(连接方式如图所示)
[测试测量]
怎么用<font color='red'>示波器</font>来实现Pass/Fail测试
FFT和示波器:实用指南
  本文讨论了一些重要的FFT特性,解释了如何利用这些特性设置FFT以实现高效的分析。   快速傅里叶变换(FFT)是20世纪70年代微处理器进入商业设计时首次出现的。从昂贵的实验室型号到最便宜的业余型号,现在几乎每一台示波器都能提供FFT分析功能。FFT是一种功能强大的工具,高效使用FFT要求人们对FFT有一定的研究。本文将介绍如何设置FFT和高效使用FFT,FFT的技术原理这里不再赘述。   FFT是一种能够缩短离散傅里叶变换(DFT)计算时间的算法,也是一种用于在频域(幅度和相位与频率的关系)中查看所采集的时域(幅度与时间)数据的分析工具。FFT给数字示波器增加了频谱分析功能。   观察图1中的上半部分曲线,你看
[测试测量]
FFT和<font color='red'>示波器</font>:实用指南
示波器能否在射频实验室中占据一席之地
在射频 (RF) 行业中通常认为,信号分析仪是进行无线发射机 (Tx) 测量的首选工具。 但是,这里有一个问题。 许多正在开发的新毫米波 (mmWave) 技术的工作带宽超出了信号分析仪可以直接测量的带宽。新兴的 MIMO(多路输入/多路输出)技术也需要进行相位相干的多通道分析。这意味着测试设备的使用策略需要改变。示波器势必会加入其中,成为必不可少的射频测试工具,这一转变将给全球的射频工程师都带来巨大影响。 为了测试新兴的无线毫米波技术,您的台式设备需要具备三大特性: 高输入频率范围和宽分析带宽,能够捕获和分析信号 出色的信号完整性技术指标,如误差矢量幅度(EVM) 和无杂散动态范围 多个通道在时间上紧密相关,能够支持
[测试测量]
<font color='red'>示波器</font>能否在射频实验室中占据一席之地
隔离示波器和差分探头的选择和区别
有时候示波器测量存在电势差的电路系统往往是危险的,这种危险可能来源于设备内部的短路,也可能来自电势本身。作为技术人员或者电子工程师,我们经常会遇到这样的一些测量的困难,比如测量三相电,亦或测量市电供电的被测体,其地线连接着电源,而同时示波器的各个通道也是共地的,并且连接着电源。那当我用示波器测试信号的时候,我该如何接地来避免短路呢? 对于这个问题,也许有的人会说,把示波器供电处的接地端断开就可以了。但是这样可能会导致探头夹子和示波器金属部位带电,从而存在安全隐患。这个时候一般有5种解决方案。第一是使用带隔离通道的示波器,另外一种是使用差分探头来进行测量。或者采用A-B伪差分测法,或者采用浮地测量,或者示波器电源用隔离变压器隔离
[测试测量]
隔离<font color='red'>示波器</font>和差分探头的选择和区别
ZDS2022示波器之使用技巧
对于ZDS2022示波器来说,众多技巧集于一身,每一个键都暗藏玄机,技巧篇不容错过!技巧篇帮助您快速上手! 旋钮A的妙用—Push to Select 图1 旋钮A 注意:旋钮A左上方的指示灯变亮时,旋钮A才可用。 旋钮A用于操作主菜单,当您在对菜单软键(“软键”即为面板上【MENU BACK】下边的按键,按下某个键时,每个软键会对应一个菜单项,按下软键就会选中菜单项)操作时,旋转旋钮A就可以选择菜单中的某一项,短按旋钮A就可以将之前选择的菜单项选中,这时长按旋钮A就会出现关于当前选中菜单项的具体解释信息,此信息会解答您的疑惑。 图2 【MENU BACK】的解释信息 旋钮B的妙用—Push to Select 图
[测试测量]
基于FPGA的数字示波器图文显示系统的软硬件设计
应用FPGA设计功能电路时,可以让人们的思路从传统的以单片机或DSP芯片为核心的系统集成型转向单一专用芯片型设计。传统的示波器虽然功能齐全,但是体积大、重量重、成本高、等一系列问题使应用受到了限制。有鉴于此,便携式数字存储采集器就应运而生,它采用了LCD显示、高速A/D采集与转换、ASIC芯片等新技术,具有很强的实用性和巨大的市场潜力,也代表了当代电子测量仪器的一种发展趋势,即向功能多、体积小、重量轻、使用方便的掌上型仪器发展。   1 系统总体设计读写   根据设计要求:在示波器上显示2个以上字符或图案,如显示0-9十个数字及英文字符、图象等,结合示波器显示原理,设计电路如图1所示。将要显示的数字或符号进行取模,得到其二进制
[嵌入式]
基于FPGA的数字<font color='red'>示波器</font>图文显示系统的软硬件设计
8步搞定实时示波器进行抖动测量
实时示波器必须进行正确的配置以实现精确的抖动测量。在这里介绍一种可以应用于任何品牌实时示波器的分步流程,手动设置你的仪器来测量所有类型的抖动。虽然你可以向仪器制造商购买专门的抖动分析软件,以使用一个按钮或向导类型的方法自动配置你的仪器,但软件并不总是产生最佳配置。因此,自动配置的设置也应使用相同的下述流程进行验证。要正确配置您的仪器,按顺序执行下列步骤: 一、初始化仪器 打开示波器电源并恢复出厂默认设置。然后调整以下测量项目,并保存配置以便将来可以方便调用。 将示波器模式设置为 real time Input termination设置为50欧姆 关闭波形平均 删除第一个采样点和触发事件之间的所有延迟。减少了时基不稳定性带来
[测试测量]
8步搞定实时<font color='red'>示波器</font>进行抖动测量
比较逻辑分析仪与示波器之间的区别
目前电路的发展从抽象类似向着数字化发展,因此这些测量仪器的开发也正在朝着这种条件方法迈进。 现在,在参考测量方面,我们首先想到的是示波器,特别是那些对示波器有很高认识的老工程师。 逻辑分析仪是一种非常适合单片机类数字系统测量分析的新型测量工具。 在通信分析中比示波器更方便,更强大。 在示波器方面,示波器可以测量电压信号并显示出来,可以通过示波器的旋钮来测量电压的幅度和时间。示波器平常较多的用途就是测量供电电压是不是稳定,如果出现毛刺,特别是刚上电的时候,变压器上会出现电压尖峰冲击,示波器可以明显的看到。示波器对高电压也能够很好的显示,测量范围比较宽,可以动态显示被测信号,实时显示被测信号。对时间较长的波形,比如流水灯,十几分钟
[测试测量]
比较逻辑分析仪与<font color='red'>示波器</font>之间的区别

推荐帖子

位移测量装置——瞿安连
本帖最后由paulhyde于2014-9-1508:57编辑该文件对《位移测量装置》(2008年A题)这一题目从起源到命题,到芯片的选取,再到完成题目的设计都作了详细的介绍位移测量装置——瞿安连楼主很强大啊我要学习一下
小瑞 电子竞赛
问一个WinCE有效期的问题,用过WinCE的帮忙解答一下啊
我用的是WindowsCE6.0,下载的是微软有效期为180天的评估版。想问一下,我如果用这个版本定制一个操作系统,是不是说180天后,我这个操作系统就不能用了呢?问一个WinCE有效期的问题,用过WinCE的帮忙解答一下啊你定制的生成的NK映像应该是没问题的,只是说你的WINCE6.0平台过180天可能就不能用了,编译什么工程、源程序都会报错。我就遇到过,我当时是更改了PC的时间解决的,后来看到也有更方便的办法。1楼能不能详细说一下你的解决方法呢?我还没有开始定制,提前知道一下解决方法
yinshulong WindowsCE
PCI&LVDS产品开发平台(PCI&LVDS)
PCI&LVDS产品开发平台(PCI&LVDS)【产品定位】基于PCI的高速数据采集卡开发基于LVDS接口的高速数据采集处理卡;算法加速卡;【产品特色】提供完整的FPGA+PCI解决方案,性能稳定,兼容性好;提供完整的参考设计,包括FPGA代码,驱动程序,应用程序等,可以作为项目开发的模板;扩展性能好,可以扩展音频输入输出卡,视频输入输出卡,高速AD,DA等。【产品清单】1、RPDP-PCI&LVDS开发板1块2、ByteBlasterII下载电缆1条3、
zgcdz51 FPGA/CPLD
ISE 中如何设置外部5V信号输入
现有一个问题,请咨询大家,ISE中如何设置外部5V信号输入,具体为:使用Xilinx-v4系列FPGA,IO接收电平为3.3V,现外部输入信号为5V,如何在ISE中设置,使其输入IO能够兼容5V信号输入。谢谢ISE中如何设置外部5V信号输入不想在外部使用电压转换芯片,问可否在ISE中设置你确定你用的那款FPGA可以承受5V的电压不?你提这个设置功能很少见啊,大部分都是要求在都是外部用电平转换芯片!好像只有远古时代的FPGA(如Spartan-2)有耐5V的,现在的型号都不
dadiwuyu FPGA/CPLD
关于nios2ecos51安装问题
我在NiosIICommandShell中输入nios2configtool--ptf=$SOPC_KIT_NIOS2/examples/verilog/niosII_cyclone_1c20/standard/NiosII_cyclone_1c20_standard.ptf--cpu=cpu后它弹出对话框有以下内容Errorloadingthedefauthardwaretemplate\'nios2_dev_board\';PackageCYGPKG_HA
Tony067 嵌入式系统
dll调用问题
我调用一个板卡的驱动dll,再编译时提示连接错误511P_demo_evcDlg.obj:errorLNK2019:unresolvedexternalsymbol__imp__GetDll_LastErrNOreferencedinfunctionprotected:void__thiscallCMy511P_demo_evcDlg::OnTimer(unsignedint)(?OnTimer@CMy511P_demo_evcDlg@@IAEXI@Z)这个到
zglckf 嵌入式系统
小广播
最新测试测量文章
换一换 更多 相关热搜器件

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved