PCB布线经验浅谈

最新更新时间:2012-04-06来源: 21IC中国电子网关键字:PCB  布线 手机看文章 扫描二维码
随时随地手机看文章

怎么说呢?做我们行,是撑不死也饿不着的吧。像偶工作了四五个年头,一些经验分享一下。PCB布线四五年,经验够吃饱饭。  

一般PCB基本设计流程如下:前期准备->PCB结构设计->PCB布局->布线->布线优化和丝印->网络和DRC检查和结构检查->制版。  

第一:前期准备。这包括准备元件库和原理图。“工欲善其事,必先利其器”,要做出一块好的板子,除了要设计好原理之外,还要画得好。在进行PCB设计之 前,首先要准备好原理图SCH的元件库和PCB的元件库。元件库可以用peotel 自带的库,但一般情况下很难找到合适的,最好是自己根据所选器件的标准尺寸资料自己做元件库。原则上先做PCB的元件库,再做SCH的元件库。PCB的元 件库要求较高,它直接影响板子的安装;SCH的元件库要求相对比较松,只要注意定义好管脚属性和与PCB元件的对应关系就行。PS:注意标准库中的隐藏管 脚。之后就是原理图的设计,做好后就准备开始做PCB设计了。  

第二:PCB结构设计。这一步根据已经确定的电路板尺寸和各项机械定位,在PCB 设计环境下绘制PCB板面,并按定位要求放置所需的接插件、按键/开关、螺丝孔、装配孔等等。并充分考虑和确定布线区域和非布线区域(如螺丝孔周围多大范围属于非布线区域)。  

第三:PCB布局。布局说白了就是在板子上放器件。这时如果前面讲到的准备工作都做好的话,就可以在原理图上生成网络表 (Design->Create Netlist),之后在PCB图上导入网络表(Design->Load Nets)。就看见器件哗啦啦的全堆上去了,各管脚之间还有飞线提示连接。然后就可以对器件布局了。  

一般布局按如下原则进行:  

①. 按电气性能合理分区,一般分为:数字电路区(即怕干扰、又产生干扰)、模拟电路区(怕干扰)、功率驱动区(干扰源);  

②. 完成同一功能的电路,应尽量靠近放置,并调整各元器件以保证连线最为简洁;同时,调整各功能块间的相对位置使功能块间的连线最简洁;  

③. 对于质量大的元器件应考虑安装位置和安装强度;发热元件应与温度敏感元件分开放置,必要时还应考虑热对流措施;  

④. I/O驱动器件尽量靠近印刷板的边、靠近引出接插件;  

⑤. 时钟产生器(如:晶振或钟振)要尽量靠近用到该时钟的器件;  

⑥. 在每个集成电路的电源输入脚和地之间,需加一个去耦电容(一般采用高频性能好的独石电容);电路板空间较密时,也可在几个集成电路周围加一个钽电容。  

⑦. 继电器线圈处要加放电二极管(1N4148即可);  

⑧. 布局要求要均衡,疏密有序,不能头重脚轻或一头沉  

——需要特别注意,在放置元器件时,一定要考虑元器件的实际尺寸大小(所占面积和高度)、元器件之间的相对位置,以保证电路板的电气性能和生产安装的可行 性和便利性同时,应该在保证上面原则能够体现的前提下,适当修改器件的摆放,使之整齐美观,如同样的器件要摆放整齐、方向一致,不能摆得“错落有致” 。  

这个步骤关系到板子整体形象和下一步布线的难易程度,所以一点要花大力气去考虑。布局时,对不太肯定的地方可以先作初步布线,充分考虑。  

第四:布线。布线是整个PCB设计中最重要的工序。这将直接影响着PCB板的性能好坏。在PCB的设计过程中,布线一般有这么三种境界的划分:首先是布 通,这时PCB设计时的最基本的要求。如果线路都没布通,搞得到处是飞线,那将是一块不合格的板子,可以说还没入门。其次是电器性能的满足。这是衡量一块 印刷电路板是否合格的标准。这是在布通之后,认真调整布线,使其能达到最佳的电器性能。接着是美观。假如你的布线布通了,也没有什么影响电器性能的地方, 但是一眼看过去杂乱无章的,加上五彩缤纷、花花绿绿的,那就算你的电器性能怎么好,在别人眼里还是垃圾一块。这样给测试和维修带来极大的不便。布线要整齐 划一,不能纵横交错毫无章法。这些都要在保证电器性能和满足其他个别要求的情况下实现,否则就是舍本逐末了。  

布线时主要按以下原则进行:  

[page]①. 一般情况下,首先应对电源线和地线进行布线,以保证电路板的电气性能。在条件允许的范围内,尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系 是:地线>电源线>信号线,通常信号线宽为:0.2~0.3mm,最细宽度可达0.05~0.07mm,电源线一般为1.2~2.5mm。对数字电路的 PCB可用宽的地导线组成一个回路, 即构成一个地网来使用(模拟电路的地则不能这样使用)  

②. 预先对要求比较严格的线(如高频线)进行布线,输入端与输出端的边线应避免相邻平行,以免产生反射干扰。必要时应加地线隔离,两相邻层的布线要互相垂直,平行容易产生寄生耦合。  

③. 振荡器外壳接地,时钟线要尽量短,且不能引得到处都是。时钟振荡电路下面、特殊高速逻辑电路部分要加大地的面积,而不应该走其它信号线,以使周围电场趋近于零;  

④. 尽可能采用45o的折线布线,不可使用90o折线,以减小高频信号的辐射;(要求高的线还要用双弧线)  

⑤. 任何信号线都不要形成环路,如不可避免,环路应尽量小;信号线的过孔要尽量少;  

⑥. 关键的线尽量短而粗,并在两边加上保护地。  

⑦. 通过扁平电缆传送敏感信号和噪声场带信号时,要用“地线-信号-地线”的方式引出。  

⑧. 关键信号应预留测试点,以方便生产和维修检测用  

⑨. 原理图布线完成后,应对布线进行优化;同时,经初步网络检查和DRC检查无误后,对未布线区域进行地线填充,用大面积铜层作地线用,在印制板上把没被用上的地方都与地相连接作为地线用。或是做成多层板,电源,地线各占用一层。

——PCB布线工艺要求  

①. 线  

一般情况下,信号线宽为0.3mm(12mil),电源线宽为0.77mm(30mil)或1.27mm(50mil);线与线之间和线与焊盘之间的距离大于等于0.33mm(13mil),实际应用中,条件允许时应考虑加大距离;  

布线密度较高时,可考虑(但不建议)采用IC脚间走两根线,线的宽度为0.254mm(10mil),线间距不小于0.254mm(10mil)。特殊情况下,当器件管脚较密,宽度较窄时,可按适当减小线宽和线间距。  

②. 焊盘(PAD)  

焊 盘(PAD)与过渡孔(VIA)的基本要求是:盘的直径比孔的直径要大于0.6mm;例如,通用插脚式电阻、电容和集成电路等,采用盘/孔尺寸1.6mm /0.8mm(63mil/32mil),插座、插针和二极管1N4007等,采用1.8mm/1.0mm(71mil/39mil)。实际应用中,应根 据实际元件的尺寸来定,有条件时,可适当加大焊盘尺寸;  

PCB板上设计的元件安装孔径应比元件管脚的实际尺寸大0.2~0.4mm左右。  

③. 过孔(VIA)  

一般为1.27mm/0.7mm(50mil/28mil);  

当布线密度较高时,过孔尺寸可适当减小,但不宜过小,可考虑采用1.0mm/0.6mm(40mil/24mil)。  

④. 焊盘、线、过孔的间距要求  

PAD and VIA : ≥ 0.3mm(12mil)  

PAD and PAD : ≥ 0.3mm(12mil)  

PAD and TRACK : ≥ 0.3mm(12mil)  

TRACK and TRACK : ≥ 0.3mm(12mil)  

密度较高时:  

PAD and VIA : ≥ 0.254mm(10mil)  

PAD and PAD : ≥ 0.254mm(10mil)  

PAD and TRACK : ≥ 0.254mm(10mil)  

TRACK and TRACK : ≥ 0.254mm(10mil)  

第五:布线优化和丝印。“没有最好的,只有更好的”!不管你怎么挖空心思的去设计,等你画完之后,再去看一看,还是会觉得很多地方可以修改的。一般设计的 经验是:优化布线的时间是初次布线的时间的两倍。感觉没什么地方需要修改之后,就可以铺铜了(Place->polygon Plane)。铺铜一般铺地线(注意模拟地和数字地的分离),多层板时还可能需要铺电源。时对于丝印,要注意不能被器件挡住或被过孔和焊盘去掉。同时,设 计时正视元件面,底层的字应做镜像处理,以免混淆层面。  

第六:网络和DRC检查和结构检查。首先,在确定电路原理图设计无误的前提下,将所生成的PCB网络文件与原理图网络文件进行物理连接关系的网络检查(NETCHECK),并根据输出文件结果及时对设计进行修正,以保证布线连接关系的正确性;  

网络检查正确通过后,对PCB设计进行DRC检查,并根据输出文件结果及时对设计进行修正,以保证PCB布线的电气性能。最后需进一步对PCB的机械安装结构进行检查和确认。  

第七:制版。在此之前,最好还要有一个审核的过程。  

PCB设计是一个考心思的工作,谁的心思密,经验高,设计出来的板子就好。所以设计时要极其细心,充分考虑各方面的因数(比如说便于维修和检查这一项很多人就不去考虑),精益求精,就一定能设计出一个好板子。


 

关键字:PCB  布线 编辑:冰封 引用地址:PCB布线经验浅谈

上一篇:如何对太阳能跟踪系统进行阴影规避
下一篇:快速充电技术介绍与理论模型

推荐阅读最新更新时间:2023-10-18 16:35

CTS设计技巧:布线工程师如何充分“掌控”时钟信号?
在数字电路设计中,时钟信号是一种在高态与低态之间振荡的信号,决定着电路的性能。在应用中,逻辑可能在上升沿、下降沿触发,或同时在上升沿和下降沿触发。由于溢出给定时钟域的案例极多,故有必要插入缓冲器树来充足地驱动逻辑。时钟树通常带有布线工程师必须满足的延迟、歪曲率、最小功率及信号完整性要求。 当电路从前工序设计人员转移到后工序布线工程师时,可以认为时钟概述与图表是必须沟通的最关键信息。多年以来,由于沟通失误,数以小时、天甚至是星期计的设计工作沦为白费,需要包括时钟树在内的全套重新合成。 在布线之前,采用极佳的时钟来用于合成及时序约束。约束的时钟定义可能出现在模块的顶层焊盘或引脚;可能出现在宏的输出,如锁延迟环(DLL) 或锁相环(PL
[电源管理]
CTS设计技巧:<font color='red'>布线</font>工程师如何充分“掌控”时钟信号?
Bus总线布线时如何做到等长
  Bus走线模式是在13.6版本中可以实现的模式,现在14.x以及15.0都已经取消了这功能,如果有兴趣的朋友可以通过以下步骤来实现:        1.在命令栏中输入:set acon_oldcmd 回车就把模式切换到以前版本,14.x和15.0都可以,不过切换后有点区别。 2.把要Bus走线的net从pin中引出一小段走线。 3.点击Add Connect,Route type切换到By cursor,然后鼠标框选已走好的几个线头,如图。 此主题相关图片如下: 4.Bus 走线。 此主题相关图片如下: 如果要取消这模式,在命令栏输入:unset acon_oldcmd
[嵌入式]
软硬板PCB供应链本季营运有撑
iPhone5发表之后虽然概念股表现平平,但是对这一季业绩却发挥支撑作用,台系软板、硬板PCB供应链从8月之后营收表现升温,本季营运也可望相对具支撑。工研院IEK预估,下半年在苹果相关产品带动,PCB产值可望较上半年成长5.7%。 根据业者统计,iPhone5的软板供应厂包括旗胜、住友化学、藤仓、F-臻鼎、台郡;HDI板供货商则有四家入列,包括揖斐电、欣兴、华通、AT&S,供应的家数较以往iPhone系列还要少,且第一大供货商都以日商为主。 从8月开始,软、硬板厂商营收表现就开始升温,台郡、F-臻鼎、华通8月合并营收都创下近期新高,在iPhone5正式发表并启动拉货潮之下,这一季营运均看旺,将纷纷超越第2季表现
[半导体设计/制造]
非隔离型DC-DC变换器的布线考虑
    摘要: 多年来不断涌现的集成DC-DC电源控制器提供了越来越好的性能。使产品设计人员从繁重的电源设计中解脱出来,减轻了不少压力,但同时也使许多工程师对系统供电电路的设计越来越掉以轻心,值得注意的是电源设计仍然是系统设计的一个关键部分,特别是对于开关型变换器的设计更要引起重视。本文主要讨论了在设计非隔离型DC-DC变换器时电路板的布线规则。     关键词: 电源 DC-DC 变换器 EMI 优化布线的第一个规则是隔离变换器。DC-DC变换器是一个较强的电磁场干扰源。通常其EMI频谱范围自开关频率延伸至100MHz以上。为了减小电容性耦合和磁场环路耦合,必须将变换器远离其它电路、尤其是小信号模拟电路。隔离开变换器并不
[应用]
Cadence通过TSMC设计参考流程8.0版加速45纳米芯片设计
新功能解决了45纳米节点的设计问题 加州圣荷塞及台湾新竹,2007年7月5日 ——Cadence设计系统公司(NASDAQ: CDNS)与台湾积体电路制造股份有限公司(TSE: 2330, NYSE: TSM)今天宣布Cadence正在为TSMC参考流程8.0提供重要功能。这种新的参考流程解决了45纳米的设计难题,为晶粒内变异提供了统计时序分析、与自动化的可制造性设计(DFM)热点修整,以及新的动态低功耗设计方法学。 参考流程8.0版是TSMC的最新一代设计方法学,能够提高成品率、降低风险和提高设计精确度。该流程提供了经认定的设计建构模块的参考,给予设计师从规格到出带的可靠途径。 “TSMC与Cadence一直在不断创新,这
[焦点新闻]
如何检测汽车电子设计中PCB的可靠性?
  可靠性在 汽车电子 中非常重要,而如今鉴于来自产品上市时间和成本缩减的压力,采取在软件虚拟样机环境中相对于测试室内的物理样机进行分析的方法显得愈发必要。目前因软件的存在,从而使电子和机械设计人员可进行更多的PCB模拟仿真方案。   汽车电子其实并非与其它复杂电子产品完全不同:多个中央处理器、网络、实时数据收集,以及极为复杂的PCB。汽车行业的设计压力与其它类型的电子产品相似:设计时间短,市场竞争激烈。那么汽车电子与例如一些高端娱乐产品电子之间有什么区别?天壤之别!如果PCB在娱乐产品中发生故障,人们的性命不受威胁;但要是在汽车中发生故障,人们的性命就岌岌可危了。因此,汽车电子部件的可靠性设计是设计过程中需要考虑的一个主要方面。
[嵌入式]
需求暴增 PCB行业的涨声将再响起
晶圆厂涨价,封测厂涨价,如今PCB(印制电路板)厂也要涨价,整个电子制造产业似乎已无法摆脱涨价的魔咒。 业绩与涨价齐飞 据TPCA(台湾地区电路板协会)发布的数据,今年首季台湾企业两岸PCB产值达61.08亿美元,创下历年第一季新高,较去年同期成长26.7%,台企在大陆地区生产比重约63.2%,预估第2季产值可达62亿美元。 而根据中信电子和申万电子数据,A股上市企业中的PCB板块在2021Q1的表现也异常抢眼,收入增加43.7%,归母净利润增加了45.6%。 除了软硬结合板受到AirPods更改产品设计影响而增长下滑外,台企的软板、多层板、HDI(高密度互连)板都有超过20%以上的增长率。TPCA认为这是受益于5G手机高端化、笔
[手机便携]
需求暴增 <font color='red'>PCB</font>行业的涨声将再响起
PCB电源供电系统的分析与设计
当今,在没有透彻掌握芯片、封装结构及PCB的电源供电系统特性时,高速电子系统的设计是很难成功的。事实上,为了满足更低的供电电压、更快的信号翻转速度、更高的集成度和许多越来越具有挑战性的要求,很多走在电子设计前沿的公司在产品设计过程中为了确保电源和信号的完整性,对电源供电系统的分析投入了大量的资金,人力和物力。 电源供电系统(PDS)的分析与设计在高速电路设计领域,特别是在计算机、半导体、通信、网络和消费电子产业中正变得越来越重要。随着超大规模集成电路技术不可避免的进一步等比缩小,集成电路的供电电压将会持续降低。随着越来越多的生产厂家从130nm技术转向90nm技术,可以预见供电电压会降到1.2V,甚至更低,而同时电流也会显著
[应用]
小广播
最新电源管理文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved