九项常被忽略的ADC技术指标

最新更新时间:2012-05-07来源: OFweek关键字:ADC技术  ADC 手机看文章 扫描二维码
随时随地手机看文章
  •   模数转换器(ADC)的种类繁多,我们总是很难弄清哪种ADC才最适合既定应用。数据手册往往会使问题变得更加复杂,许多技术指标指标都以无法预料的方式影响着性能。

      选择转换器时,工程师通常只关注分辨率、信噪比(SNR)或者谐波。这些虽然很重要,指标但其他技术指标同样举足轻重。

      分辨率,可能是最易被误解的技术指标,它表示输出位数,但不提供性能数据。部分数据手册会列出有效位数(ENOB),它使用实际SNR测量来计算转换器的有效性。一种更加有用的转换器性能指标是噪声频谱密度(NSD),单位为dBm/Hz或。NSD可以通过已知的采样速率、输入范围、SNR和输入阻抗计算得出(dBm/Hz)。已知这些参数,便可选择一款转换器来匹配前端电路的模拟性能,这种选择ADC的方法比仅仅列出分辨率更有效。

      许多用户还会考虑杂散和谐波性能,这些都与分辨率无关,但转换器设计人员一般要调整他们的设计,使谐波与分辨率相一致。

      电源抑制(PSR),测量电源纹波如何与ADC输入耦合,显现在其数字输出上。如果PSR有限,相对于输入电平,电源线上的噪声将仅会受到30至50 dB的抑制。

      一般而言,电源上的无用信号与转换器的输入范围相关。例如,如果电源上的噪声是20mV rms ,而转换器输入范围是0.7Vrms,则输入上的噪声是-31dBFS。如果转换器的PSR为30dB,则相干噪声会在输出中显现为一条-61dBFS谱线。在确定电源将需要多少滤波和去耦时,PSR尤其有用,PSR在医疗应用或工业应用等高噪声环境中非常重要。

      

      图1:电源纹波抑制比(PSRR)vs.频率。

      共模抑制(CMR),测量共模信号存在时所引起的差模信号。许多ADC采用差分输入来实现对共模信号的高抗扰度,因为差分输入结构本身能抑制偶数阶失真产物。

      与PSR一样,电源纹波、接地层上产生的高功率信号、混频器和RF滤波器的RF泄漏以及能够产生高电场和磁场的应用会引入共模信号,虽然许多转换器未规定CMR,但他们通常具有50至80dB的CMR。

      时钟相关技术指标,尽管比较重要,但并不总是做出规定,而且可能难以确定。

      

      图2:输入时钟与采样噪声的关系。

      时钟压摆率,实现额定性能所需的最小压摆率。多数转换器在时钟缓冲器上有足够的增益,以确保采样时刻界定明确,但如果压摆率过低使得采样时刻很不确定,将产生过量噪声。如果规定最小输入压摆率,用户应满足该要求,以确保额定噪声性能。

      孔径抖动,ADC的内部时钟不确定性。ADC的噪声性能受内部和外部时钟抖动限制。

      在典型的数据手册中,孔径抖动仅限转换器。外部孔径抖动以均方根方式与内部孔径抖动相加。对于低频应用,抖动可能并不重要,但随着模拟频率的增加,由抖动引起的噪声问题变得越来越明显。如果不使用充足的时钟,性能将比预期要差。

      除由于时钟抖动而增加的噪声以外,时钟信号中与时钟不存在谐波关系的谱线也将显现为数字化输出的失真。因此,时钟信号应具有尽可能高的频谱纯度。

      孔径延迟,采样信号的应用与实际进行输入信号采样的时刻之间的时间延迟。此时间通常为纳秒或更小,可能为正、为负或甚至为零。除非知道精确的采样时刻非常重要,否则孔径延迟并不重要。

      转换时间和转换延迟,这是两个密切相关的技术指标。转换时间一般适用于逐次逼近型转换器(SAR),这类转换器使用高时钟速率处理输入信号,输入信号出现在输出上的时间明显晚于转换命令,但早于下一个转换命令。转换命令与转换完成之间的时间称为转换时间。

      转换延迟通常适用于流水线式转换器。作为测量用于产生数字输出的流水线(内部数字级)数目的技术指标,转换延迟通常用流水线延迟来规定。通过将此数目乘以应用中使用的采样周期,可计算实际转换时间。

      唤醒时间,为了降低功耗敏感型应用的功耗,器件通常在相对不用期间关断,这样做确实可以节省大量功耗,但器件重新启动时,内部基准电压源的稳定以及内部时钟的功能恢复都需要一定的时间,此时转换的数据将不满足技术指标。

      输出负载,同所有数字输出器件一样,ADC(尤其是CMOS输出器件)规定输出驱动能力。出于可靠性的原因,知道输出驱动能力比较重要,但最佳性能一般是在未达到完全驱动能力时。

      在高性能应用中,重要的是,将输出负载降至最低,并提供适当的去耦和优化布局,以尽可能降低电源上的压降。为了避免此类问题发生,许多转换器都提供LVDS输出。LVDS具有对称性,因此可以降低开关电流并提高总体性能。如果可以,应该使用LVDS输出以确保最佳性能。

      未规定标准,一个至关重要的未规定项目是PCB布局。虽然可规定内容的不多,但它会显著影响转换器的性能。例如,如果应用未能采用充足的去耦电容,就会存在过多的电源噪声。由于PSR有限,电源上的噪声会耦合到模拟输入中,并破坏数字输出频谱,如图4所示。

      

      图4a. 电容与性能 图4b. 有限电容与性能

  • 关键字:ADC技术  ADC 编辑:探路者 引用地址:九项常被忽略的ADC技术指标

    上一篇:相变化内存开创新型内存系统设计
    下一篇:染料敏化太阳能电池技术于3C的应用

    推荐阅读最新更新时间:2023-10-18 16:43

    STM8单片机ADC、Timer、USART实用例程
    简介:这是一个我花了较长时间摸索出来的STM8L-051的例程,它控制LED灯,Timer2定时100us进入中断,软件启动ADC,采样10 次后取平均,将结果通过UASART发送至PC机,在超级终端上显示的实用程序,因其内存极小,不能用printf等函数,因此对于想用这款资源极少的MCU的开发者来说,读这篇文章会大大节约你的研发时间。 #include #include stm8l15x.h #include iostm8l051f3.h #define LED_GPIO_PORT GPIOA #define LED_GPIO_PINS GPIO_Pin_2 | GPIO_Pin_3 #define AD
    [单片机]
    stm32学习笔记(十二)ADC实验
    #include adc.h #include delay.h ////////////////////////////////////////////////////////////////////////////////// //本程序只供学习使用,未经作者许可,不得用于其它任何用途 //ALIENTEK miniSTM32开发板 //ADC 代码 //正点原子@ALIENTEK //技术论坛:www.openedv.com //修改日期:2012/9/7 //版本:V1.0 //版权所有,盗版必究。 //Copyright(C) 广州市星翼电子科技有限公司 2009-2019 //All rights res
    [单片机]
    ADC不可忽略的交调失真因素
    简介   交调失真(IMD)是用于衡量放大器、增益模块、混频器和其他射频元件线性度的一项常用指标。二阶和三阶交调截点(IP2和IP3)是这些规格参数的品质因素,以其为基础可以计算不同信号幅度下的失真积。虽然射频工程师们非常熟悉这些规格参数,但当将其用于ADC时往往会产生一些困惑。本教程首先在ADC 的框架下对交调失真进行定义,然后指出将IP2和IP3的定义应用于ADC时必须采取的一些预防措施。   双音交调失真(IMD)   测量双音交调失真时,要将两个频谱纯净的正弦波在频率f1和f2下应用于ADC,这两个频率一般距离相对较近。将每个音的幅度设为比满量程低,数值略微超过6dB即可,以便两个音相位增加时,ADC不会
    [模拟电子]
    <font color='red'>ADC</font>不可忽略的交调失真因素
    为高速ADC选择最佳的缓冲放大器
    现代通信系统创新设计主要表现在直接变频和高中频架构,全数字接收机的设计目标要求模数转换器(ADC)以更高的采样率提供更高的分辨率(扩大系统的动态范围)。在新兴的3G和4G数字无线通信系统中,无杂散动态范围(SFDR)和线性度都需要高性能的ADC来保证。幸运的是,在接收信号链路中,ADC的前级增益电路—缓冲放大器的性能在最近几年得到了极大提高,有助于ADC确保满足现代无线通信系统的带宽和失真要求。但是,缓冲放大器和ADC之间的匹配要求非常严格,深刻理解缓冲放大器对ADC性能指标的影响非常重要。 长期以来,得到无线通信系统设计工程师认可的理想数字接收机的信号链路是:天线、滤波器、低噪声放大器(LNA)、ADC、数字解调和信号处理电
    [模拟电子]
    ∑-ΔADC应用笔记
    引言   许多高端工业应用中,高性能数据采集系统(DAS)与各种传感器之间需要提供适当的接口电路。如果信号接口要求提供多通道、高精度的幅度和相位信息,这些工业应用可以充分利用MAX11040等ADC的高动态范围、同时采样以及多通道优势。本文介绍了MAX11040的Σ-Δ架构,以及如何合理选择设计架构和外部元件,以获得最佳的系统性能。 本应用笔记旨在帮助设计人员在高性能、多通道数据采集系统(DAS)设计中优化工业传感器与高性能ADC之间的连接电路。以电网监测系统为例,本文说明了使用MAX11040 Σ-Δ ADC 的优势以及如何选择适当的架构和外围器件,优化系统性能。   高速、Σ-Δ架构的优势   图1所示为
    [模拟电子]
    ∑-Δ<font color='red'>ADC</font>应用笔记
    单片机+ADC0832差分与单通道程序和注解
    ADC0832差分仿真原理图如下 单片机源程序如下(带详细的注释): #include reg52.h #include intrins.h #include 1602.h #define uchar unsigned char #define uint unsigned int #define ulong unsigned long uchar code num ={ 0123456789*# }; sbit ADC_DI=P1^2; //通道端CH0,CH1 sbit ADC_DO=P1^2; //数据端 sbit ADC_CLK=P1^1; //时钟端 sbit ADC
    [单片机]
    单片机+<font color='red'>ADC</font>0832差分与单通道程序和注解
    模数转换ADC0832、ADC0808和ADC0809的利用
    /*************************************************************** 利用AT89c51单片机和ADC0808(ADC0809)ADC0832进行模数转换,进行电压测试 数码管采用共阳极,要显示小数点,则小数点位二进制数最高为应为0,在0-9的8421BCD 码中,最高位都为1,所以把输出数据的BCD码与0x7F 相与 才能实现带小数点的显示。 ****************************************************************/ #include AT89x51.h #include intrins.h
    [单片机]
    模数转换<font color='red'>ADC</font>0832、<font color='red'>ADC</font>0808和<font color='red'>ADC</font>0809的利用
    高速模数转换器动态参数的定义和测试
        摘要: 随着集成工艺的发展,高速模数转换器的性价比不断提高,其应用范围也越来越广,特别是在通信领域,高速ADC的发展为软件无线电技术奠定了基础。本文主要讨论高速ADC测试方法,以MAXIM新一代3V、10位高速模数转换器的测试为基础,详细讨论硬件的配置、软件工具和用于数据采样和分析的仪器。     关键词: ADC  动态参数     高速模数转换器(ADC)的参数定义和描述如表1所示。 表二 动态参数定义 动态参数 描    述 信噪比(SNR) SNRdB=6.02 N+1.763 信号与噪声+失真之比(SINAD) SINADdB=20 l
    [应用]
    小广播
    最新电源管理文章
    换一换 更多 相关热搜器件
    电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved