PLL频率合成器可带高电压电荷泵

最新更新时间:2013-01-27来源: 与非网关键字:PLL  频率合成器 手机看文章 扫描二维码
随时随地手机看文章

锁相环(PLL)频率合成器中的电荷泵电压用于控制VCO的振荡频率。大多数PLL的电荷泵电压一般为5V或6V,因而电荷泵电压可控的VCO频率调谐范围和调谐精度都是有限的。ADI公司推出带高电压电荷泵的PLL频率合成器ADF4113HV。该频率合成器专门为那些需要宽频率调谐范围和高调谐电压(15 V)的压控振荡器(VCO)的应用而设计的。ADI公司高级应用工程师陈红说,该频率合成器采用0.6mm BiCMOS工艺制造,并在该工艺中增加了一些额外的步骤而实现16.5V的电荷泵电压。

 



ADF4113HV工作在200 MHz ~ 4 GHz频率范围内,供电电压范围为2.7 V ~ 5.5 V.该器件(见图)包括低噪声鉴相器(PFD)、高精度的高电压电荷泵、可编程参考分频器、可编程A计数器和B计数器,和双模预置分频器(P/P + 1)。通过一个简单的三线接口控制所有的片内寄存器。ADF4113HV还具有两个可选的电荷泵电流设置和数字锁相检测器。

ADF4113HV非常适合于诸如个人移动无线电设备(PMR)和通信测试设备之类的产品设计。由于增加了新的电荷泵,可以直接通过无源环路滤

波器控制高电压VCO,从而无需有源环路滤波器,所以减少了材料清单(BOM)成本并降低了噪声和电流消耗。ADF4113HV与ADI公司的其他整数分频PLL频率合成器的引脚完全兼容,并且弥补了ADF4113在那些需要宽频率调谐范围但是又不能使用有源环路滤波器或不能忍受有源环路滤波器所增加的成本和元件数量的应用场合所带来的不足。

关键字:PLL  频率合成器 编辑:探路者 引用地址:PLL频率合成器可带高电压电荷泵

上一篇:如何设计一款适用RS-485的2-4线转换器
下一篇:超低功耗AC适配器与智能USB充电控制器

推荐阅读最新更新时间:2023-10-17 15:14

TRF3761—具有集成 VCO 的低噪声整数 N PLL 频率合成器
TRF3761 是高性能、高集成度的频率合成器系列,其经过精心优化非常适用于无线基础设施应用领域。TRF3761 包含了低噪声的压控振荡器 (VCO) 以及整数 N PLL,并集成了 1、2 或 4 分频 (divide-by) 选项,能够实现更灵活的输出频率范围。其由 3 线串行编程接口 (SPI) 控制。TRF3761 可以在不被 SPI 或外置引脚使用时断电。 特性 §全面集成的 VCO; §低相位噪声:-138dBc/Hz(偏移为 600kHz,fVCO 为 1.9GHz ); §低噪声底限:10MHz 偏移时为 -160dBc/Hz; §整数 N PLL; §输入参考频率范围:10MHz~104MHz; §VCO 通
[新品]
如何使用部分PLL创建调制波形
  我们可能都见到过需要随时间变化扫描频率的情况。如果您遇到这样的问题,可以考虑雷达等应用,在这类应用中发送的信号不仅可由目标反射回来,而且还能够与接收到的信号进行比较,如下图 1 所示。观察频率 (Df) 差异,我们可确定信号返回所需的时间 (Dt)。知道该时间后,我们就可以算出与目标的距离。如果让线路的斜率更陡,那么系统对噪声的敏感度就会降低,但这样做的代价是缩小了覆盖范围。      图 1:频率线性调频波形   对于雷达应用而言,重点是要让图 1 中产生的波形具有极高的线性度与恒定斜率,以避免频率计算错误。在允许较高非线性度的应用中,可使用数模转换器 (DAC) 来调节电压控制振荡器 (VCO) 的控制
[电源管理]
如何使用部分<font color='red'>PLL</font>创建调制波形
英特诺联手Logstore为巴西PLL 集团打造全自动手机维修中心
近日,英特诺携手 Logstore为巴西最大的移动电话和智能手机授权服务中心——PLL集团打造了一家新的维修中心。 这家位于巴西圣保罗的工厂采用先进的工厂维修服务理念(Factory Repair Service),所有的设备维修步骤均与电子装配行业以同样的速度实现自动化。该高性能解决方案的一个关键 组成部分就是 英特诺模块化输送机平台(MCP)。在两班制工作的条件下,MCP平台每月最多可处理24,000部手机。自动化工厂设计更使得圣保罗市区范围的当天交货成为可能。 简化系统,易于维护,高速连接 作为PLL 集团位于圣保罗莫艾玛区总部的重要组成部分, 该维修中心秉持效率、技术和规模三大理念,为消费者提供全新的
[工业控制]
英特诺联手Logstore为巴西<font color='red'>PLL</font> 集团打造全自动手机维修中心
TI推出可编程PLL时钟合成器
TI (德州仪器)推出 1.8V 可编程 VCX01-PLL 时钟合成器 ,CDCE913 和 CDCEL913 均为基于 PLL 模块的、低成本、高性能的可编程时钟合成器,可以在单输入频率的不同频率下生成多达三个输出时钟。每一个输出均可以进行系统内编程,从而使用一个独立的可配置 PLL 就可用于任何高达 230MHz 的时钟频率。该器件的显著特点是具有 ±150-ppm 拉动范围 (pulling range) 及三个低抖动和低斜率输出的 VCXO 输入。其应用范围包括数字 媒体 系统、流媒体、 GPS 接收机、便携式媒体以及 DSP/OMAP/DaVinci 媒体处理器。
[嵌入式]
TI推出可编程<font color='red'>PLL</font>时钟合成器
基于CPLD控制的DDS数字频率合成器设计
摘要:介绍了ADI公司新一代DDS芯片AD9952和XILINX公司新一代CPLD产品XC2C128的主要性能,提出了用XC2C128作控制电路,由AD9952构成宽带、低相噪、低功耗数字合成频率源的设计方案,同时对如何提高DDS频谱纯度进行了探讨,给出了超宽带应用电路解决方案。 关键词:AD9952;XC2C128;频率源;频谱改善;谐波;CPLD DDS是直接数字合成(Direct Digital Synthesis)技术的简称,是近年来随着数字集成电路和计算机的迅猛发展而出现的一种新的频率合成技术。该技术从相位概念出发来对频率进行合成。它采用数字取样技术,将参考信号的频率、相位、幅度等参数转变成一组取样函数,然后直接运
[半导体设计/制造]
直接数字频率合成器的实现设计方案
随着微电子技术的迅速发展,直接数字频率合成器(Direct Digital Frequency Synthesis简称DDS或DDFS)得到了飞速的发展,它以有别于其它频率合成方法的优越性能和特点成为现代频率合成技术中的姣姣者。具体体现在相对带宽宽、频率转换时间短、频率分辨率高、输出相位连续、可产生宽带正交信号及其他多种调制信号、可编程和全数字化、控制灵活方便等方面,并具有极高的性价比。 1 DDS基本原理及性能特点 DDS的基本大批量是利用采样定量,通过查表法产生波形。DDS的结构有很多种,其基本的电路相位累加器由N位加法器与N位累加寄存器级联构成。每来一个时钟脉冲fs,加法器将控制字k与累加寄存器输出的累加相位数据
[模拟电子]
集成锁相环频率合成器LMX2320的原理与应用
    摘要: 介绍了美国National Semiconductor公司生产的锁相式频率合成器LMX2320的内部结构及原理功能,深入研究了LMX2320的结构特点,并在此基础上给出了一个基于LMX2320的环路滤波器的设计方案,该方案可较好地满足工程设计中对相位噪声的要求。     关键词: 锁相环 频率合成 环路滤波 LMX2320 1 引言 美国国家半导体公司(National Semiconductor)生产的LMX2320是一种高性能的集成锁相环频率合成器芯片,它在一块很小的芯片内集成了锁相式频率合成器的多种重要部件,使用时只需再合理搭配上一、二块集成电路和少量的外围
[半导体设计/制造]
基于FPGA的直接数字频率合成器的设计实现
     概述   直接数字频率合成技术(Direct Digital Frequency Synthesis,即DDFS,一般简称DDS),是从相位概念出发直接合成所需要波形的一种新的频率合成技术。目前各大芯片制造厂商都相继推出采用先进CMOS工艺生产的高性能、多功能的DDS芯片,为电路设计者提供了多种选择。然而在某些场合,专用DDS芯片在控制方式、置频速率等方面与系统的要求差距很大,这时如果用高性能的FPGA器件来设计符合自己需要的DDS电路,就是一个很好的解决方法。   ACEX 1K器件是Altera公司着眼于通信、音频处理及类似场合的应用而推出的芯片系列,总的来看将会逐步取代FLEX 10K 系列,成为
[工业控制]
小广播
最新电源管理文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved