无锁相环电压全周期过零检测电路原理

最新更新时间:2013-06-20来源: EDN关键字:锁相环  过零检测  电路原理 手机看文章 扫描二维码
随时随地手机看文章
为了达到与电源电压同步的目的,除了可以使用锁相同步电路外,还可以实时检测电源电压的过零点和频率,根据过零点和频率就可以跟踪输入的电源电压的相位,实现同步输入。以三相交流低压电网的A相电压为例,当电源电压经电压互感器处理后,由负到正经过的正过零点(或由正到负经过的负过零点)时,向CPU传送电压过零点检测的信号,即分别为电压正半周期和负半周期产生的2个正方波以及正过零点与负过零点时产生的2个正脉冲指令信号,提供给CPU计算,以达到跟踪电网电压频率的同步目的。对于静止型无功功率补偿器,就可以发出同步补偿指令,达到补偿电网无功功率、抑制电网谐波电流的目的。

交流电压全周期过零检测电路框图如图1所示。

 
在检测电路中,采用电压运算放大器设计电路,实时检测电压过零点,分别在电压正、负半周及正、负过零点发出正方波和正脉冲信号,提供给CPU作为电源电压同步基准信号,使系统实时跟踪电源电压频率的变化。

1检测主电路设计

根据无锁相环电压全周期过零检测电路原理,利用Protel 99SE电子电路设计[2]软件,添加系统仿真库sim.ddb,调用仿真库中的器件,包括电压运算放大器LM324、电阻、1N4148系列二极管、电容、交直流电源和参考地信号等元器件,经过电路运算放大器、比较器等参数的设计计算[3]后,设计出交流电压全周期过零检测电路仿真原理图,如图2所示。

 
其中,Source为模拟交流电源的A相输入相电压,幅值设为3.889 V,频率为50 Hz,初相角为0。,电源电压经过 RC电路处理后,设置网络标号PTA作为模拟电压互感器处理后的参考交流正弦过零检测电压(实际设计中电压互感器变比为80:1)。直流电压VCC和VEE分别为+15 V和-15 v,作为运算放大器LM324.的工作电压。其余的电阻和电容元件参数如图2中所标注值。

2仿真与实验结果

应用Protel 99SE,在Simulate菜单下的Setup中设置系统仿真参数:

在General选项中,从被选信号Available Signals中选择PTA,Pul_P,Pul_N,Squ_P,Squ_N等作为待观测信号Active Signals,在Sim View Setup中选择待观测信号作为要显示的仿真结果输出波形。

在Transient/Fourier选项下,选中暂态分析Transi-ent Ana设置仿真起止时间,分别为0和100 ms,设置步长为400μs,仿真结果显示5个周期的波形,每个周期波形取50点显示。

系统其他参数设置采用默认值。运行仿真命令RunAnalyses后,仿真结果如图3所示。

其中,pul_n和:pul_p分别为参考电压负过零点和正过零点输出的正脉冲信号,幅值为4.355 V,Squ_P和Squ_N分别为参考电压正半周期和负半周期输出的正脉冲信号,幅值为3.889 V。

图4为实际系统中A相参考电压过零检测输出的方波和脉冲波形图幅值与仿真结果相同。其中,图(A)为参考电压正半周期输出的正方波的波形,图(B)为参考电压负半周期输出的正方波的波形,图(C)为参考电压正过零点检测输出的正脉冲波形,图(D)为参考电压负过零点检测输出的正脉冲波形。

经过图3与图4波形的对比,可以看出,实做电路的过零检测效果比较理想。

 
以上分析、设计是以单相电压电路检测为例的,只需要将电路重复画出3组就构成了三相交流电源电压的过零检测电路。

图5为静止型无功功率补偿器采用全周期电压过零检测电路作为系统电压同步参考信号后的系统参考电压和无功补偿后系统的电流波形。实验中,装置所带模拟负载为晶闸管整流器,由文献[1]可以知道系统负载电流为非线性周期脉动的方波,系统电流波形畸变比较严重,而图5所示的电流补偿效果较好,基本为正弦波。


3结语

本文提出了一种无锁相环实现的电压全周期过零检测电路,利用Protel 99SE强大的电路仿真功能,设计、计算和调整了电路及参数,通过实做电路和仿真结果对比,验证了所设计电路的正确性,通过系统的无功功率补偿效果图,验证了所设计电路的可行性。
关键字:锁相环  过零检测  电路原理 编辑:探路者 引用地址:无锁相环电压全周期过零检测电路原理

上一篇:数字可变电阻补偿稳压器的温度漂移
下一篇:利用“软启动电路”消除开关电源浪涌电流

推荐阅读最新更新时间:2023-10-17 15:45

MAX660 MAX680 LT1054充电泵电路原理
MAX660 MAX680 LT1054充电泵电路原理图 充电泵电路如图所示,它由2对开关与2个电容构成,蓄积在电容中的电荷,通过开关切换使电容中蓄积电荷波此转移,从而进行电压转换。
[电源管理]
MAX660 MAX680 LT1054充电泵<font color='red'>电路原理</font>图
特斯拉线圈ZVS驱动电路原理
  本文将介绍的ZVS驱动器是-一种功率大、高效而且非常简单的振荡器。它通常被用于产生高频正弦波的场合比如冷阴极LCD灯箱驱动器或者其他用途。这里有一个简化版的ZVS。   当电源电压作用于V+,电流开始同时通过两侧的初级并施加到MOS的漏极(D)上。电压会同时出现在MOS的门极(G)上并开始将MOS开启。因为没有任何两个元件是完全一样的,一个MOS比另一个开的快一些,更多的电流将流过这个MOS。通过导通侧初级绕组的电流将另一侧MOS的门极电压拉低并开始关断它。图中电容和初级的电感发生LC谐振并使电压按正弦规律变化。如果没有这个电容,通过MOS的电流会一直增大,直到变压器饱和+MOS发生核爆炸......   假设Q1首
[嵌入式]
锁相环设计简介
锁相环简介 锁相环 (phase locked loop)是一种利用相位同步产生的电压,去调谐压控振荡器以产生目标频率的负反馈控制系统。 锁相环在现代通讯技术中有广泛应用,如:解调技术、调制技术、稳频技术、微波技术、自动调谐跟踪、锁相式频率合成技术、数字式锁相解调、数字式位同步器。锁相环路具有以下工作特性: 1. 锁定特性 :环路具有频率锁定的特性,对输入的固定频率锁定后,两信号的频差为零,只有一个很小的稳态剩余差 2. 载波跟踪特性 :环路能跟踪输入信号频率载波的变化,即输入信号暂时消失,输出信号也能保持对输入信号的锁定。 3. 调制跟踪特性 :环路可以跟踪输入信号变化,如宽带调频信号的瞬时频率等。 锁相环结构 锁相环路
[嵌入式]
<font color='red'>锁相环</font>设计简介
复位电路原理和电容充电两端电压值
设计电路时,不记得单片机复位电路原理了,所以今天特别写了这篇文章,可以以前对电路理解不深和忘记的原因 ,所以特写这篇文章,希望以后不再忘记: 1、单片机复位:分为上电复位和按键复位,即是连续两个时钟周期的高电平,单片机进行复位 2、单片复位,其实就是工作原理就是对电容的充放电过程 3、以前理解单片机低电平复位是错的,低电平,单片机正常工作,高电平,单片机复位。 上电/按键复位电路图 解答: 开机时,电容器是空的,上电后就对电容充电。 充电电流,在电阻上形成正电压,使得RST为高电平,单片机处于复位状态。 充电电流逐渐减弱,电阻上电压逐渐接近于0,RST降为低电平,单片机
[单片机]
复位<font color='red'>电路原理</font>和电容充电两端电压值
静电除尘三相电源主电路原理
电网平衡供电,三相对称,功率因数接近100%;(2)由于采用三相星形输入接线方式,在同等功率输出条件下,减少了初级电流和缺相损耗;(3)极大地改善了输出电压、电流的线性度,满载输出的纹波系数小于5%,有效地提高了除尘反应器的注入电晕功率。静电除尘 三相电源 主电路原理图:
[电源管理]
静电除尘三相电源主<font color='red'>电路原理</font>图
ADI发布三款全新的锁相环(PLL)器件
PLL涵盖频率范围为55 MHz至14 GHz,具有突破性的噪声性能,可用于宏蜂窝基站、点对点系统、雷达和测试与测量应用。 美国佛罗里达州坦帕 - Analog Devices, Inc. (NASDAQ:ADI)近日发布三款全新的锁相环(PLL)器件ADF5355/ADF4355-2/ADF4155,其中一款具有业界最宽的频率覆盖范围和最低的压控振荡器(VCO)相位噪声,且在单个器件中实现这些性能。ADF5355 PLL具有同类最宽的55 MHz至14 GHz频谱范围;而ADF4355-2 PLL的频谱范围为55 MHz至4.4 GHz。这些器件可供需要单片高性能宽带频率合成器的RF和微波通信系统设计人员使用。这两款PL
[模拟电子]
ADI发布三款全新的<font color='red'>锁相环</font>(PLL)器件
GPS接收机射频前端电路原理与设计
摘要:在天线单元设计中采用了高频、低噪声放大器,以减弱天线热噪声及前面几级单元电路对接收机性能的影响;基于超外差式电路结构、镜频抑制和信道选择原理,选用GP2010芯片实现了射频单元的三级变频方案,并介绍了高稳定度本振荡信号的合成和采样量化器的工作原理,得到了导航电文相关提取所需要的二进制数字中频卫星信号。 关键词:GPS接收机 灵敏度 超外差 锁相环频率合成 利用GPS卫星实现导航定位时,用户接收机的主要任务是提取卫星信号中的伪随机噪声码和数据码,以进一步解算得到接收机载体的位置、速度和时间(PVT)等导航信息。因此,GPS接收机是至关重要的用户设备。目前实际应用的GPS接收机电路一般由天线单元、射频单元、通信单元和解算单元
[应用]
帕斯卡驱动小型重低音音箱电路原理
当今的HI-FI发烧线圈内,“质”,“量”兼具的超重低音系统成为发烧友“苦心经营”的对像。所谓超重低音是指从40HZ以下一直延续到次声的范围,在欣赏音乐时,它几乎是由人类体表感受到的,给人一种震撼的快感。本文参考日本一家公司的利用帕斯卡定律开发的重低音重放模式,设计并实验了本文所示 音箱 系统好,频响30~20000HZ,灵敏度为85DB。 音箱结构如图9-48所示。采用密封箱体,高音单元制作与一般箱体相同,在低音单元的箱内斜置隔板,隔板上安装帕斯卡驱动器(扬声器),由独立的低频功率放大器驱动。 其工作原理如图9-49所示,信号IC1及外围电路
[模拟电子]
帕斯卡驱动小型重低音音箱<font color='red'>电路原理</font>图
小广播
最新电源管理文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved