一种CPLD自供电系统实现

最新更新时间:2013-08-17来源: 21ic关键字:CPLD  自供电系统 手机看文章 扫描二维码
随时随地手机看文章

有一种常见的工业和消费应用,即按一个长间隔(如每分钟一次)对环境条件,如GPS(全球定位系统)位置、电压、温度或光线进行采样的系统。这类系统正越来越多地采用无线和电池供电方式,它每分钟苏醒过来,作一次采样,将数据传输到一个中央数据采集终端,然后再次进入睡眠状态。本设计实例用一片Altera EPM240-T100 CPLD(复杂可编程逻辑器件)中的一小部分,结合一些分立电容、电阻、二极管和MOSFET,通过一个RC定时器电路,自动将一个CPLD系统从完全断电状态唤醒。

 

 

CPLD(Complex Programmable Logic Device)复杂可编程逻辑器件,是从PAL和GAL器件发展出来的器件,相对而言规模大,结构复杂,属于大规模集成电路范围。是一种用户根据各自需要而自行构造逻辑功能的数字集成电路。其基本设计方法是借助集成开发软件平台,用原理图、硬件描述语言等方法,生成相应的目标文件,通过下载电缆("在系统"编程)将代码传送到目标芯片中,实现设计的数字系统。CPLD主要是由可编程逻辑宏单元(MC,Macro Cell)围绕中心的可编程互连矩阵单元组成。其中MC结构较复杂,并具有复杂的I/O单元互连结构,可由用户根据需要生成特定的电路结构,完成一定的功能。由于CPLD内部采用固定长度的金属线进行各逻辑块的互连,所以设计的逻辑电路具有时间可预测性,避免了分段式互连结构时序不完全预测的缺点。

图1是基本的CPLD开/关定时器。Q1是一片IRLML6302 P沟道MOSFET,用作系统的电源控制开关。当门节点为VCC时,R2上拉,连接CPLD和整个系统的电源均被切断,只有RC电路消耗少量电能。CPLD带有一个控制块、一个4.4MHz内部振荡器、一个3位寄存器,以及6个I/O.图2为控制部分的状态机。从掉电到上电的虚线表示时间延迟,该时间延迟在系统断电时由R1与C1构成的RC电路测量。开关S1接通时电路初始化。当S1闭合时,D2将门节点拉低,当门电压低于VCC 0.7V时Q1导通。Q1加电不到200ms后,EPM240-T100工作在上电状态。上电状态将电源节点拉低,将门电压保持在0.7V,在开关打开后使Q1维持导通。

接下来,采样与传输电路开始工作,使done信号为0.当采样与传输完成时,done信号变为1,而控制块进入保存状态。保存状态按照Register 1中的值,将电容C2充电至CN.保存状态激活100ms时间,使输出对10mF电容完全充电。经过100ms后,控制块进入断电状态,停止驱动充电节点与电源节点。R4将电源节点拉高,而R2拉高门节点。

当门节点使VCC-VTQ1达到大约 2.3V时,Q1切断系统的供电。EPM240-T100的所有I/O均处于高阻抗状态,并且不影响门节点或充电节点。充电节点开始于VCC,并在电源关断时开始通过R1放电。一旦充电节点掉落到2.3V,D1拉低门节点。当充电节点达到1.6V 时,门节点为2.3V,Q1 导通。

 

 

器件在上电状态上电,但很快转至采样状态。采样状态记录电容C2、C3和C4上的值。这些电容用作非易失存储器,保存以前上电循环的次数。如果C4 ~ C2上采样的Register 1值小于7,则控制块开始递增,而Register 1的值以1为增量增加。然后,控制块再次进入保存状态,C2 ~C4充电到一个新的二进制值001.器件再次断电。在第8次上电循环,或上电后大约80s,控制块转为使能状态,因而开始一个新的采样与传输顺序。这个过程每80s重复一次。你可以调整C1和R1改变Register1的大小和使能循环之间的计数,就可以改变这个80s的周期。由于80s周期包含8个较小的上电采样、测试与断电循环,供电的占空周期小于3%,因此,这种方案将电池寿命增加了33倍。

关键字:CPLD  自供电系统 编辑:探路者 引用地址:一种CPLD自供电系统实现

上一篇:稳压电源的分类及基本知识
下一篇:雷达电源保护电路设计

推荐阅读最新更新时间:2023-10-12 22:24

CPLD在无功补偿控制仪键盘设计中的应用
  1 引言   无功补偿装置是用于补偿电网无功功率的不足,提高功率因数,保证供电系统安全运行和节约电能的设备,其核心是控制仪。本控制仪集无功补偿、电度量计量、电能质量监测及通信于一体,对电网参数进行实时采样与计算并把各项参数显示在LCD上,还可通过键盘进行系统参数设置,用于改变控制仪的运行模式等。   控制仪的最小系统由单片机80c196kc和可编程单片机外围接口芯片PSD834F2组成,这样既省去了地址锁存器和译码器等一些小规模芯片,使硬件电路得到了简化,又提高了系统的可靠性。系统运行所需要的程序、数据和参数均放在PSD834F2中。用复杂可编程逻辑器件(CPLD)取代一些数字器件扩展系统的外围电路,进一步提高了系
[单片机]
<font color='red'>CPLD</font>在无功补偿控制仪键盘设计中的应用
基于CPLD的容错存储器的设计实现
随着各种电路和芯片的性能(速度、集成度等)不断提高,尤其是在军事、航空航天等用途中对可靠性的要求往往是第一位的,人们对于系统的可靠性方面的要求日益增加,这对电路系统的设计和制造都提出了严格的目标要求。 存储器是电路系统中最常用的器件之一,采用大规模集成电路存储芯片构成。实际统计表明,存储器在太空应用中的主要错误是由瞬态错误(也叫单个事件扰动,SEU)所引起的一位错 或者相关多位错,而随机独立的多位错误极少。半导体存储器的错误大体上分为硬错误和软错误,其中主要为软错误。硬错误所表现的现象是在某个或某些位置上,存取数据重复地出现错误。出现这种现象的原因是一个或几个存储单元出现故障。软错误主要是由α粒子引起的。存储器芯片的材料中含
[缓冲存储]
得益于低功耗CPLD技术的手持装置研究
手持装置的设计者,如设计智能电话、便携媒体播放器和GPS系统等,总是在寻找各种方法来延长产品中所用电池的寿命。复杂可编程逻辑器件(CPLD)给在低功耗设备中集成特殊逻辑和专用IP提供了灵活性。 使CPLD更加吸引关心功耗的设计者的原因是出现了“零功耗”CPLD,它们提供了全新的特征来延长电池寿命。在手持装置中,可编程逻辑通常用于替代某些任意逻辑,实现控制或执行短数据路径。具有低功耗和小体积优点的CPLD器件是这些应用的理想选择,这些“零功耗”CPLD器件具有各种创新特征来支持手持装置的低功耗设计。 CPLD中降低功耗的技术 通过优化设计架构来降低功耗的实现方法有很多种,包括降低时钟频率、总线端接、低
[工业控制]
得益于低功耗<font color='red'>CPLD</font>技术的手持装置研究
基于单片机和CPLD的PLC背板总线协议接口芯片设计(一)
摘要: 设计了一组基于CPLD的PLC背板总线协议接口芯片,协议芯片可以区分PLC的背板总线的周期性数据和非周期性数据。详细介绍了通过Verilog HDL语言设计状态机、协议帧控制器、FIFO控制器的过程,25MHz下背板总线工作稳定的试验结果验证了协议芯片设计的可行性。   可编程逻辑控制器(PLC)主机是通过背板总线支持扩展模块的连接, 背板总线是PLC 主机同I/O扩展模块之间的高速数据通路,支持主机和扩展模块之间的I/O 数据刷新。背板总线的技术水平决定了PLC 产品的I/O 扩展能力,是PLC 设计制造的核心技术。目前,PLC 大多采用串行通信技术实现背板总线,串行总线引线少、硬件成本低,跟并行总线相比不容易受干扰
[模拟电子]
基于单片机和<font color='red'>CPLD</font>的PLC背板总线协议接口芯片设计(一)
基于单片机的正交信号源滤波器的设计
1 引言 由于传统的多波形函数信号发生器需采用大量分离元件才能实现,且设计复杂,这里提出一种基于CPLD的多波形函数信号发生器。它采用CPLD作为函数信号发生器的处理器,以单片机和CPLD为核心,辅以必要的模拟和数字电路,构成的基于DDS(直接数字频率合成)技术、波形稳定、精度较高的多功能函数信号发生器。 2 系统设计 图1给出系统设计框图,该系统设计主要由CPLD电路、单片机电路、键盘输入液晶显示输出电路以及D/A转换电路和低通滤波器等电路组成。 2.1 频率合成器 该系统设计采用直接数字式频率合成DDS(Direct Digital Frequency Sy
[单片机]
基于单片机的正交信号源滤波器的设计
DSP与CPLD的智能变电站电网IED设计
引言 随着新技术的不断发展,数字化变电站正在兴起。在智能电网规划的推动下,未来数字化变电站将成为新建变电站的主流。众所周知,电网信号量极多且相关性很强,这给采集计算和实时监测带来了很大的麻烦。为了解决这一问题。本文的设计师基于DSP和CPLD搭建的智能 IED(Intelligent Electronic Device,智能电力监测装置)可以同时采集多路信号,并通过FFT算法得到电网运行的关键数据。 基于IEC61850的智能变电站的逻辑如图1所示。IEC61850协议主要定义了变电站的信息分层结构:过程层、站控层和间隔层。本文重点研究智能IED设备,按照IEC61850协议的描述,IED检测设备位于间隔层和过程层。其中,负责存储
[嵌入式]
DSP与<font color='red'>CPLD</font>的智能变电站电网IED设计
基于单片机和CPLD实时数据采集显示系统设计
1 引言 数据采集是分析模拟信号量数据的有效方法。而实时显示数据是自动化检测系统的现实需求。在测试空空导弹导引头的过程中,导引头的响应信号包括内部二次电源信号和模拟量电压信号。检测过程中要求检测系统实时显示导引头的工作状态,显示二次电源和模拟量响应电压信号,判断导引头性能,同时保证在非常情况下人为对导引头做出应急处理,保护导引头。对于模拟量电压信号,通常采用模数转换、事后数据标定的方法实现。根据现实需求,研制相应检测系统可作为导引头日常维护和修理的重要工具。这里介绍一种基于单片机和CPLD的实时数据采集显示系统设计方案。 2 系统构成 该系统中待采集显示电压信号共16路,动态电压范围为-22~+27 V
[单片机]
基于DSP芯片TMS320F240和CPLD实现寻路机器人的设计
在最近的机器人比赛和设计竞赛中,较多参赛题目要求机器人沿场地内白色或黑色指引线行进。一些研究人员提出了基于寻线的机器人设计策略,主要是关注指引线的检测,但对于机器人的整体设计未做说明。本文在总结此类赛事的基础上,提出了一种将(Digital Signal Processor)和(Complex Progmable Logic Device)作为核心处理器,采用模糊控制策略处理来自检测指引线信号的机器人行走机构的通用性设计方法。 1 车体机械设计 由于机器人比赛对参赛机器人有严格的尺寸限制,需要在有限的空间内合理安排各个机构。本文给出车体最小尺寸时驱动轮、光电传感器以及控制芯片之间的相对位置,如图1所示。 机器人
[机器人]
小广播
最新电源管理文章
换一换 更多 相关热搜器件
随便看看
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved