关于JESD204B转换器与FPGA匹配的设计关键点

最新更新时间:2014-12-06来源: 互联网关键字:JESD204B  转换器 手机看文章 扫描二维码
随时随地手机看文章

  随着更多的模数转换器(ADC)和数模转换器(DAC)支持最新的JESD204B串行接口标准,出现了FPGA与这些模拟产品的最佳接口方式问题。FPGA供应商多年来一直支持千兆串行/解串(SERDES)收发器。然而在过去,大多数ADC和DAC不能通过这些高速串行接口进行配置,就是说FPGA与转换器无法与任何常用标准接口,利用高串行-解串(SERDES)带宽。

  JESD204B接口针对支持更高速转换器不断增长的带宽需求而开发,以填补该空白。作为第三代串行数据链路标准,JESD204B提供更高的最大通道速率(每通道高达12.5 Gbps),支持确定延迟和谐波帧时钟。该接口借助兼容开放市场FPGA解决方案且可扩展的高性能转换器,可轻松传输大量待处理的数据。

  大多数信号处理系统首先是通过其模拟或RF频率、动态范围和采样速率进行定义,以建立转换器选择标准。然而,当与FPGA匹配进行数据处理时,无论如何都不能忽视对转换器数字接口的考量。只要了解新型JESD204B接口并牢记一些高级考量因素,那么为您的FPGA选择合适的JESD204B转换器其实并不难。以下是一些关于JES204B转换器与FPGA匹配的常见问题及解答。重点说明采用这款新型串行接口进行转换器设计时的关键点。

  FPGA对于JESD204B需要多少速度?

  通常,设计人员实际上是问JESD204B与转换器接口应用中FPGA需要支持的收发器线路速率。收发器是FGPA中的高速串行接口,其可以发送或接收数据及恢复内嵌时钟。收发器主要作为高速数据端口,与功能无关。但如果在其周围配置合适的固件,它们可以为许多不同的接口协议提供

  数字支持。例如,FPGA收发器可以充当并行至串行发射器或串行至并行接收器(图1)。

  

 

  图1.例如,FPGA收发器可以充当并行至串行发射器或串行至并行接收器。

  对于JESD204B这样的高速串行接口,FPGA收发器可以在系统中以两种方式发挥作用。当FPGA支持ADC外部数据下游采集时,它是作为串行数据接收器。当收发器接收数据时,它将高速串行流转换为并行帧数据,在FPGA中进一步完成下游处理。将数据从串行格式转换到并行格式前,需要用到自适应增益控制(AGC)、均衡(EQ)和时钟/数据恢复(CDR)功能。

  当FPGA向DAC输送数据时,它会执行发射器功能。作为发射器,它将形成帧数据,并通过高速接口串行发送出去。预加重功能(后续会谈到)放大该信号,以使传输数据尽可能更完整。

  通常情况下,系统的模拟采样速率或更新速率将间接决定JESD204B接口上的FPGA收发器线路速率。转换器的时钟或编码速率通过锁相环(PLL)倍频来实现JESD204B位速率。转换器支持的最大线路速率可能不是系统所需,而应当通过已知的倍频器进行调节。

  图2显示了一个采用250 MSPS编码时钟的单一(M = 1)16位(N' = 16)ADC,它在20倍编码时钟速率(5 Gbps)下通过单一JESD204B通道(L = 1)发送数据。该运算包括8位/10位编码开销。转换器采用与250 MSPS不同的编码时钟,输出通道速率会相应地向上或向下调节至20倍的当前编码时钟速率。

  

 

  图2.采用250 MSPS编码时钟的单一16位ADC可以通过单一JESD204B通道在5.0 Gbps速率下输出采样数据。本例中,JESD204B通道速率是编码时钟频率的20倍。

  哪些转换器特性可用于延长系统中的JESD204B链路,并仍能保持优异的数据完整性?

  JESD204B规范列出了符合20cm传输线路要求的标准。印刷电路板(PCB)走线材料的物理特性对于信号在传输期间会遇到何种衰减起主导作用。然而,多数转换器和FPGA上的有源通道补偿技术有助于提高链路性能。

  转换器或FPGA发射器输出可以提高串行数据的高带宽部分,同时保持低带宽部分不变。该技术被称为预加重。由于低通信号衰减首先影响信号的高带宽部分(上升和下降时间),预加重有助于提高串行信号传输距离。

  对于接收器也一样,DAC或FPGA可以向输入信号提供自动增益控制和EQ,以提高传输线路末端可见信号的高频部分。该技术通常具有不同的增益和均衡器设置,以帮助根据系统需求优化数据恢复。除了均衡阶段,Xilinx还提供内部探测工具,从而将在FPGA中见到的数据眼形象化(图3)。

  

 

  图3.在ADC至FPGA的JESD204B传输线路中转换器/发射器的预加重,放大了信号的高带宽部分,同时接收器/FPGA的均衡可恢复衰减信号。Xilinx的内部眼扫描工具可对FPGA中的眼进行内部探测。

  针对转换器还能做些什么处理,以减少发送给或来自于FPGA的数据量?

  为了减小FPGA的计算负担,一些转换器供应商在整个转换器解决方案中添加了数字处理部分。一些信号处理系统只需使用经滤波的信号带宽部分。发射和处理送至或来自FPGA的全带宽数据是一种开销负担,完全没有必要。

  例如,ADC可实现数字下变频(DDC)功能,可以有效地将将每四个模拟采样中的第一个发送给FPGA.数字滤波数据可在JESD204B接口上使用更低的数据速率,并且无需在FPGA上配置DDC时钟。

  相反,DAC插值功能可以允许仅使用1/4数据速率,将数据从FPGA发送至DAC,并且使用复杂算法对四个采样中的其余三个进行数字插值。DAC插值方式仅可以传输数据的一个子集,然后在采用模拟格式输出前在转换器中完全组装。

  我的FPGA需要支持多少SERDES通道/转换器?

  无论您的链路是采用单一转换器还是多个转换器,转换器接与FPGA接口的JESD204B通道数与线路速率、转换器采样速率、数据包效率直接相关。虽然转换器可以提供四条JESD204B通道,但以1/2最大转换器采样速率运行的系统可能仅需使用两条通道。每个转换器可依不同的设计来实现不同的JESD204B通道数、速度和数据包。可查看转换器数据手册,看看什么选项最适合您的应用。

  我能够将多个转换器与单一FPGA实现同步吗?

  是的,这可以做到,只要FPGA支持的通道数足以满足应用所需。多ADC系统的主要难点之一是对齐采样信号,这些信号在从模拟至数字采样过程中具有不同的延迟时间。JESD204B接口对系统参考信号(SYSREF)有相应规定。这有助于为系统中的各转换器创立确定的延迟时间,从而为多

  转换器同步提供解决方案。由于JESD204B上采用数据帧,来自于多个ADC的数据帧就可以在FPGA的后处理步骤中对齐。这样就可以校正转换器和FPGA收发器之间的延迟不匹配。

  同样,FPGA在将数据发送至多个DAC前,可以先将数据进行帧对齐。这是考虑到那些需要通过单一或几个FPGA来同步多个转换器的系统。一些转换器供应商还在正式技术规格外提供额外的同步功能,用于标注特定采样。如果您的系统需要多转换器同步,需尽量减少转换器连接的JESD204B通道数,并选择最强性能的FPGA.

  JESD204B协议中规定,需对齐来自于多个ADC、具有不同延迟的采样数据从而在FPGA中实现同步。图4显示了来自多个链路的帧数据或标记的样本如何针对同步处理进行重对齐。

  我的应用需要怎样的FPGA布速来处理数据?

  JESD204B接口采用嵌入式时钟来进行高速串行数据传输。然而,FPGA需要更慢的参考时钟作为主时钟来处理数据。FPGA系列和产品的布速决定这一功能。考虑FPGA需选择哪种方式处理转换器数据相当重要。例如,负责采集周期性离散数据集至存储器的应用,和全速连续处理并发送数据的应用,这两者可能需要不同的FPGA布速。

  如何让JESD204B在FPGA上工作?

  该问题的另一种表达可能是“我应当从FPGA制造商那里获得JESD204B固件的知识产权(IP)还是自己开发?” Xilinx等FPGA供应商均提供用于JESD204、JESD204A和JESD204B接口的自主IP解决方案。这些解决方案可能略有差异,这取决于JESD204的产品换代以及FPGA产品的收发器速度。

  确保尽早完成转换器选型,明确您的系统中需要采用的FPGA形式和相关IP.选型时应当考虑使用哪家FPGA供应商的产品、使用哪一代JESD204、FPGA的系列和型号,以及您内部实现IP所需的技术代码编写能力。

  一些JESD204B转换器可能需要特殊的额外应用层,或是围绕IP的代码“包装器”,这基本上是一套独有的固件指令。如果是这种情况,转换器供应商应当确认并提供应用代码以连接FPGA IP.应当在数据手册中列明需要哪些内容来支持JESD204B转换器链路。一些转换器制造商还开发了一种在他们的器件和FPGA固件间进行彻底验证测试的电池,以证明产品的稳定性。

  转换器使用具有收发器“频率洞”的FPGA时会出现问题吗?

  一些FPGA产品支持运行过程中存在间隙(无法使用已知的频率范围)的收发器。这会使JESD204B通道频率规划更复杂一点,但仍在可控范围内。针对转换器采样速率和JESD204B通道速率进行频率规划是使频率远离收发器间隙的关键。

  大多数转换器系统通常都有固定的采用频率。需要对偶然的独特应用进行支持的情况只是少数。根据系统转换器的固定采样速率和之前讨论的JESD204B速率倍频器,系统设计人员可以确定收发器频率间隙是否会对系统造成问题。

  即使发现期望的通道频率刚好在间隙范围内,仍需查看转换器数据手册,看看是否有另一些选项可用来调整通道速率。例如,可以改变方程中的一些其他变量,如通道数量或JESD204B采用分辨率信息,来提高或降低频率曲线,以避开收发器频率间隙。

  

 

  图4.JESD204B协议中规定,对齐来自于多个ADC、具有不同延迟的采样数据从而在FPGA中实现同步。来自多个链路的帧数据或标记的样本可针对同步处理进行重对齐。

  小结

  新型转换器与JESD204B之类的FPGA接口较为复杂,使其显得难于处理,此时分解关键系统需求至关重要。必须了解采样速率和JESD204B通道速率倍频器。根据IP支持、收发器数、收发器速度和频率间隙等因素来进行规划和选择合适的FGPA产品,有助于正确选择转换器。通过重点关注一些与FPGA相匹配的高级标准,可简化选择合适的JESD204B转换器的过程。

关键字:JESD204B  转换器 编辑:探路者 引用地址:关于JESD204B转换器与FPGA匹配的设计关键点

上一篇:低压差(LDO)稳压器与ADC电源接口
下一篇:电源系统设计的无风险路径

推荐阅读最新更新时间:2023-10-12 22:50

吉时利2602型数字源表数模转换器测试实例
为了说明2602型数字源表在多通道、多功能测试应用中的源表能力和灵活性,让我们看一下8-位乘法数模转换器(DAC)的测试序列。图1给出这个应用的测试设置。通过TSP-Link连接的每个仪器都被分配一个唯一的节点编号,类似于GPIB地址。DAC实例使用两个节点(节点1和节点2),每个节点都有两个源-测量单元SMU(SMU A和SMU B)。节点1是 主 节点,节点2是 从 节点。控制器通过GPIB (或RS-232)发送命令或下载完整的测试脚本至主设备,主设备则通过TSP-Link向从设备发送命令。 DAC需要直流电源和基准电压。 节点2的SMU A将向DAC提供+15VDC。当所有数字输入设置为低电平时,它将测量D
[测试测量]
吉时利2602型数字源表数模<font color='red'>转换器</font>测试实例
恩智浦推出双向电压I2C总线转换缓冲器
    中国上海,2013年8月19日讯——恩智浦半导体(NXP Semiconductors N.V.)(纳斯达克代码:NXPI)近日宣布推出PCA9617A超快速模式(Fm+) I²C总线缓冲器,该产品专为使用DDR4 SDRAM存储器的新兴服务器应用而设计。这款具有突破性的电压转换总线缓冲器凭借工作频率高达1 MHz的I²C总线以及CPU侧0.8 V至SDRAM模块侧2.5 V的电压电平转换,使工程师能够采用全新DDR4技术设计新一代服务器系统。恩智浦不断推动I²C总线的创新,I²C总线是一种广泛采用的总线系统管理和控制技术,几乎用于所有计算和企业设备应用。PCA9617A是首款专为服务器设计的Fm+器件。该器件工作频率高达
[电源管理]
恩智浦推出双向电压I2C总线转换缓冲器
LTC2633:双通道数模转换器
     LTC®2633 是一个双通道 12 位、10 位和 8 位电压输出 DAC 系列,具有一个集成、高准确度、低漂移基准,采用 8 引脚 TSOT-23 封装。它内置轨至轨输出缓冲器,并保证具有单调特性。LTC2633-L 具有一个2.5V 的全标度输出,并采用 2.7V 至 5.5V 的单工作电源。LTC2633-H 具有一个 4.096V 的全标度输出,并采用 4.5V 至 5.5V 的单工作电源。每个 DAC 也可以采用一个外部基准来运作,该外部基准负责将 DAC 全标度输出设定为外部基准电压。   这些 DAC 通过一个二线式  I2C  兼容型串行接口进行通信,LTC2633 工作于标准模式 (时钟速率为 1
[电源管理]
LTC2633:双通道数模<font color='red'>转换器</font>
如何选择DC-DC转换器和LED驱动器,消除PCB空间受限困扰
简介 随着电子设备尺寸不断缩小,它们的内部电路必须同步缩小。产品小型化成为各行各业的显著发展趋势,这为工程师在空间受限的设计中完成合适的解决方案带来了新的设计难题。 为了满足紧凑型电子设备日益严格的尺寸要求,集成电路(IC)设计人员将外部元件集成到器件内部,以最大程度地减少外部元件数量。在构建所有电子设备所需的各种电路中,缩小DC-DC转换器的尺寸同样极具挑战性,因为它们无处不在(所有设备都需要电源),电源设计人员通常会面临这样一个现实,即缩小解决方案尺寸往往会对性能产生负面影响。 例如,能显著节省PCB面积的一种方法是采用单芯片DC-DC转换器,该转换器将经过精心选择的电源开关器件集成到IC封装之中,从而使所需外部
[模拟电子]
如何选择DC-DC<font color='red'>转换器</font>和LED驱动器,消除PCB空间受限困扰
温度比特转换器解决了温度传感器测量难题
温度,所有人都很熟悉,但却难以准确测量。在现代电子产品时代到来之前,伽利略(Galileo)发明了能够检测温度变化的基本温度计。两百年后,席贝克(Seebeck)发现了热电偶,这种器件能够产生以不同金属的温度变化率为函数的电压。如今,利用热电偶以及受温度影响的电阻元件(RTD和热敏电阻器)和半导体元件(二极管)以电子方式测量温度已较普遍。尽管从这些组件获取温度的方法已为大家熟知,但是以好于0.5℃或0.1℃的准确度测量温度依然富有挑战性。 要数字化这些基本传感器元件,就需要专门的模拟电路设计、数字电路设计和固件开发技术。LTC2983将这些专门技术整合到单一IC中,解决了与热电偶、RTD、热敏电阻器以及二极管有关的每一种独特
[电源管理]
温度比特<font color='red'>转换器</font>解决了温度传感器测量难题
Microsemi增强抗辐射航天产品阵容
提供业界首批120V输入、50W高可靠性DC-DC转换器模块 致力于提供帮助功率管理、安全、可靠与高性能半导体技术产品的领先供应商美高森美公司(Microsemi Corporation,纽约纳斯达克交易所代号:MSCC)宣布增强抗辐射产品阵容,提供业界首个120V、50W高可靠性单、双和三输出抗辐射DC-DC转换器系列。功能强大的SA50-120系列是瞄准负载功率超过5kW的卫星应用的标准产品。新型DC-DC转换器现可批量生产供货。 美高森美公司功率管理部门副总裁兼总经理Robert Warren表示:“航天工业趋向使用功率较高的卫星,这些卫星配置了更高电压的主电源总线,允许制造商显著减少主电源总线配线的尺寸和重量。
[电源管理]
模拟数字转换器的基本原理
  我们处在一个数字时代,而我们的视觉、听觉、感觉、嗅觉等所感知的却是一个模拟世界。如何将数字世界与模拟世界联系在一起,正是模拟数字转换器(ADC)和数字模拟转换器(DAC)大显身手之处。任何一个信号链系统,都需要传感器来探测来自模拟世界的电压、电流、温度、压力等信号。这些传感器探测到的信号量被送到放大器中进行放大,然后通过ADC把模拟信号转化为数字信号,经过处理器、DSP或FPGA信号处理后,再经由DAC还原为模拟信号。所以ADC和DAC在信号链的框架中起着桥梁的作用,即模拟世界与数字世界的一个接口。 信号链系统概要   一个信号链系统主要由模数转换器ADC、采样与保持电路和数模转换器DAC组成,见图1。DAC,简单来讲
[电源管理]
模拟数字<font color='red'>转换器</font>的基本原理
电压/频率和频率/电压转换器VF320
1 特性 VF320是Burr-Brown公司生产的单片式V/F和F/V转换器,它可以非常简单地将模拟信号转换为数字信号。VF320有TO-100封装型和双列直插式封装两种形式。其中,TO-100有-25~+85℃和-55~+125℃两种规格,双列直插式的工作浊范围为-25~+85℃。VF320具有方泛的用途,可用作廉价的A/D和D/A转换器、数字仪表检测板、具有抗扰性的双回路数字传输、电动机速度的监测与控制以及交流线路的频率监测等。 图1所示为VF320转换器采用DIP-14脚封装的引脚排列图。VF320的主要特点如下: ●线性度高:在10kHz时,其最大线性度为±0.005%;在100kHz时,最大为±0.03%,
[应用]
小广播
最新电源管理文章
换一换 更多 相关热搜器件
更多每日新闻
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved