eeworld网消息,(中国,上海—2017年4月27日)全球领先的200mm纯晶圆代工厂──华虹半导体有限公司(股份代号:1347.HK)之全资子公司上海华虹宏力半导体制造有限公司(“华虹宏力”)与北京华大九天软件有限公司(“华大九天”)今天共同宣布,华虹宏力已采用华大九天的电子设计自动化(EDA)解决方案——全新高速高精度并行仿真器ALPS™完成多个模拟及嵌入式非易失性存储器IP设计项目的前后仿真/数模混合仿真并成功流片。这是双方继2013年一站式版图分析处理工具Skipper™成功合作之后的再度联手。华虹宏力的工艺平台应用广泛,涉及智能卡、微控制器(MCU)、传感器、物联网、电源管理、功率器件、新能源汽车、智能电网、智能电表、智能家居、智能硬件、无线射频等领域,以其先进的差异化晶圆代工技术,致力于为客户实现更低功耗、更小尺寸、更快面市及更佳性能的芯片产品。
华大九天全新高速高精度并行仿真器ALPS™能帮助缩短IP电路的SPICE*仿真时间,还满足了传统Fast SPICE不能达到的仿真精度要求,兼顾了精度与速度性能。ADC、PLL等模拟/混合电路的后仿及混合仿真实例中,在确保精度的同时,ALPS™仿真速度较传统仿真器提升了3~5倍。ALPS™独有的精度无损Smart Matrix Solver技术,以及先进的多核并行优化技术、内存管理技术和多步长控制技术等,使仿真速度较传统晶体管级电路仿真工具显著提升。
此外,在大规模版图检视分析方面,华大九天Skipper™也为Tape-Out、PCM测试组件开发、物理版图检视分析等业务提供了有力支撑。Skipper™具有业界领先的数据读取速度,方便了超大物理数据的检视和分析,不仅支持多数据比对,且所需时间短、结果易分析。其基于Tcl的可扩展脚本,可实现业务流程的自动化,加速了Tape-Out的各项作业流程,能有效缩短制版的数据交付周期。
华虹宏力技术研发暨设计服务执行副总裁孔蔚然博士肯定了公司与华大九天在EDA工具方面的合作:“华大九天是华虹宏力合作的第一家中国本土EDA提供商,很高兴看到华大九天的True SPICE仿真工具ALPS™推进了华虹宏力的IP设计研发项目。希望双方的合作,在集成电路设计及制造领域能提供更好的服务,从而更广泛地惠及我们的客户。”
华大九天CTO(首席技术官)杨晓东先生表示:“感谢华虹宏力选择华大九天作为其IP设计业务的EDA提供商,华虹宏力作为用户提出了许多宝贵意见,帮助华大九天进一步提升产品竞争力,有力推动了本土EDA工具的发展。期待华大九天与华虹宏力更加深入而密切的合作,为本土半导体企业战略合作提供典范。”
关键字:EDA
编辑:王磊 引用地址:华虹宏力与华大九天再联手 国产EDA工具助力IP设计
推荐阅读最新更新时间:2023-10-12 23:42
芯和半导体“射频EDA/滤波器设计平台”闪耀IMS2022
2022年6月**日,中国上海讯——国内EDA、IPD行业的领军企业芯和半导体于2022年IMS国际微波周活动上,发布了最新的射频EDA/滤波器设计平台,收获业内专家的众多好评。IMS2022于6月19日至24日在美国科罗拉多州丹佛市举办, 这也是芯和半导体连续第九年参加此项射频微波界的盛会。 芯和半导体此次发布的射频EDA/滤波器设计平台包含EDA工具和滤波器设计两部分,覆盖了从射频芯片、封装、模组到板级的整个射频设计流程,更包含了IPD、Hybrid的滤波器技术和专为滤波器设计定制的EDA工具, 详情如下: EDA – 射频芯片 IRIS支持RFIC设计的片上无源建模和仿真。 凭借加速的3D EM求解器,
[手机便携]
彭启煌:西门子EDA如何支持半导体永续创新和发展?
6月25-26日,以“心芯本相印,变化有鲲鹏”为主题的2021第五届集微半导体峰会在厦门海沧正式召开。 在26日的EDA/IP专场论坛会上,西门子EDA全球资深副总裁及亚太区总裁彭启煌发表了“Siemens EDA 如何支持半导体的永续创新与发展”的主题演讲。 在半导体产业的进步背后有着这样一条金科玉律——摩尔定律。摩尔定律由英特尔创始人之一戈登·摩尔提出,其内容为:集成电路上可容纳的晶体管数目,约每隔两年便会增加一倍。 而经常被引用的“18个月”,则是由英特尔首席执行官大卫·豪斯(David House)提出:预计18个月会将芯片的性能提高一倍(即更多的晶体管使其更快),是一种以倍数增长的观测。 半导体行业大致按照摩尔定律发
[手机便携]
CADENCE与NXP签订为时数年战略协议,成NXP首选EDA供应商
此次为时数年的合作关系将为NXP提供整体设计解决方案,推动创新并缩短产品上市时间
加州圣荷塞,及荷兰艾恩德霍芬,2007年10月22日 ——全球领先的电子设计创新企业Cadence设计系统公司(NASDAQ: CDNS),与飞利浦创办的独立公司NXP半导体,今天宣布他们已经签订一项为时数年的战略协议,改协议将Cadence定位为NXP的首选电子设计自动化(EDA)解决方案合作伙伴。 此次与Cadence加强战略合作的举动将会让NXP简化其供应链,并通过稳定而可靠的自动化集成电路(IC)设计及验证产品提高其运作效率。此举是两家公司超过15年的合作关系史上的一座重要的里程碑。 本协议为Cadence和NXP提供了一个框架,以开发
[焦点新闻]
日月光与Cadence携手开发首套系统级封装EDA解决方案
日月光半导体和全球电子设计创新领导厂商楷登电子(美国Cadence公司)2月1日宣布,双方合作推出系统级封装(SiP) EDA解决方案,以应对设计和验证Fan-Out Chip-on-Substrate (FOCoS)技术多die封装的挑战。这套解决方案是由SiP-id™(系统级封装智能设计)的设计套件以及新方法所组成的平台 ─ SiP-id™是一功能增强的参考设计流程,包含Cadence提供的IC封装与验证工具;而新的平台则是将晶圆级、封装级、以及系统级的设计需求整合到一个统一、自动化的流程中。通过应用SiP-id™方法,与现有先进的封装EDA工具相比,设计人员可以减少重复修改并大大提高生产力,并缩短设计及验证高复杂度SiP封装
[半导体设计/制造]
半导体、EDA业者合作模式转变
过去在EDA业者如雨后春笋,头角峥嵘之前,不乏大型芯片厂自行开发EDA工具,然为取得最新设计验证工具,超微(AMD)等公司近年除持续内部研发外,也与EDA公司合作。半导体产业链上下游惟有携手合作,方能走出2008、2009年景气阴霾。
经济衰退时,公司为能在景气回温时即时反应,即便缩减各项开支,开发脚步却不曾停歇。明导(Mentor)执行长Wally Rhines表示,景气不佳半导体厂商会较仰赖商务电子设计自动化(EDA)解决方案。
然业者过去多着重在EDA工具,经济衰退后半导体业者的心态已发生转变,半导体产业和EDA业者的合作已拓展到设计服务和方法等资咨询。益华 (Cadence)副总裁Vishal
[半导体设计/制造]
SpringSoft加强亚洲营运 中日两国设区域经理人
专业 IC 设计软件全球供货商SpringSoft (SpringSoft, Inc.)宣布,在日本与中国新设区域经理人,进一步强化全球营运并补强两大重要市场中丰富的管理经验。Tomoyuki Kawarai 将置身日本新横滨区掌管日本地区营运,而许伟将驻中国上海统筹SpringSoft的中国地区营运。两位经理人将提供丰富的 EDA 与半导体相关销售与营销经验,并且各别在日本与中国负责市场销售与技术服务。
Kawarai 拥有 17 年以上的 EDA 业界经验,先前为益华计算机 (Cadence Design Systems) 的销售副处长,而在此之前则任职于 Cadence 的日本经销商 Innotech Corp
[半导体设计/制造]
基于FPGA的三相函数信号发生器设计
摘要:基于FPGA的三相函数信号发生器以DDS为核心,在Altera公司CycloneⅡ系列EP2C8T144C8上实现正弦波、方波、三角波和锯齿波信号的产生,利用单片机PICl8F4550控制波形的频率及相位差。同时单片机通过DAC0832控制波形数据转换DAC902参考电压实现在波形幅度的控制,D/A输出的波形经过放大、滤波后输出。波形参数的输入输出通过触摸屏和液晶屏实现,测试结果显示该系统具有较高的精度和稳定性。
模拟函数信号发生器输出波形易受输入波形的影响,难以实现移相控制,移相角度随所接负载和时间等因素的影响而产生漂移,频率、幅度的调节均依赖电位器实现,因此精度难以保证,也很难达到满意的效果。基于FPGA的
[嵌入式]
用EDA设计LED汉字滚动显示器
摘要: 本文主要讨论了使用EDA工具设计汉字滚动显示器的技术问题。文中首先描述了基于现场可编程门阵列(FPGA)的硬件电路;然后研究了在8×8LED发光二极管点阵上显示滚动汉字的原理,并给出了基于ALTERA的参数化模型库LPM描述其功能的VHDL语言程序设计;最后对使用EDA工具软件加工被显示数据文件的方法进行了讨论。
关键词: 虚拟器件 VHDL语言及应用 EDA技术
采用传统方法设计的汉字滚动显示器,通常需要使用单片机、存储器和制约逻辑电路来进行PCB(印制电路板)板级的系统集成。尽管这种方案有单片机软件的支持较为灵活,但是由于受硬件资源的限制,未来对设计的变更和升级,总是难以避免要付出较多研发经
[应用]