日月光与Cadence携手开发首套系统级封装EDA解决方案

最新更新时间:2018-02-03来源: 国际电子商情 关键字:日月光  Cadence 手机看文章 扫描二维码
随时随地手机看文章

日月光半导体和全球电子设计创新领导厂商楷登电子(美国Cadence公司)2月1日宣布,双方合作推出系统级封装(SiP) EDA解决方案,以应对设计和验证Fan-Out Chip-on-Substrate (FOCoS)技术多die封装的挑战。这套解决方案是由SiP-id™(系统级封装智能设计)的设计套件以及新方法所组成的平台 ─ SiP-id™是一功能增强的参考设计流程,包含Cadence提供的IC封装与验证工具;而新的平台则是将晶圆级、封装级、以及系统级的设计需求整合到一个统一、自动化的流程中。通过应用SiP-id™方法,与现有先进的封装EDA工具相比,设计人员可以减少重复修改并大大提高生产力,并缩短设计及验证高复杂度SiP封装设计的时间。

现今的智能科技环境下,创新者不断地设计能够整合更多功能、提供更高与更快性能、以及更低功耗的装置 ─ 并将所有的元器件都封装在日益狭小的有限空间中。从智能手机和可穿戴设备的全球扩张,以及人工智能、自驾车与物联网(IoT)的快速进展来看,随着科技已经成为人类日常生活中不可或缺的一部分,也使IC封装在电子产业中扮演着前所未有的重要角色。这些进展为日月光带来了庞大的商机,可将其SiP技术的运用范畴从封装级扩大到模块级、电路板级、以及系统级的整合。

过去IC封装工程师使用标准的EDA设计工具,再结合无须严格定义的设计规则,便能为其封装元器件进行布局设计。但是,这种方法在设计当今先进的多die封装时将面临诸多限制。为了提供更全面的方法来设计、验证SiP和先进的扇出型封装,日月光与Cadence密切合作,使用功能增强的Cadence® IC封装和验证工具,为日月光先进的IC封装技术量身打造出包含设计套件、设计方法以及简化与自动化的参考设计流程。在一个高引脚数die的典型应用案例中,与现有的手动操作工具相比,封装工程师使用SiP-id™以及相应的参考设计流程、方法,可将时间从6小时缩短到仅需17分钟。

日月光集团研发中心副总经理洪志斌表示:“身为系统级封装技术的领导厂商,日月光致力于建构完整的SiP生态系统,包括EDA供应商在内的整个供应链上的合作伙伴,来强化我们的设计与制造服务。SiP-id™是日月光与Cadence成功合作的重要典范,通过双方共享技术与经验,能够实现最佳的设计成果。 最终,我们的目标是为客户提供一套高效的EDA工具,使用日月光先进的封装和系统级技术来设计更复杂的芯片,并加快产品上市时间。”

Cadence公司资深副总裁兼定制化IC与PCB事业部总经理Tom Beckley表示:“越来越多的客户在寻求多die先进封装技术来解决下一代设计挑战。先进封装技术可延续摩尔定律,是我们系统设计实现策略(SDE)的重要环节,所以与日月光合作实现其SiP愿景,是我们的最佳选择。 我们预期,通过提供SiP设计优化的方法,此合作关系的成果将能为Cadence与日月光的共同客户带来显著的效益。”

日月光即日起可提供SiP-id™设计套件。

关键字:日月光  Cadence 编辑:王磊 引用地址:日月光与Cadence携手开发首套系统级封装EDA解决方案

上一篇:环球晶:半导体硅晶圆仍有涨价空间,今年拼逐季成长
下一篇:恩智浦最新CAN收发器系列保障CAN通信安全而无需加密

推荐阅读最新更新时间:2023-10-13 00:04

日月光矽品合并商务部立案,最快1月裁定
集微网消息,针对台湾封测厂日月光与矽品合并,业界传商务部上周正式立案,预计最快明年一月中旬、最慢4月中旬将裁定是否批准合并; 有业界认为,中国正积极扶植半导体业,商务部恐很难在明年元月中旬快速核准,可能拖延时间,最后可望核准,也可能类似联发科合并晨星是有条件核准。 继台湾公平会于11月16日通过日月光与矽品合并案之后,日月光继续努力向美国和大陆申请核准叩关,美国可望顺利过关,大陆被业界认为卡关可能性高。 据了解,日月光在8月下旬即向大陆商务部递件,近4个月后,大陆商务部终于在上周对日矽结合案正式立案,推估审查期限30日得再延长90日推算,最快明年元月中旬、最慢4月中旬就会裁决是否核准日矽合。日月光、矽品持低调态度,不评论送审进度。
[手机便携]
日月光合并矽品再申请,商务部审查延期
集微网消息,日月光昨天发布公告,与大陆商务部协商后,已撤回与矽品进行结合申请,并再行送件提出申请,再申请案已获商务部准予立案。 日月光指出,与矽品已经依共同转换股份协议约定,于去年8月25日向商务部提交经营者集中的申请,商务部审查此结合案法定期限为今年6月11日。 日月光表示,鉴于商务部尚需更多时间审查此结合案,日月光与商务部协商后,递件向商务部撤回原申请、并再行递件申请进行本结合案。 日月光指出,公司于6月6日分别接获商务部准予撤回原申请、以及就再申请案准予立案通知。 日月光指出,商务部审查合并的时间,将自昨天起重新起算,依规划时程,审查30日内后得以延长二次,审查日期分别是90日与60日。 日月光表示,日月光与矽品将持续依共同
[手机便携]
Cadence推出高性能验证计算平台Palladium XP
Cadence设计系统公司(NASDAQ: CDNS)今天公布了第一款全集成高性能验证计算平台,称为Palladium XP,它在一个统一的验证环境中综合了模拟(Simulation)、加速(Acceleration)与仿真(Emulation)。这种高度可扩展的Palladium XP验证计算平台是为了支持下一代设计而开发的,让设计与验证团队能够更快地完善他们的软硬件环境,在更短的时间内生产出更高质量的嵌入式系统。 Cadence® Palladium® XP 最高支持20亿门的设计结构,提供的性能最高可达4MHz并支持最多512名用户同时使用。该平台还提供了独特的系统级解决方
[半导体设计/制造]
<font color='red'>Cadence</font>推出高性能验证计算平台Palladium XP
Cadence针对Palladium Z1仿真平台发布VirtualBridge适配器,软件初启时间最高可缩短三个月
楷登电子(美国Cadence公司,NASDAQ: CDNS)今日正式发布全新VirtualBridge™适配器。较传统RTL仿真,基于虚拟仿真技术的VirtualBridge™适配器可以加速硅前验证阶段的软件初启。下面就随手机便携小编一起来了解一下相关内容吧。 同时,VirtualBridge适配器与传统在线(In-Circuit)仿真应用模式互为补充,通过Cadence® Palladium® Z1企业级仿真平台,可以让软件设计师提前3个月开始进行硅前软件验证工作。 VirtualBridge适配器是Palladium Z1平台提供的增值软件,通过扩展客户应用模式来实现硬件的最大获益。工程师可以与外围设备进行虚拟交互,在没有物
[手机便携]
日月光矽品组建控股公司,传拟赴美挂牌
    IC封测龙头日月光邀矽品合组国家队有谱,日月光和矽品昨(24)日均证实此事,双方已就共组产业控股公司交换意见,相关合作架构最快在本月底、最慢下月底前提出。 矽品昨天同时提醒投资人,双方商谈仍在持续进行,不能保证最后一定签约成功。不过,矽品在围堵日月光进逼经营权长达半年时间后,这是首度针对日月光提出的日矽大和解释出善意。 据了解,这是封测材料业界促成日月光董事长张虔生与矽品董事长林文伯、总经理蔡祺文会谈后,双方首次针对合组封测业国家队面对面协商,并认真朝提升台湾封测业竞争力的方向努力。 日矽大和解重要转折 图/经济日报提供 分享 半导体业界普遍对日月光与矽品合作抱持正面态度,表达乐观其成,
[手机便携]
Cadence视频教程(第2讲)
[半导体设计/制造]
Cadence视频教程(第40讲)
[半导体设计/制造]
解决逻辑-物理闭合难题 Cadence公布一种创新解决方案
为逻辑设计师带来物理可预测性,为高速低功耗芯片设计提高质量和精确度 加州圣荷塞,2007年7月9日 ——全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS)今天公布了一种创新的解决方案,解决复杂的半导体设计从逻辑设计团队交接到物理实现团队过程中实现时序、功率、面积和进度可预测性的重大挑战。Cadence逻辑设计团队解决方案提供了一种全新的“design with physical”技术,能够为逻辑设计阶段自动提供设计的精确物理描述,从而解决该难题。 这一解决方案以新的方式利用了经过验证的Cadence Encounter RTL Compiler XL搭配全局合成技术以及Cadence Firs
[新品]
小广播
最新半导体设计/制造文章
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 市场动态 半导体生产 材料技术 封装测试 工艺设备 光伏产业 平板显示 EDA与IP 电子制造 视频教程

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved