电子网消息,Mentor, a Siemens business 今天宣布为 Calibre® nmPlatform、Analog FastSPICE™ (AFS™) Platform、Xpedition® Package Integrator 和 Xpedition Package Designer 工具推出几项增强功能,以支持 TSMC 的创新 InFO 集成扇出型高级封装和 CoWoS® 晶圆基底芯片封装技术。
使用 TSMC InFO 和 CoWoS 3D 封装技术,客户能够在单个器件上混合使用多个硅片,达到比传统单片 IC 更高的集成度级别和容量。
在 Mentor Calibre 和 Xpedition 平台的基础上,Mentor 现在针对InFO推出了完整的从设计到封装的验证和分析套件。它的主要优势包括依托 Xpedition Package Integrator 的快速层次化设计原型环境,提供从设计到流片的快速流程;将 Xpedition Package Designer 和 Calibre Sign-off 验证套件集成。通过进一步协作,两条产品线实现了在Calibre 3DSTACK 和 Xpedition 工具之间的交互显示功能,结果可在 Calibre RVE™ 界面中查看。
TSMC 和 Mentor 还实现了 Mentor 热设计流程(包括 Mentor AFS 和 Calibre xACT™ 产品),以支持客户 InFO 设计的热相关仿真。
为了实现封装级别的跨芯片时序分析,Mentor 增强了 Xpedition Package Integrator 以支持网表功能,并且结合 Calibre xACT 寄生提取结果,帮助 InFO 和 CoWoS 设计人员验证时序要求。
对于所有设计流程而言,可靠性都是基本的要求。因此,TSMC 和 Mentor 开发了基于 Mentor Calibre PERC™ 可靠性平台的叠层芯片解决方案,适用于 TSMC 的 InFO 和 CoWoS 流程。这种新产品可满足Inter-die静电放电 (ESD) 分析需求。
TSMC 设计基础架构营销部高级总监 Suk Lee 说道:“我们与 Mentor 展开协作,为双方的共同客户提供支持,帮助他们快速利用TSMC 的 InFO 和 CoWoS 封装解决方案,并从中受益。“借助适用于 TSMC InFO 和 CoWoS 的 Mentor 设计套件,汽车、网络、高性能计算 (HPC) 和众多其他市场的客户可以达到全新的集成度级别。”
Mentor 副总裁兼 Design to Silicon 事业部总经理 Joe Sawicki 说道:“我们非常荣幸能够与长期合作伙伴 TSMC 携手合作,进一步改进和完善适用于 InFO 和 CoWoS 封装技术的 Mentor 设计解决方案。双方共同努力,将 3D-IC 打造成能够替代单片 IC 设计的可行主流解决方案,让越来越多的客户实现真正改变世界的卓越创新。”
关键字:Mentor TSMC InFO CoWoS
编辑:王磊 引用地址:Mentor扩展TSMC InFO和CoWoS设计流程解决方案
推荐阅读最新更新时间:2023-10-12 23:54
报道称苹果将采用台积电的20纳米级四核芯片
国外媒体macrumors报道,消息人士透露,苹果目前正在与台湾芯片制造商台积电(TSMC)进行合作协商,台积电未来有望成为苹果的独家芯片供应商,为苹果提供20纳米级的四核芯片。
据悉,苹果在今年8月份的时候就已经开始检测台积电20纳米级的芯片,计划在今年11月份开始进行试产,预计将会在2013年第四季度开始进行大量生产。如果和苹果达成合作,台积电在2013年至2014年的总收入预计将达到110亿~120亿美元。
消息人士透露,积电20纳米级的四核芯片未来将会被用于iPad、iTV甚至Macbook等产品。由于iPhone要保持低功耗的特点,因此将继续沿用双核芯片。
[工业控制]
10纳米爆量发威带头 台积电展示四大技术亮点吸睛
台积电13日在法说会中指出,今年重头戏10纳米制程将于第3季开始爆量喷出,预计该制程在第3季可占营收比重达10%,第4季进一步攀升,且10纳米全年占台积电营收达10%,贡献将近新台币1,000亿元,展望7纳米制程世代,台积电掌握13个客户的设计定案(tape-out),半数是高速运算(HPC)客户,其次是智能手机和车用电子的客户。 台积电13日法说在制程技术上有四个亮点,第一是今年营运的重头戏,也是下半年营运攀升的推手10纳米制程世代,上半年经历大客户联发科在10纳米量产上的风风雨雨传言,台积电10纳米在下半年终于要大爆量冲出,执行长共同执行长魏哲家表示,第3季10纳米占单季营收可攀升至10%,相较于第2季10纳米占营收仅1%
[半导体设计/制造]
台积电3nm厂今年将如期动工
集微网消息,为了帮台积电3nm厂解决用水问题,内政部营建署昨(3)日表示,台南永康再生水厂统包工程已决标,预计2020年将可完工,预计每日供应南科台南园区1.55万吨再生水。 此外,安平再生水厂目前也正在协商用水,预计2021年通水,每日可提供3.75万吨用水。 台积电3nm投资计划继通过环评审查,也解决关键用水供应,这也意味着台积电在南科晶圆18厂的第四到六期新厂兴建,可望在今年动工,并如期在2022年量产,成为全球第一家提供3nm晶圆代工服务的厂商。 台南永康、安平再生水厂都是营建署推动的再生水六大示范案之一。营建署昨天宣布,永康厂统包工程已在去年12月27日决标,由国内山林水环境工程公司以近47.2亿元新台币(下同)得
[手机便携]
台积电超越英特尔 居全球半导体龙头
晶圆代工厂台积电代理发言人孙又文表示,台积电产出晶圆的终端晶片产值达546亿美元,超越英特尔(Intel),居全球最大半导体厂。 台积电今天首度邀请媒体参访位于南科的晶圆14厂,孙又文指出,主要是希望媒体能亲眼看台积电晶圆厂,了解台积电竞争力。 孙又文简报表示,台积电成立于1987年,去年合并营收达171亿美元,成立来营收年复合成长率达40%;至2日市值达910亿美元。 孙又文指出,若以台积电产出晶圆推估终端晶片产值应已达546亿美元,已超越英特尔与三星(Samsung),居全球最大半导体厂。 孙又文说,台积电创造了自己的产业与客户,根据统计,1999年至2012年全球半导体产值年复合成长率仅5%,IC设计业产值年复合成长率
[手机便携]
台积电InFO大扩产 稳拿苹果A12订单
集微网消息,半导体供应链传出,台积电最近正进行整合型扇出型晶圆级封装(InFO WLP)大扩产,预计增加1倍产能,扩产从龙潭厂延伸到中科厂, 因台积电的InFO搭配前段晶圆代工的主要客户是苹果,扩产倍增显示,iPhone 8的A11处理器出货量比预期多,iPhone下世代的A12订单,台积电全拿也胜券在握。 台积电从去年开始为苹果提供前后段的整合服务,估计投资在InFO与光罩的资本支出就达10亿美元,主要服务大客户苹果,iPhone 7的A10处理器由台积电16奈米制程晶圆代工并结合后段的InFO封测服务。 今年苹果的iPhone 8的A11处理器,由台积电以10nm制程结合InFO统包前后段代工生产,第3季起大量赶工出货,供应链
[手机便携]
台积电的晶圆代工,挑战英特尔
台积电独创的专业晶圆代工商业模式,造就其营运逐年走高,最近十年的实力,更一举对决在董事长张忠谋口中全球半导体业里的800磅大猩猩英特尔与三星 。虽然目前这两只大猩猩仍是台积电最大的威胁,与台积电分食订单。 但近十年也是台积电展现加速推进先进制程研发决心和战力最强有力的时期。 台积电今年30周年,在最近的十年中可称为先进技术起飞时期,期间挟28纳米创下史上最久且市占最高的黄金时期,即使这项独门必杀绝技,今年已进入第六年,仍是台积电最赚钱的制程之一, 为台积电奠定投入更大研发资金的基石,也把对手联电、格罗方德和中芯远远抛在后面。 到了20纳米以下,因投资金额昂贵,有实力投资并不多,最后只剩三星和英特尔两家。 有了前研发大将梁孟
[嵌入式]
联发科天玑8200发布:升级台积电4nm、主频增加9%
12月8日上午,联发科新一代5G移动芯片天玑8200正式发布,这一代主打冰峰能效、高能游戏。 天玑8200采用台积电4nm制程,CPU采用8核设计,1+3+4三丛集架构,4个Cortex-A78大核+4个Cortex-A55小核,其中1颗A78大核主频可达3.1GHz。 对比5nm的天玑8100,8200不仅工艺改良,大核主频也增加了250MHz,提升幅度接近9%。 GPU集成Mali-G610六核,支持四通道LPDDR5-6400内存和UFS 3.1闪存。 通信方面,基带支持全频段Sub-6GHz 5G网络和三载波聚合(下行峰值4.7Gbps),支持Wi-Fi 6E 2x2、蓝牙5.3、蓝牙LE音频等标准,支
[手机便携]
台积电美国工厂将建造试验生产线 2024Q1将小批量试产
目前台积电(TSMC)正在美国亚利桑那州建造新的晶圆厂Fab21,原计划第一期生产线会在2024年开始投入使用,采用的是N4和N5系列工艺。不过由于半导体设施缺乏安装设备所需要的专业人员,Fab21大规模生产的时间可能会延后至2025年,大概会晚一年。 虽然整个项目的工程进度延误了,不过台积电仍保持乐观的态度,努力化解遇到的各种难题。据Money DJ报道,为了确保新建的晶圆厂能够顺利投产,并满足部分需求,台积电打算先建一条小规模的试验生产线,并在2024年开始制造芯片。 据了解,这条小规模的试验生产线预计会在2024年第一季度投入使用,每月的产能在4000片到5000片晶圆之间。台积电策略的改变,或许是为了减少因工厂延误
[半导体设计/制造]