Cadence徐昀:芯片行业发生了哪些改变?EDA公司该怎么办

最新更新时间:2017-11-23来源: EEWORLD关键字:Cadence 手机看文章 扫描二维码
随时随地手机看文章

“以前,大家关注的更多是系统本身性能,现在更多则是追求应用体验,这就需要各个环节一起做配合和全局优化。比如针对王者荣耀这款游戏,大家都做了很多的优化,包括计算,CPU和GPU的融合,服务器优化等等。”Cadence中国区总经理徐昀表示。


图片.png


        Cadence中国区总经理徐昀


芯片设计行业发生了哪些改变?

如徐昀所述,目前这种多层次从终端到移动端的全局优化才能实现系统的差异,这种改变也驱动了整个体系的开发模式的变化,“传统模式是软硬件分别开发,与此同时在通用硬件的基础上执行设计虚拟化,而全新模式是软硬件共同开发,以应用为导向进行开发。”徐昀指出。

徐昀观察到,在这种全新的设计方法学下,很多发展趋势是由系统或应用供应商来进行驱动。“我们看到国内很多互联网公司,现在也希望通过硬件来实现差异化,比如说BAT等公司都是我们的合作伙伴。”

全新的发展趋势会带来全新的需求,诸如在硬件优化下,越来越多通过增加DSP等方式减轻CPU的负担,或者针对算法和应用设计最合适的硬件。而对于集成方面来说,越来越多的IP集成,软硬件集成等都对设计造成了不小挑战,而且发热量和功耗也成了需要更多考虑的因素。

“正因为越来越多的定制化,需要更高的设计效率和协同合作。为此,Cadence提出了SDE(系统设计实现)策略,分为四个层级,包括系统集成,还有系统互联,IP集成和IC设计。”徐昀解释道,SDE中包括验证方法学,设计和分析工具,高速PCB和仿真,验证,芯片实现工具等等。“SDE能够成功最重要的因素是我们可以服务各个行业领先的企业,为我们客户和合作伙伴提供系统设计各个层次的帮助。我们针对不同的客户类型,可以配置不同的资源,包括系统公司、全流程公司、芯片公司等,都可以实现系统设计。比如汽车电子领域,我们全流程工具和相应的IP都通过了ISO26262认证。我们目前正在支持和服务国内第一个综合汽车电子芯片设计,此外包括人工智能,高性能计算,工业物联网等领域,我们也有相应的SDE解决方案。”

徐昀表示,现阶段的设计业态影响了公司将来的发展思维,公司也据此做了相应的调整和改变,除了不断推出创新新品,增加更多服务之外,也有目的性地收购了不少技术公司,以巩固相关产业的知识储备。

构建生态系统是成功的关键

徐昀特别强调了构建整个生态系统是成功的关键,包括IP供应商、软件商、标准制定商等等,都有相应的合作。

在谈到国内合作伙伴时,徐昀表示,今年国内半导体公司在海外并购方面速度放缓,遇到了很多变化和阻力,但这正是修炼内力的好时机。

“整体来看我还是非常看好国内的IC行业,具有天时地利人和的多重优势,天时是国家的投资,地利是基础产业链,人和是行业的热情以及人才的培养和积累。”徐昀说道。

谈到服务,徐昀表示,目前几大主流EDA公司都在扩展服务领域,这是顺应整个行业,顺应客户的需求和变化。很多国内设计公司此前的积累很少,随着芯片的复杂度提高,如何追赶摩尔定律的发展需要我们来与之配合,尤其是在IP和验证方向。因为系统越来越复杂,对验证的要求也越来越高,单引擎的验证已不能确保准确性,所以有越来越多多引擎并行的验证需求,这也是Cadence在技术上比较领先的部分。此外,其他各方面的门槛也都随之提高,包括封装、散热等等。第二是需要服务客户在系统层级驱动芯片设计发展,我们要考虑全系统全局的优化软硬件,对应用的经验的积累和对应用的设计服务是将来我们整个cadence往下走的大的方向。

如何助力中国AI芯片事业发展

“我很看好国内在AI领域的发展,中国是全球第二大AI经济体,包括投资、公司数目、专利数目等,Cadence也会加强在这一领域与国内企业的合作。比如海思麒麟970处理器芯片里面就有Cadence的DSP。同时,我们还看好国内的自主可控方向,包括人工智能、图像识别、安防方等方面,这些应用都是通过在系统上的优势来发展芯片领域,这些领域不光有系统厂商,还有更多的初创公司积极参与。”

徐昀表示,AI芯片首要解决的是预测能力,Cadence在CPU、DSP的IP方面都有比较完整的解决方案,包括针对AI专用神经网络的DSP,也有针对视觉的IP。除了IP之外,人工智能芯片规模非常大,对验证的要求也会相应提高,因此需要多引擎相互补充来保证最后验证的完整性,这也是Cadence比较擅长的。“我们的硬件加速仿真器Z1是全球最领先的技术,还有传统的比如IES,Xcellium多核并行仿真验证产品,而在实现方面,Cadence的实现产品也是全球市占率最高的。
“EDA在AI年代应该怎样发展,最重要的是需要整个行业配合的,我们现在自己的工具,不管是设计实现还是验证,或者传统模拟和混合信号电路上,都运用了深度学习、机器学习方法优化本身软件的算法。此外,我们可以看到如果大家的设计数据能够建立公有的大数据基础,我们是很有机会在EDA上有一个新的突破,把它变成一种可以学习的模式,让新的公司或者新的设计项目可以借鉴以往的设计项目的经验,也可以借鉴其它的友商的,其它以往的成功经验。不过目前来讲,问题在于怎么样来分享数据,因为这数据对每家设计公司都是自己的知识产权,自己的先进专利,这点上我们Cadence也想尽可能发挥自己的能力,在客户配合和允许的前提下能够提供帮助。”徐昀说道。

徐昀表示:“对于新兴业务公司来说,Cadence的策略是向SDE方向配合,比如刚刚在南京成立的Cadence(中国)半导体产业基地,这就是针对新兴业务的投入。”

“现在系统设计变成了一个全新的方向,系统公司、软件公司、芯片公司必须相互理解和合作,才能真正地实现好的系统设计。Cadence有工具、IP和对应用的经验积累,可以为整个生态系统提供帮助和支持,确保尽快地安全地实现系统设计。”徐昀再一次强调。

关键字:Cadence 编辑:冀凯 引用地址:Cadence徐昀:芯片行业发生了哪些改变?EDA公司该怎么办

上一篇:Synopsys宣布在中国设立战略投资基金
下一篇:AI促成话语权转移 芯片设计新秀窜起

推荐阅读最新更新时间:2023-10-12 23:58

台积电扩大与Cadence定制设计平台的合作
台积电创建和交付本质为基于SKILL语言的设计套件(PDKs),为客户提供最佳的用户体验和最高水准的精确度。 世界领先的晶圆代工厂部署Virtuoso平台用于先进节点的定制设计需要, 涵盖16纳米FinFET设计。 主要工具包括Virtuoso Schematic Editor、Analog Design Environment、Virtuoso LayoutSuite XL和先进的GXL技术。 为专注于解决先进节点设计的日益复杂性,全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS) 今天宣布,台积电已与Cadence在Virtuoso定制和模拟设计平台扩大合作以设计和验证其尖端IP。此
[半导体设计/制造]
中科院EDA中心选用CADENCE“锦囊”加速研究进度
中国上海,2007年7月17日—— 全球电子设计创新领先企业Cadence设计系统公司(NASDAQ: CDNS),今天宣布与中国科学院EDA中心的合作。合作意向书的签订仪式于今天举行。Cadence除向该中心提供Cadence AMS方法学锦囊与Cadence RF设计方法学锦囊外,还将向中国科学院EDA中心提供经过优选的Cadence集成电路设计相关教学课程,作为中国科学院EDA中心培训课程;与中国科学院EDA中心建立一所培训中心,在培训中心的基础上推广Cadence的设计方法、设计理念、设计流程。 做为技术支持部门,EDA中心由中科院十几个机构发起,提供IC/系统设计环境,提供芯片制作和测试服务,IC系统培训,推广IC
[焦点新闻]
飞思卡尔采用Cadence基于模型的DFM解决方案
  Cadence设计系统公司(CDNS)日前宣布,飞思卡尔半导体公司通过使用Cadence的“一次设计成功”预防、分析、实现和签收解决方案成功实现了45纳米网络设计流片,该解决方案能够帮助加快量产时间并提高可预见性。这一流程结合了业界领先的、基于模型的可制造性设计(DFM)预防、分析和签收,包括Cadence Litho Physical Analyzer (LPA)、Cadence Chemical-Mechanical Polishing Predictor (CCP)、Cadence Litho Electrical Analyzer (LEA)、Cadence QRC Extraction和通过Cadence Encou
[嵌入式]
Cadence推出支持DS1的可授权音频DSP IP
全球电子设计创新行业领先企业Cadence设计系统公司(NASDAQ股票代码: CDNS)今天宣布其Tensilica® HiFi Audio/Voice DSP成为 Dolby® DS1 for Dolby Digital Plus™ 音频流提供认证解码器的首款知识产权(IP)内核。这款解码器现在已经可以获取,它瞄准手机、平板电脑等移动设备、以及任何带有小扬声器的娱乐资讯系统,如超薄平板电视等设备上面的音频应用。Dolby DS1 for Digital Plus经过优化,实现无失真的音频/语音增强,并能对模糊的对话、极端音量变化以及大多数移动设备上的小扬声器和低功耗放大器所固有的缺陷进行补偿,从而为移动设备用户提供如家庭影
[嵌入式]
Cadence发布突破性新产品 Integrity 3D-IC平台,加速系统创新
Cadence发布突破性新产品 Integrity 3D-IC平台,加速系统创新 业界首款应用于多个小芯片(multi-chiplet)设计和先进封装的完整 3D-IC平台 内容提要: • Integrity 3D-IC平台将设计规划、物理实现和系统分析统一集成于单个管理界面中 • 工程师可以利用该平台集成的热、功耗和静态时序分析功能,实现由系统来驱动的 PPA 目标 • Cadence第三代3D-IC解决方案,支持超大规模计算、消费电子、5G通信、移动和汽车等广泛的应用场景 中国上海,2021年10月8日——楷登电子(美国 Cadence 公司)今日正式交付全新Cadence Integri
[半导体设计/制造]
智原科技采用Cadence工具流程实现大型SoC开发
【中国,2013年11月18日】——全球电子设计创新领先企业Cadence设计系统公司(NASDAQ: CDNS)今天宣布,位于台湾新竹的智原科技 (Faraday Technology Corp.) 通过采用Cadence®完整的工具流程,已成功完成该公司最大型的SoC (系统单芯片) 项目开发,该项目是用于4G基站的3亿门芯片设计。通过在其分层式 (hierarchical) 设计流程中部署Cadence Encounter® 数字设计工具,智原科技的设计团队在短短的七个月内,就完成了这个复杂SoC从输入数据到流片的工作。 通过采用Encounter®数字实现 (EDI) 系统,智原科技成功使这颗SoC设计每次执行原型设
[半导体设计/制造]
EDA产业将重新洗牌
在过去的六年里,EDA经历了另一次颠覆,就像2001年Synopsys收购Avant!一样,这让Synopsys成为EDA引领者,直至今日。或者说像2009年聘请著名风险投资家Lip-Bu Tan担任陷入困境的EDA先锋Cadence设计系统公司的首席执行官。在Lip-Bu Tan的执掌下,Cadence绝对是EDA历史上最繁荣的公司。 2017年,西门子以45亿美元收购了Mentor Graphics,股价溢价21%。收购传闻曾经一直围绕着无晶圆厂半导体生态系统,但没有人会想到它会成为欧洲最大的工业制造公司。最初的传言是,西门子将解散并出售Mentor,只保留西门子核心业务的一部分,具体地说,他们将出售Me
[半导体设计/制造]
EDA产业将重新洗牌
Cadence 发布“盈利差距”战役蓝图
Cadence设计系统公司 (NASDAQ: CDNS) 今日为半导体产业奠定了新视野——这就是EDA360。在面向系统设计与开发的应用驱动式方法概述中,Cadence向半导体与电子设计自动化(EDA)社区发起了应对威胁到电子行业活力且日益严峻的“盈利差距”的挑战。 EDA360于今晚在圣荷塞技术展览馆举办的一个展会中发布,根据其展望,系统与半导体公司正在经历一次跳跃式转型,这次转型的意义极为深远,即使最著名的公司都会受到影响。EDA产业如今正站在十字路口,必须做出改变才能继续保持其成功与独立性。如果不改变,EDA将很难解决客户在现在和未来将要面临的越来越复杂的问题。 要下载EDA360展望论文,请访问
[半导体设计/制造]
小广播
最新半导体设计/制造文章
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 市场动态 半导体生产 材料技术 封装测试 工艺设备 光伏产业 平板显示 EDA与IP 电子制造 视频教程

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved