用系统级方法实现SiP设计

最新更新时间:2006-05-08来源: 电子工程专辑关键字:系统级  封装  SoC 手机看文章 扫描二维码
随时随地手机看文章

  本文详细描述了SiP的各种系统级设计方法和各自的应用领域,包括堆叠式芯片结构、相邻解决方案、芯片叠加技术(CoC)以及三维通孔堆叠式结构

  蜂窝电话和数码相机的迅速普及以及它们对小型半导体封装尺寸的要求使得系统级封装(SiP)解决方案变得越来越流行。但SiP的优势不仅仅在尺寸方面。因为每个功能芯片都可以单独开发,而系统级芯片(SoC)必须作为大型的单芯片设计来开发,因此SiP具有比SoC更快的开发速度和更低的开发成本。

  早在2001年,SiP解决方案就建立在了功能芯片的基础上,这些功能芯片针对单芯片封装经过验证、设计和尝试。但由于这些功能芯片原本是为芯片级封装而设计,这样的解决方案在SiP开发中会产生严重的问题。因为当两个芯片进行堆叠时,它们的焊点经常无法对齐。有时对应的焊点会位于这两个芯片相对的两侧,此时需要通过插入器进行信号布线。

  通过多层封装插入器完成的信号连接有很大的缺陷。由于走线长度的增加,信号完整性会降低。另外,封装插入器的成本也很高。为了克服这些缺点,设计工程师开发出了焊点位置适合更短走线连接的SiP芯片。例如,存储器接口焊点放在逻辑芯片的上侧和下侧,连接到外部引脚的信号焊点放在左右两侧。如果存储器芯片是长方形的,可以将焊点移到长度较短的两条边上。然后就可以沿一个方向将逻辑芯片和存储器芯片堆叠起来,将存储器芯片的短边连接到具有存储器接口焊点的逻辑芯片的上下两侧。

  另外,当需要整合用不同晶圆工艺和不同代的加工工艺生产出来的芯片时,广泛使用相邻SiP封装技术。例如,在汽车应用中的相邻SiP就可能包含了采用逻辑晶圆制造工艺生产的信号处理器和采用模拟晶圆制造工艺生产的实际驱动器芯片。在这种情况下,可以用新一代晶圆工艺改善信号处理器的性能和成本,而驱动器芯片仍保持使用稳定的晶圆工艺,因为它需要长期工作在12V电压下。由于新一代工艺不能处理更高的电压,这时SiP就成了这种芯片组合的最佳候选方法。

图:为了满足移动设备的性能、功耗和尺寸的要求,芯片叠加(CoC)方法不再采用金线连接,而是采用凸块连接方式。

  同时提供模拟和数字功能的封装解决方案还会引起另外一个问题。如果模拟芯片包含信号输入接收器或输出驱动器功能,那么信号、幅度和极性首先要受数字芯片控制,然后通过模拟芯片。这种组合通常是一种串行连接,通常模拟芯片尺寸要小于数字芯片。如果这些整合使用堆叠式芯片结构,那么模拟芯片应放在数字芯片上面。

  信号会从数字芯片焊点出来,通过与封装插入器相连接的信号线经过模拟芯片,这样信号就可以在模拟和数字芯片间传输。此时相邻SiP是更好的选择。

  芯片叠加技术

  相邻SiP解决方案看起来很象以前的微型多芯片模块,但原始单芯片性能的提高要求增加子芯片。SiP中芯片堆叠的想法最初来自于缩小整体封装尺寸的要求。可以将数码相机当作近来同时要求高性能和小尺寸的典型应用例子。目前流行的数码相机通常具有500万像素传感器,但几年前典型的传感器只有100万像素,也即这几年来要求的性能提高了五倍,同时要求降低所需功耗,确保目前数字相机有更长的电池寿命。为了满足这些看似矛盾的要求,许多公司开发出了芯片叠加(CoC)技术。采用这种技术后,在逻辑和存储器芯片之间不再采用金线连接,而是采用凸块连接方式。

  由于逻辑芯片和存储器之间没有金线连接,因此信号数据传输速度能够变得更快。CoC方法也能降低功耗,并具有专用I/O缓冲。一般的双倍数据速率存储器总线上每个信号管脚焊点要求2.5V信号摆幅、50mA最大电流和125mW最大功率。当使用专用I/O缓冲时,与传统130nm供电电压相同的1.2V信号摆幅将成为合适的选择。

  由于I/O缓冲负载只是点到点连接,因此可能只使用十分之一的电流。最终,工作频率可以提高五倍,电压降低一半,电流降到十分之一,功耗只有四分之一。另外一个额外好处是芯片尺寸将变得更小。

  随着用于逻辑芯片的新一代晶圆工艺的发展以及对更多存储容量需求的增长,存储器芯片尺寸看起来将超过逻辑芯片尺寸。这意味着将没有裸露的焊点区域可以用来建立外部管脚用的连接。超先进电子技术协会(ASAET)定义的三维通孔堆叠结构可以解决这个问题。由于采用这种技术后会使逻辑芯片和堆叠存储器芯片在三维通孔基底中建立很短的连接路径,因此即使小型逻辑芯片也能够在不降低信号完整性的前提下处理很大的存储容量。

  这一领域的开发工作才刚刚展开,新方法和新技术层出不穷。例如,设计师可以选择与存储器芯片一样大小的逻辑芯片,并使用三维通孔基底将它与存储器芯片堆叠在一起。通过这样重复逻辑芯片和堆叠存储器芯片结构,设计师最终可以创建一个具有"巨大存储容量"的SiP。

  SiP解决方案有多种形式,包括旨在缩小外形尺寸的堆叠式芯片结构,适合I/O端接功能芯片的相邻解决方案,适合低功耗高频率工作的CoC以及用于大容量存储器的三维通孔堆叠式结构。

  过去,SiP的主要优势在于很短的开发交付时间,但最近的可行性研究表明,SiP还能提供与SoC相似的性能。另外,SiP允许不同晶圆工艺的芯片存在于同一解决方案中,因此使得SiP不仅只是一种封装,而且是一个真正的系统。

关键字:系统级  封装  SoC 编辑: 引用地址:用系统级方法实现SiP设计

上一篇:SOC设计方法学(一)
下一篇:用系统级方法实现SiP设计

推荐阅读最新更新时间:2023-10-12 23:12

基于SoC设计 国产龙芯2H流片延期数月
8月5日 在今年5月份举办的2011龙芯与开源社区发展论坛上展示了基于八核设计的龙芯3B,性能力镇Intel Core i7旗舰,另外当时有消息称中科院计算机研发的龙芯2H不久后就会流片,不过近日来自国外的媒体称,龙芯2H流片已经被延期数月。 script WriteSpan('ad_500_1') /script 已经公布的龙芯2G 来自中国科学院计算技术研究所的陈云霁透露龙芯2H流片被延期数月,不过陈云霁并没有给出具体的原因,另外龙芯的开发进度也是一片迷雾。 作为中国自主品牌,龙芯2H采用了SoC设计,芯片集成CPU,GPU北桥和南桥芯片。采用了低功耗方案设计,降低能耗
[嵌入式]
基于<font color='red'>SoC</font>设计 国产龙芯2H流片延期数月
零翻转编码地址总线SoC的低功耗设计
引言 面向便携式设备的SoC设计,不仅仅要求性能高、体积小,更要求功耗低。一般而言,SoC的静态功耗很小,而对负载电容充放电的动态功耗很大。 SoC内部,总线上挂着很多功能设备,导致总线的电容负载很大。如果总线与片外设备联系,那么,它还要驱动很长的片外连线以及片外设备,负载高达50pF,比SoC内部各个节点的电容负载0.05pF高出三个量级。一般而言,总线的功耗占SoC总功耗的10%~80%;一个已经对内部电路优化过的SoC,总线功耗约占50% 。随着宽度的增加,总线消耗的功率占 SoC总功率的比重越来越大,因此,总线的低功耗设计很重要。 很多通过减少总线动态翻转来降低总线功耗的算法已经被提出来。数据总
[单片机]
零翻转编码地址总线<font color='red'>SoC</font>的低功耗设计
降低开发成本 飞思卡尔加入IBM芯片开发联盟
1月23日消息,据国外媒体报道,前摩托罗拉公司旗下芯片集团飞思卡尔半导体公司将加入由IBM领导的芯片技术开发联盟。在该联盟中,飞思卡尔公司将参加45纳米芯片制造技术的开发,参与开发45纳米芯片制造的规则与技术。飞思卡尔还可以选择在IBM工厂中产生芯片。 其他参加IBM联盟的芯片制造商有:AMD公司、索尼公司、东芝公司、德国内存制造商英飞凌公司和新加坡渣打半导体公司。参加联盟的公司彼此之间采取不同的互动方式,例如,飞思卡尔参加的工作组中有三星和渣打,AMD与参加联盟的各公司分别订有相互独立的协议,IBM则对不同成员提供同样的技术。 对绝大多数芯片制造商而言,技术开发联盟是企业生命的一部分,联盟的原因主要是由于摩尔定律的快速发展、现
[焦点新闻]
NetSpeed发布Orion AI -为下一代人工智能SoC带来极致性能与效率
以SoC(系统级芯片)应用为代表的新技术正在改变全世界沟通与交互的方式,而NetSpeed正是下一代以人工智能为基础的SoC技术的核心。 今日,NetSpeed Systems宣布推出业界首款以人工智能为基础的SoC芯片内部互连解决方案Orion AI。该方案支持多播与广播等先进特性,能极大提升人工智能SoC与加速器ASIC的性能与效率,可广泛应用于数据中心、自动驾驶、AR/VR,以及先进视频分析。Orion AI由NetSpeed经过硅验证的Orion IP构建而成,这些Orion IP已经授权给地平线机器人、寒武纪、百度以及Esperanto等领先的人工智能公司。 NetSpeed Systems大中华区销售总监黄啓
[半导体设计/制造]
NetSpeed发布Orion AI -为下一代人工智能<font color='red'>SoC</font>带来极致性能与效率
封装LED灯具搭配二次光学设计
新颖的无封装 LED 具备更好的散热条件,同时整合磊晶、晶粒与封装制程,可更便利地搭配二次光学设计 照明 灯具…   LED光源应用将继LCD背光源应用需求高峰后,逐步转向至LED一般照明应用上。但与LCD背光模组设计不同的是,LCD背光模组较不用考量光型与照明应用条件,以单位模组的发光效率要求为主;但 LED照明 应用除亮度要求外,必须额外考量光型、散热、是否利于二次光学设计,与配合灯具设计构型要求等,实际上对于LED光源元件的要求更高。    早期封装技术限制多散热问题影响高亮度设计发展   早期LED光源元件,封装材料主要应用炮弹型封装体,在高发光效率的蓝光LED初期使用相当常见,而在智慧手机、行动电话产品薄型化设计需求推
[电源管理]
打造SK海力士全球海外最大封装测试基地的重庆项目9月投产
据重庆晨报报道,SK海力士半导体(重庆)有限公司对外协力总监姜真守透露,SK海力士重庆芯片封装项目(即二期工程)设备搬入调试完成后,将在9月前后陆续投产。 姜真守表示,目前,封装和测试均在一期工程内完成,二期工程建成后,一期工程将专注测试、二期工程则专注封装。 据悉,SK海力士重庆项目二期项目完成后,一期工程和二期工程合并产能将是现有产能的2.5倍。年生产芯片将有望接近20亿只。届时,重庆公司芯片年产量将占到整个SK海力士闪存产品的40%以上,成为其全球海外最大的封装测试基地。 SK海力士封测二期项目累计投资12亿美元建设NAND Flash封装测试生产线,2013年5月10日,作为市级重点引进项目,重庆与韩国SK海力士半导体
[手机便携]
聚飞光电:聚焦LED,并着眼于半导体封装、膜材产业拓展
5月10日,聚飞光电董事长邢美在日前举办的2019年度网上业绩说明会中表示,公司暂不考虑往芯片领域发展。现阶段公司的发展战略是深耕LED行业,以背光LED和照明LED为依托,拓展显示LED、车用LED、Mini/Micro LED、IR LED、深紫外LED、LED照明灯条等新业务;在保证现有业务提高全球市场占有率的基础上,同时向半导体封装(分立器件封装)、膜材产业拓展,如功率器件、光器件、光学膜材等。 此外,聚飞光电董事会秘书于芳在活动中表示,随着经济的发展,LED产品的应用更加广泛,且制造环节向规模较大的头部厂商集中效应明显。本公司在背光LED领域的全球市场占有率处于领先地位,我们认为具有管理规范、产品优良、性价比高
[半导体设计/制造]
聚飞光电:聚焦LED,并着眼于半导体<font color='red'>封装</font>、膜材产业拓展
欧洲开发出50微米厚封装技术,可用于柔性显示器
欧洲研究组织IMEC与Ghent大学的Intec实验室开发出一种工艺,能够带来超薄的集成电路柔性(flexible)封装。 两家组织在欧盟支持的Shift(灵巧高集成度柔性技术)项目下合作。该项目启动于2004年1月1日,定于2008年12月31日结束。预计总预算为1150万欧元,折合美元约1400万,其中有585万欧元来自欧盟和瑞士政府。 IMEC表示,最终封装为50微米厚,可弯曲,可实现高集成电子系统的新型应用,其中多封装裸片能被集成在智能的柔性板或片材内。封装好的芯片能被用于柔性板、智能纺织品和柔性显示器。 该工艺采用薄20微米到30微米之间的硅裸片进行了演示。封装包含聚酰亚胺层和金属,总厚度可达50微米。
[焦点新闻]
小广播
最新半导体设计/制造文章
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 市场动态 半导体生产 材料技术 封装测试 工艺设备 光伏产业 平板显示 EDA与IP 电子制造 视频教程

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved