一种基于锁相环的时钟系统设计

发布者:科技创新实践者最新更新时间:2012-06-01 来源: 21IC 关键字:锁相环  时钟系统  压控振荡器 手机看文章 扫描二维码
随时随地手机看文章

图1:锁相环在时钟产生中应用。

锁相环广泛应用于时钟系统设计中,其中包括相位同步以及时钟倍频等应用。通常,当芯片工作频率高于一定频率时,就需要消除由于芯片内时钟驱动所引起的片内时钟与片外时钟间的相位差,嵌入在芯片内部的PLL可以消除这种时钟延时。此外,很多芯片控制链逻辑需要占空比为50%的时钟,因此需要一个2倍于此的时钟源,集成在芯片内部的PLL可以将外部时钟合成为此时钟源。

系统集成PLL可以从内部触发,比从外部触发更快且更准确,能有效地避免一些与信号完整性相关的问题。系统集成PLL的另一个显著特点是通过调节位于锁相环反馈回路中的时钟树缓冲区中的参数,锁相环能够产生相对于参考输入时钟频率不同倍率的内核时钟,这种调节能确保芯片和外部接口电路之间快速同步和有效的数据传输。

在高性能处理器时钟系统设计中,通常需要锁相环产生片上时钟。本文以一种200MHz的时钟系统设计为实例介绍一种基于锁相环的时钟系统设计,其中输入参考频率是25MHz,相位噪声为-100dBc/Hz@100kHz,压控振荡器增益为380MHz/V,工作电压为5V。仿真和测试结果表明该设计能满足系统要求。

环路结构

以锁相环为基础的时钟产生结构如图1所示:外部25MHz的参考时钟信号或总线时钟(BusCLK)先进入到一个接收缓冲器,在进入鉴频鉴相器(PFD)之前要经过一个分频器,分频系数为M1,得到图1中φi,然后与从分频器M6来的内部反馈信号Фo在PFD中比较,得到误差信号Фe,它将作为电荷泵以及滤波网络的输入,用以控制压控振荡器(VCO)。VSPACE=12 HSPACE=12 ALT="图2:鉴相器结构。">

VCO的输出先经过M3分频,再通过缓冲以后产生系统的主时钟PClk。同时,主时钟在进入分频器M6之前先通过H树形时钟分布网络,最后返回鉴相器,这样就形成了整个反馈回路。从平衡的角度来看, PFD的两个输入必须在频率和相位上保持一致,因此所得到的芯片内核时钟和输入的总线时钟的比值fpclk/fbus必须与M6/M1相等。通过改变M6以及M1的值,可以得到输入时钟频率的整数倍或者分数倍值。由于芯片要求时钟不能出现漂移,所以输出时钟占空比以及系统的相位调整能力必须对环境以及工艺参数变化不敏感。VCO的输出也可以切换到分频器M5上,得到的输出可作为二级高速缓存(L2)的时钟。同理,fvco=M3×fpclk =M5×fL2CLK,二级缓存的输出频率也可以通过调整M3以及M1来得到理想的值。

环路构成分析

整个环路中包括鉴相器、滤波器、压控振荡器、分频器、共模抑制和锁定检测等模块,以下介绍主要模块的结构:

1. 鉴相器

数字鉴频鉴相器产生的输出信号能够表达频率及相位相对超前或者滞后信息,然后送到电荷泵。复位信号到达以后,θi的每一个上升沿都触发“UP”信号,直到θo的一个上升沿到达,这样就结束UP的置位状态转入系统复位状态。同样,如果θo上升沿先于θi到达, “DOWN”被置位,直到θi的一个上升沿到达,继而转入复位状态。除非两个输入相位以及频率非常接近,即进入所谓的“鉴相死区”,一般脉冲的宽度正比于两个输入之间的相差大小。鉴相器结构如图2所示。

2. 压控振荡器

压控振荡器是锁相环中关键部件,在实际应用中有很多种结构,图3是一种常用的结构。其中D延迟单元是整个环路的关键部件,选择单元M负责选择不同的数据通道。

从图3中可以看出,整个压控振荡器是建立在一个带有内部延迟单元的环形振荡器基础上。与灌电流型以及电流调制型压控振荡器相比较,此类差分环形振荡器非常广泛地用在芯片时钟发生电路中,同时内嵌延时单元的压控振荡器有相对较低的VCO增益,所以非常适合于差分控制以及信号路径上电路的实现。实验表明,具有低增益内嵌延时单元的振荡器的“抖动”明显比高增益环小很多,因为在低增益结构中噪声很容易解耦。振荡器内嵌延迟环节的工作频率一般有一定限制,为确保环路单调性,一般上下限之比必须小于2:1,但也可以通过选择适当的分频器比例系数,或者在VCO的信号路径上增加编程能力来有效提高其工作频率范围。

压控振荡器的频率范围取决于路径上最长、最短延时,如图3所示,外围虚线框表示最大频率fh的路由,它历经3个延时单元D以及一个选择单元M,内虚线框表示最小频率fl的路由,它的路径包括6个延时单元D以及一个选择单元M,不同单元的选择同时会影响压控振荡器的增益以及环路中心频率。频率范围可以用多路开关来选择不同延时路径来单独确定,从而非常灵活地调节VCO的频率范围,远超于由VCO增益所决定的频率范围。[page]

图3 中的延迟单元及选择单元可以建立在PMOS型源耦合差分放大器基础上,该类型放大器带有NMOS型负载,它同时能实现压控摆幅调整,主要通过调整电压及改变有效负载线来实现。电流源的高阻态增加了对源耦合部件的电源噪声抑制,同时,N阱也有效地隔离了P型衬底上的大量噪声,增加系统噪音抑制性能。

仿真结果

使用Cadence中的SpectreRF对所设计电路进行仿真,利用0.6μm,3V/5V,双多晶(Double Poly)、双铝(Double Metal)CMOS工艺参数。VCO是锁相环中关键模块,对VCO做PSS以及PNoise分析,可得到其相位噪声图形,如图4所示,在100kHz处相位噪声近似为-110dBc/Hz。图5是VCO的增益曲线,增益约为380MHz/V,有较好的线性度。

设计总结

由于锁相环中包含模拟电路,噪声干扰也是设计中需要克服的问题。大型数字电路翻转所产生的电源噪声影响锁相环中模拟电路的工作,输出的时钟周期将会因为电源噪声或者其它干扰源(例如MOS管的热噪声)的影响而改变,通常把它称为输出“抖动”。时钟抖动将直接影响到集成电路最高的运行频率,因为它将减少可用的时钟周期。随着可用时钟周期减少,在关键路径上的数字电路在一个周期内得不到足够长的时间来处理数据,直接导致所谓 “关键路径错误”。此外,有大功率芯片干扰或者数模混合电路共衬底时,电源噪声的影响更加明显。

频率为fm的噪声源在输出端引起的频率偏差Δfout以及相位偏差Δθout可以表示为:

Δθout=Δfout/fm

高频噪声和低频噪声因产生机理不同而体现出来的性能也相差很大,所以在不同的应用场合对其采取的抑制方式也不一样。低频噪声一般包括电源纹波、电阻和晶体管随机热噪声、晶体管随机闪变噪声等。高频噪声主要是来自数字电路的高速翻转以及芯片控制部件的快速切换,在芯片时钟设计中,该类型噪声占主导地位。高频噪声因为其频率比较高,所产生的相位偏移Δθout比较小,一般高频噪声用周期性的“抖动”来描述。

经典的锁相环路中包含有模拟电路,因此对噪声非常敏感,对于片上集成的锁相环路一般采用以下措施来消除噪声:

1. 用电源和地线包围整个锁相环。地线圈能够使锁相环周围的衬底电位保持稳定,恒定的衬底电位能够抑制噪声,而输入输出单元以及其它逻辑电路引入的噪声大部分是通过衬底耦合引入的。

2. 将锁相环路的电源线与芯片其它系统的电源线分离。因为经常在逻辑电路部分或者接口电路部分出现瞬间大电流,导致主电源的电位不断变化。电源电压不断变化将影响锁相环噪声抑制功能,所以在设计锁相环路的电源以及地时,应该考虑将主电源部分与锁相环电源部分分离,并且都用单独的引脚给出。

3. 把锁相环路的输入引脚放置在锁相环路旁边,以免其受到电源波动以及其它干扰的影响。

关键字:锁相环  时钟系统  压控振荡器 引用地址:一种基于锁相环的时钟系统设计

上一篇:采用ROM监控器的调试技巧分析
下一篇:如何在开发嵌入式系统时做出明智的选择

推荐阅读最新更新时间:2024-03-16 13:00

MSP430之系统时钟
一、时钟源种类 LFXT1CLK低频时钟源——MSP430每一种器件都有 XT2CLK高频时钟源——存在于X13X、X14X、X15X、X16X、X43X、X44X等 DCOCLK数字控制RC振荡器 二、时钟源说明 ACLK辅助时钟:ACLK是LFXT1CLK(低频时钟源)信号经过1、2、4、8分频得到的。ACLK可由软件选为各个外围模块的时钟信号,一般用于低速外设。 MCLK系统主时钟:MCLK可由软件选择来自LFXT1CLK(低频时钟源)、XT2CLK(高频时钟源)、DCOCLK(数字控制RC振荡器)三者之一,然后经过1、2、4、8分频得到。MCLK主要用于CPU和系统。 SMCLK子系统时钟:可由软件选择来自L
[单片机]
MSP430之<font color='red'>系统</font><font color='red'>时钟</font>
DSP内嵌PLL中的CMOS压控环形振荡器设计
   1 引言   在现代高性能DSP芯片设计中,锁相环(PLL)被广泛用作片内时钟发生器,实现相位同步及时钟倍频。压控振荡器(VCO)作为PLL电路的关键模块,其性能将直接决定PLL的整体工作质量。目前,在CMOS工艺中实现的VCO主要有两大类:LC压控振荡器和环形压控振荡器。其中LC压控振荡器具有较低的相位噪声和较低的功耗,但需要采用片上集成电感,因而占用很大的芯片面积,且调谐范围较小。而CMOS环形振荡器有着频率调节范围大,芯片面积小,制造工艺简单等优点,且可以通过调整振荡器的级数,方便的获得不同相位的一系列时钟,因此在系统芯片(SOC)中有着更为广泛的应用。   本文提出了一种采用四级延迟单元的CMOS环形压控振荡器,
[嵌入式]
利用高集成度时钟系统芯片代替传统分离时钟设计
本文在讨论传统时钟设计面临的难点的基础上,引入了一种数模混合的高集成度的时钟系统芯片-Lattice ispClock Manager 5500系列。通过该芯片可以完成时钟的小数分频、倍频、移相、输入与输出多I/O标准的匹配与驱动、输出偏斜的灵活调整、时钟摆幅和上升斜率的调整、 JTAG在线系统编程等功能。 时钟是所有电子系统的心脏,其性能和稳定性直接决定着整个系统的性能。在数字系统中,一般推荐同步设计方案,时钟的沿驱动系统中的寄存器和其它相关器件。传统的数字时钟系统由晶振(OSC)、频率合成器(FS)或频率时序发生器(FTG)、时钟缓冲器等基本元器件构成,如图1所示。 图中晶振用于提供标准的时钟源。FS的工作原理
[单片机]
利用高集成度<font color='red'>时钟</font><font color='red'>系统</font>芯片代替传统分离<font color='red'>时钟</font>设计
低频压控振荡器
低频压控振荡器
[模拟电子]
低频<font color='red'>压控振荡器</font>
第14章 STM32F429的电源,复位和时钟系统
14.1 初学者重要提示 电源管理部分涉及到的各种低功耗方式会在后面章节中为大家讲解,当前阶段仅需了解低功耗属于电源管理部分即可。 14.2 电源 电源是系统稳定运行的根本,主要分为以下几个知识点,电源供电、供电监控、电源管理和低功耗。当前阶段主要了解电源供电和硬件上电时序。 14.2.1 电源供电 学习STM32F429的电源供电,往往被一堆电源标识Vdd,Vdda,Vcap,Vss等搞迷糊,这些标识整明白了,电源供电部分也就理解了,首先看下面的框图: 这些常用标识的解释如下: 对于电源供电部分了解了这些知识点就够用。 14.2.2 电源去耦电容的选择 每个电源对 (VDD/VSS, VDDA/VSSA ..
[单片机]
第14章 STM32F429的电源,复位和<font color='red'>时钟</font><font color='red'>系统</font>
GPS时钟系统输出及应用
GPS时钟系统是针对自动化系统中的计算机、控制装置等进行校时的高科技产品,GPS数字产品它从GPS卫星上获取标准的时间信号,将这些信息通过各种接口类型来传输给自动化系统中需要时间信息的设备(计算机、保护装置、故障录波器、事件顺序记录装置、安全自动装置、远动RTU),这样就可以达到整个系统的时间同步。   一、GPS时钟、输出及各种应用   1.1 GPS时钟   全球定位系统(Global Positioning System,GPS)由一组美国国防部在1978年开始陆续发射的卫星所组成,共有24颗卫星运行在6个地心轨道平面内,根据时间和地点,地球上可见的卫星数量一直在4颗至11颗之间变化。   GPS时钟是一种接受GPS
[模拟电子]
STM32F4_RCC系统时钟配置及描述
Ⅰ、概述 对于系统时钟应该都知道它的作用,就是驱动整个芯片工作的心脏,如果没有了它,就等于人没有了心跳。 对于使用开发板学习的朋友来说,RCC系统时钟这一块知识估计没怎么去配置过,原因在于开发板提供的晶振基本上都是官方标准的时钟频率,使用官方的标准库,这样系统时钟就是默认的配置,也就是默认的频率。但对于自己设计开发板,或者想要改变系统时钟频率(如:降低功耗就需要降频)的朋友来说,配置系统时钟就有必要了。 关于时钟这一块对定时器(TIM、RTC、WDG等)相关的外设也比较重要,因为要求精准,就需要时钟频率精准。 该文将描述关于系统时钟配置及注意的相关事项,更多详情内容,请往下看。 本着免费分享的原则,方便大家手机学习知识,定期在
[单片机]
STM32F4_RCC<font color='red'>系统</font><font color='red'>时钟</font>配置及描述
基于ADF4106的锁相环频率合成器
介绍了锁相环路的基本原理,分析了集成锁相环芯片ADF4106的工作特性,给出了集成锁相环芯片ADF4106的一个应用实例,为高频频率合成器的设计提供了很好的思路。 关键词:ADF4106,锁相环,频率合成器,环路滤波器? 1 引言 在无线通信领域中,高性能频率源是通信设备、雷达、电子侦察和对抗设备、精密测量仪器的核心部件。现代通信系统对频率源的精度、分辨率、转换时间及频谱纯度等提出了越来越高的要求,性能卓越的频率源均通过频率合成技术来实现。本文所讨论的锁相环频率合成技术是基于锁相环路的同步原理,由一个高准确度、高稳定度的参考晶体振荡器,综合出大量离散频率的一种技术。锁相环频率合成器是一种相位锁定装置,是一种频率稳定度
[工业控制]
基于ADF4106的<font color='red'>锁相环</font>频率合成器
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
设计资源 培训 开发板 精华推荐

最新单片机文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved