单片机与一个PCI设备间通信的情况解析方案

发布者:大橙子5511最新更新时间:2018-03-01 来源: eefocus关键字:单片机  PCI设备  通信 手机看文章 扫描二维码
随时随地手机看文章

    1 PCI接口设计原理

    1.1 PCI总线协议简介

    这里只讨论PCI总线2.0协议,其它协议仅仅是在2.0的基础上作了一些扩展,仅就单片机与PCI设备间的通信来说,意义不大。PCI总线是高性能局部总线,工作频率0~33MHz,可同时支持多组外围设备。在这里,我们只关心单片机与一个PCI设备间通信的情况,而且是以单片机与CPLD一方作为主控方,另一方作为PCI从设备。这样做的目的是为了简化问题,降低系统造价。


    PCI总线上信号线虽多,但并不是每个信号都要用到。实际上PCI设备也并不会支持所有的信号线,比如错误报告信号PERR与SERR在网卡中就不支持。我们可以针对具体的应用选择支持其中部分信号线,还有一些信号线可以直接连电源或接地。下面简单介绍一下常用信号线的功能。

    AD[31~0]:地址数据多路复用信号。在FRAME有效的第一个周期为地址,在IRDY与TRDY同时有效的时候为数据。

    C/BE[3~0]:总线命令与字节使能控制信号。在地址其中传输的是总线命令;在数据期内是字节使能控制信号,表示AD[31~0]中那些字节是有效数据。表1是总线命令编码的说明。

    PCI总线上所有的数据传输基本上都由以下三条信号线控制。

    FRAME:帧周期信号。由主设备驱动,表示一次访问的开始和持续时间,FRAME有效时(0为有效,下同),表示数据传输进行中,失效后,为数据传输最后一个周期。

    IRD:主设备准备好信号。由主设备驱动,表示主设备已经准备好进行数据传输。

    TRDY:从设备准备好信号。由从主设备驱动,表示从设备已经准备好进行数据传输。当IRDY与TRDY同时有效时,数据传输才会真正发生。

    另外,还有IDSEL信号用来在配置空间读写期间作为片选信号。对于只有一个PCI从设备的情况,它总可以接高电平。IDSEL信号由从设备驱动,表示该设备已成为当前访问的从设备,可以不理会。

    在PCI总线上进行读写操作时,PCI总线上的各种信号除了RST、IRQ、IRQC、IRQ之外,只有时钟的下降沿信号会发生变化,而在时钟上升沿信号必须保持稳定。

    1.2 CPLD设计规划

    出于对单片机和CPLD处理能力和系统成本的考虑,下面的规划不支持PCI总线的线性突传输等需要连续几个数据周期的读写方式,而仅支持一个址周期加一个数据周期的读写方式。对于大部分应用而言,这种方式已经足够了。 在CPLD内设有13个8位寄存器用来保存进行一次PCI总线读写时所需要的数据,其中pci_address0~pci_address3是读写时的地址数据;pcidatas0~pci_datas3是要往PCI设备写的数据;pci_cbe[3~0]保存[NextPage]本文相关DataSheet:MAX7000 EPM7128地址周期时的总线命令,PCI_cbe[7~4]保存数据周期时的字节使能命令;pci_data0~pci_data3保存从PCI设备返回的数据;pci_request是PCI总线读写操作状态寄存器,用于向单片机返回一些信息。当单片机往pci_cbe寄存器写入一个字节的时候,会复位CPLD中的状态机,触发CPLD进行PCI总线的读写操作;单片机则通过查询pci_request寄存器得知读写操作完成,再从pci_data寄存器读出PCI设备返回的数据。

    CPLD中状态机的状态转移图如图3所示。每一个状态对应FRAME与IRD信号的一种输出,而其它输入输出信号线可由这两个信号线和pci_cbe的值及TRDY的状态决定。当FRAME为有效时,AD[31~0]由pci_address驱动,而C/BE[3~0]由pci_cbe低4位驱动;当IRDY有效时,C/BE[3~0]视总线命令,要么由pci_cbe高4位驱动,要么设为高阻态,而AD[31~0]在pci_cbe[0]为“0”时,(PCI读命令)设为高阻态,而在pci_cbe[0]为“1”时(PCI读命令)由pci_datas驱动。另外一方面,一旦TRDY信号线变为低电平,AD[31~0]线上的数据被送入pci_data寄存器,而C/BE[3~0]线上的数据被送入pci_request寄存器的低4位。

    考虑到在不正常情况下,PCI设备不会对PCI总线作出响应,即TRDY不会有效,为了不使状态机陷入状态S2的僵持局面,另外增设了一个移位计数器mycounter。当IRD信号有效时,计数器开始计数。计数溢出之后,不论PCI总线操作是否完成,状态机都会从状态S2转移到状态S3,即结束PCI总线操作。当TRDY有效时,会立即置位mycounter.cout。

    PCI总线操作是否正确完成,可查询pci_request的最高位是否为“1”,而IRDY与FRAME的值可分别查询pci_request的第4位和第5位。这两位反映了PCI总线操作所处的状态,两位都为“1”时可以认为PCI总线操作已经完成。在实践中,如果单片机的速度不是足够快的话,可以认为PCI总线操作总是即时完成的。这几位的实现可参考源程序。

    2 PCI设计接口实现

    2.1 CPLD ABEL HDL程序设计

    我们针对8位单片机控制PCI以太网卡进行了程序设计,CPLD器件选用ALTERA的MAX7000系列。针对以太网卡的特点在逻辑上进行了再次简化,最张程序将适配进EPM7128芯片中,并在实践中检验通过。

    以太网卡仅支持对配置空间和I/O空间的读写操作,而且这两个空间的地址都可以设置在0xFF以内,所以可以只用一个pci_address0寄存器,其它地址都直接设为“0”;如果再限制,每次只往网卡写入一个字节数据,则可以只用一个pci_datas0寄存器,其它数值在具体操作时设成与pci_datas0寄存器的一样即可。

    以下是ABEL HDL主要源码。其中16dmux是4~16位译码器,用于地址译码,选通CPLD内的寄存器;8dffe是8位的DFFE;abelcounter是8位移位计数器;mylatch8与mylatch1分别为8位与1位锁存器,而mylatchc是带清零1位锁存器;其它以“my”开始的变量都是三态缓冲器,以“out”开始的变量是三态节点,以“e”开始的变量是普通节点。这此在程序中不再声明。

    SUBDESIGN abelPCI

    (

    P2[7..3] : INPUT;

    READ0 : INPUT

    WRITE0 : INPUT;

    P0[7..0] : BIDIR


    CLK : INPUT;

    TRDY0 : INPUT;

    AD[31..] : BIDIR;

    CBE[3..0] : BIDIR;

    IRDY0 : OUTPUT;

    FRAME0 : OUTPUT;

    )

    VARIABLE

    decoder : 16dmux;

    mycounter : abelcounter;

    pci_c[NextPage]本文相关DataSheet:MAX7000 EPM7128

    be : 8DFFE;

    PCI_address0 : 8DFFE;

    pci_datas0 : 8DFFE;

    pci_request[6..0] : mylatch1;

    pci_request7 : mylatchc;

    pci_data0 : mylatch8;

    pci_data1 : mylatch8;

    pci_data2 : mylatch8;

    pci_data3 : mylatch8;

    ss : MACHINE OF BITS (FRAME0,IRDY0)

    WITH STATES(s0 = B"11",

    s1=B"01");

    s2=B"10";

    S3=B"11");

    BEGIN

    decoder.(d,c,b,a)=P2[6..3];

    enareg[]=decoder.q[];

    PCI_che.ena=enareg[0]&p2[7];

    pci_cbe.d[]=p0[];

    pci_cbe.clk=!WRITE0;

    pci_address0.ena=enareg[1]&p2[7]l

    pci_address0.d[]=P0[];

    pci_datas0.ena=enareg[9]&P2[7];

    pci_datas0.d[]=P0[];

    pci_datas0.clk=!WRITE0;

    pci_data0.gate=!TRDY0;

    pci_data0.data[]=AD[7..0];

    pci_data1.gate=!TRDY0;

    pci_data1.data[]=AD[15..8];

    pci_data2.gate=!TRDY0;

    pci_data2.data[]=AD[23..16];

    pci_data3.gate=!TRDY0;

    pci_data3.data[]=AD[31..24];

    pci_request[3..0].gate=!TRDY0;

    pci_request7.gate=!TRDY0;

    pci_request7.aclr=P2[7]&!WRITE0;

    pci_request[3..0].data=CBE[];

    pci_request[4].data=IRDY0;

    pci_request[5].data=FRAME0;

    pci_request[6].data=VCC;

    pci_request7.data=Vcc;

    eread=P2[7]&!READ0 & WRITE0;

    my_P0_data0[].in=pci_data0.q[];

    my_P0_data0[].oe=enareg[5]&eread;

    my_P0_data1[].in=pci_data1.q[];

    my_P0_data1[].oe=enareg[6]&eread;

    my_P0_data2[].in=pci_data2.q[];

    my_P0_data2[].oe=enareg[7]&eread;

    my_P0_data3[].in=pci_data3.q[];

    my_P0_data3[].oe=enareg[8]&eread;

    my_P0_request[6..0].in=pci_request[6..0].q;

    my_P0_request[7].in=pci_request7.q;

    my_P0_request[].oe=enareg[13]&eread;

    out_P0[]=my_P0_data0[];

    out_P0[]=my_P0_data1[];

    out_P0[]=my_P0_data2[];

    out_P0[]=my_P0_data3[];

    out_P0[]=my_P0_request[];

    P0[]=out_P0[];

    enclr=enareg[0]&P2[7]&!WRITE0;

    mycounter.cLOCk=CLK;

    mycounter.cnt_en=!IRDY0;

    mycounter.aclr=!FRAME0;

    mycounter.sset=!TRDY0;

    ss.clk=!CLK;

    ss.reset=enclr;

    ss.ena=Vcc;

    CASE ss IS

    WHEN s0 => ss="s1";

    WHEN s1 => ss="s2";

    WHEN s2 => IF mycounter.cout THEN ss =s3;ELSE ss="s2";

    END IF;

    WHENf s3 => ss="s3";

    END CASE;

    my_AD_address[7..0].in=in=pci_[NextPage]本文相关DataSheet:MAX7000 EPM7128

    address0;

    my_AD_address[31..8].in=GND;

    my_AD_address[31..0].oe=!FRAME0;

    my_CBE_c[].in=PCI_cbe.d[3..0];

    my_CBE_c[].oe=!FRAME0;

    my_AD_data[31..0].in=pci_datas0.q[8..1];

    my_AD_data[31..0].oe=pci_cbe_[0]&FRAME0;

    my_CBE_be[].in=pci_cbe.d[7..4];

    my_CBE_be[].oe=FRAME0;

    out_AD[]=my_AD_address[];

    out_AD[]=my_AD_data[];

    AD[]=out_AD[];

    out_CBE[]=my_CBE_c[];

    out_CBE[]=my_CBE_be[];

    CBE[]=out_CBE[];

    END;

    2.2 单片机PCI读写C语言程序设计

    &nb

    sp; 在CPLD在帮助下,单片机读写PCI设备就变得相当简单。首先,将pci_cbe等寄存器都声明为外部存储器变量,并根据CPLD的设计指定地址。然后,传递适当的参数给以下两个读写子函数,即可完成对PCI设备配置空间、I/O空间、存储器空间的读写操作。从PCI设备的返回数据存放在全局变量savEDAta中。




    实际上在写PCI设备时,也可以从pci_data中得到返回数据。这个数据必须等于往PCI设备写的数据,原因参见ABEL HDL设计部分。利用这一点可以进行差错检验和故障判断,视具体应用而定。

    bdate unigned char request;

    sbit IRDY0=request^4;

    sbit FRAME0=request^5;

    sbit VALID="request"^7;

    void readpci(unsigned char addr,unsigned char cbe){

    pci_address0=addr;

    pci_cbe=cbe;

    request=pci_request;

    while(!IRDY0 & FRAME0)) request="pci"_request;

    savedata0=pci_data0;

    savedata1=pci_data1;

    savedata2=pci_data2;

    savedata3=pci_data3;

    if(!VALID)printf("Data read is invalid! ");

    }

    void writepci(uchar addr,uchar value0,uchar cbe){

    data uchar temp;

    pci_address0=addr;

    pci_datas0=value0;

    pci_cbe=cbe;

    request=pci_request;

    while(!(IRDY0 & FRAME0)) request="pci"_request;

    if(!VALID)printf("Data write is invalid!");

    }[NextPage]本文相关DataSheet:MAX7000 EPM7128

    地址周期时的总线命令,PCI_cbe[7~4]保存数据周期时的字节使能命令;pci_data0~pci_data3保存从PCI设备返回的数据;pci_request是PCI总线读写操作状态寄存器,用于向单片机返回一些信息。当单片机往pci_cbe寄存器写入一个字节的时候,会复位CPLD中的状态机,触发CPLD进行PCI总线的读写操作;单片机则通过查询pci_request寄存器得知读写操作完成,再从pci_data寄存器读出PCI设备返回的数据。

    CPLD中状态机的状态转移图如图3所示。每一个状态对应FRAME与IRD信号的一种输出,而其它输入输出信号线可由这两个信号线和pci_cbe的值及TRDY的状态决定。当FRAME为有效时,AD[31~0]由pci_address驱动,而C/BE[3~0]由pci_cbe低4位驱动;当IRDY有效时,C/BE[3~0]视总线命令,要么由pci_cbe高4位驱动,要么设为高阻态,而AD[31~0]在pci_cbe[0]为“0”时,(PCI读命令)设为高阻态,而在pci_cbe[0]为“1”时(PCI读命令)由pci_datas驱动。另外一方面,一旦TRDY信号线变为低电平,AD[31~0]线上的数据被送入pci_data寄存器,而C/BE[3~0]线上的数据被送入pci_request寄存器的低4位。

    考虑到在不正常情况下,PCI设备不会对PCI总线作出响应,即TRDY不会有效,为了不使状态机陷入状态S2的僵持局面,另外增设了一个移位计数器mycounter。当IRD信号有效时,计数器开始计数。计数溢出之后,不论PCI总线操作是否完成,状态机都会从状态S2转移到状态S3,即结束PCI总线操作。当TRDY有效时,会立即置位mycounter.cout。

    PCI总线操作是否正确完成,可查询pci_request的最高位是否为“1”,而IRDY与FRAME的值可分别查询pci_request的第4位和第5位。这两位反映了PCI总线操作所处的状态,两位都为“1”时可以认为PCI总线操作已经完成。在实践中,如果单片机的速度不是足够快的话,可以认为PCI总线操作总是即时完成的。这几位的实现可参考源程序。

    2 PCI设计接口实现

    2.1 CPLD ABEL HDL程序设计

    我们针对8位单片机控制PCI以太网卡进行了程序设计,CPLD器件选用ALTERA的MAX7000系列。针对以太网卡的特点在逻辑上进行了再次简化,最张程序将适配进EPM7128芯片中,并在实践中检验通过。


    以太网卡仅支持对配置空间和I/O空间的读写操作,而且这两个空间的地址都可以设置在0xFF以内,所以可以只用一个pci_address0寄存器,其它地址都直接设为“0”;如果再限制,每次只往网卡写入一个字节数据,则可以只用一个pci_datas0寄存器,其它数值在具体操作时设成与pci_datas0寄存器的一样即可。

    以下是ABEL HDL主要源码。其中16dmux是4~16位译码器,用于地址译码,选通CPLD内的寄存器;8dffe是8位的DFFE;abelcounter是8位移位计数器;mylatch8与mylatch1分别为8位与1位锁存器,而mylatchc是带清零1位锁存器;其它以“my”开始的变量都是三态缓冲器,以“out”开始的变量是三态节点,以“e”开始的变量是普通节点。这此在程序中不再声明。

    SUBDESIGN abelpci

    (

    P2[7..3] : INPUT;

    READ0 : INPUT

    WRITE0 : INPUT;

    P0[7..0] : BIDIR;

    CLK : INPUT;

    TRDY0 : INPUT;

    AD[31..] : BIDIR;

    CBE[3..0] : BIDIR;

    IRDY0 : OUTPUT;

    FRAME0 : OUTPUT;

    )

    VARIABLE

    decoder : 16dmux;

    mycounter : abelcounter;

    pci_c


关键字:单片机  PCI设备  通信 引用地址:单片机与一个PCI设备间通信的情况解析方案

上一篇:PC与外部硬件电路的通信接口设计
下一篇:单片机与PC 机的通信原理及电路的设计研究

推荐阅读最新更新时间:2024-03-16 15:56

从零开始51单片机学习教程——连载1 目录
新的学年开始了,有不少学校是这学期开始的单片机课程,所以在这里,EEWORLD小编为各位学生策划了一套完整的单片机教程,从基础讲起。在这份课程中,初学者可以学习单片机的原理,指令,寄存器,以及接口等,并且也包括设计实例。 1课:单片机简叙 2课:单片机引脚介绍 3课:单片机存储器结构 4课:第一个单片机小程序 5课:单片机延时程序分析 6课:单片机并行口结构 7课:单片机的特殊功能寄存器 8课:单片机寻址方式与指令系统 9课:单片机数据传递类指令 10课:单片机数据传送类指令 11课:单片机算术运算指令 12课:单片机逻辑运算类指令 13课:单片机逻辑与或异或指令祥解 14课:单片机条件转移指令
[单片机]
从零开始51<font color='red'>单片机</font>学习教程——连载1 目录
单片机c语言编程实例
1 51单片机C语言编程实例 基础知识:51单片机编程基础 单片机的外部结构: 1. DIP40双列直插; 2. P0,P1,P2,P3四个8位准双向I/O引脚;(作为I/O输入时,要先输出高电平) 3. 电源VCC(PIN40)和地线GND(PIN20); 4. 高电平复位RESET(PIN9);(10uF电容接VCC与RESET,即可实现上电复位) 5. 内置振荡电路,外部只要接晶体至X1(PIN18)和X0(PIN19);(频率为主频的12倍) 6. 程序配置EA(PIN31)接高电平VCC;(运行单片机内部ROM中的程序) 7. P3支持第二功能:RXD、TXD、INT0、INT1、T0、T1 单片机内部I
[单片机]
51单片机学习——5--独立按键
原理 按键介绍 轻触开关是一种电子开关,使用时,轻轻按开关按钮就可使开关接通,当松开手时,开关断开。我们使用的开关如下图: 独立按键原理 按键在闭合和断开时,触点会存在抖动现象。 硬件消抖电路 软件消抖 我们可以利用延时函数 代码实现 通过独立键盘K1,K2,K3,K4来控制左边四个led灯的亮灭 #include reg52.h typedef unsigned char u8; typedef unsigned int u16; sbit K1=P3^1;//第一个按键 sbit K2=P3^0;//第二个按键 sbit K3=P3^2;//第三个按键 sbit K4=P3^3;//第四个按
[单片机]
51<font color='red'>单片机</font>学习——5--独立按键
51单片机学习笔记———13.1DS1302实时时钟原理部分
DS1302实时时钟 芯片原理图: 引脚图: 需要注意的是,VCC1跟VCC2都外接了电容,只是容量不一样,同常备用电源VCC2的电容值是VCC1电容值的100倍,这也不难理解,如果断电,VCC2将能够提供较长一段时间的电力。 VCC1(主电源)-----------过滤滤波作用 VCC2(备用电源)--------断电时放电提供电力 X1与X2引脚接上晶振以获取实时时间 各种不同的引脚有着不一样的作用,我们在这里只介绍了一些特殊引脚,如有所需,请自行查阅官方数据手册。 DS1302内部有8个寄存器,分别掌管着秒,分,时,天,星期,月,年还有一个写入保护。 我们将依次介绍,首先看原理图: 寄存器0: “B
[单片机]
51<font color='red'>单片机</font>学习笔记———13.1DS1302实时时钟原理部分
局用通信设备中开关电源动态性能的改善方法
   0 引言   开关稳压电源的优点及其拥有的广泛用途是众所周知的,具性能直接影响着用电仪器、装置及系统的运行性能及安全性。大功率开关电源的应用特点是其输出端并接的负载数量多。对开关电源而言,各负载的投运、撤运具有一定的“随机性”,即负载扰动范围大,而这种扰动直接引起系统参数的摄动使输出电压值动态变化大、恢复时间长,不仅影响稳压性能,严重时将危及通信设备的正常运行,尤其在轻载时将产生稳定性问题。目前,针对上述问题的开关电源设计中含有较强的实验整定性,但对负载频繁扰动的影响尚无系统化的解决方案。本文主要针对上述问题展开研究,期望提出一种易于实施的工程设计方法,以简化、缩短开关电源的设计及调试过程,并使之具有良好的动、静态性能,以提
[电源管理]
51单片机学习笔记———3.LED点亮的几种不同方式(数组形式)及其按键检测,延时消抖
四个小灯循环闪烁程序(未优化版本): /* * @Author: 王云龙 * @Date: 2020-02-23 12:48:51 * @Last Modified by: 王云龙 * @Last Modified time: 2020-02-23 12:48:51 */ #include #define LED P0; void delay(unsigned int n);//n的取值范围是0~65535 void main()//四个小灯循环闪烁 { while(1) { LED = 0xEF;//二进制:11101111 delay(1000); LED = 0xDF;//二进制
[单片机]
瑞萨电子解读IIoT市场:边缘处理、连接、模拟及电源
不久前,在瑞萨电子北京技术交流日上,瑞萨电子中国总裁赖长青、瑞萨电子中国物联网及基础设施事业本部应用技术部高级经理詹仁雄及瑞萨电子中国系统及方案市场部部长王均峰针对瑞萨的全球化,与Dialog合并的成功产品组合,真对中国市场的工业、基础设施与物联网业务等进行了详细解读。 日前,瑞萨电子执行副总裁、基础设施及物联网总经理Sailesh Chittipeddi则详细解读了以工业自动化和电机控制为代表的工业和物联网(IIoT)的全球策略。 Chittipeddi强调,虽然IIoT市场是极富多元化的市场,但有几个重要趋势是共性的,具体包括了智能工厂的迁移升级、可持续发展的双碳策略以及无刷直流电机等新技术的应用。 业绩增长显著
[工业控制]
瑞萨电子解读IIoT市场:边缘处理、连接、模拟及电源
RS485通信问题,能收不能发,485芯片坏的确认过程
一、问题分析 1、启动串口调试助手 问题 485转SSI设备支持485接口和MOUDBUS RTU规约,正常情况下,主机(PLC、计算机)和从机(485转SSI设备)之间是主从模式工作,即:主机发送命令,从机响应并反馈。遇到的问题是: 485转SSI设备正常工作一段时间后,突然就不工作了,也就是说:主机收不到从机反馈。 搭建测试环境,调试时使用: 笔记本电脑+串口调试助手+USB转485接口 485转SSI设备 MCU调试工具 搭建测试环境 二、问题分析 1、启动串口调试助手 点击“发送”,数据接收区没有接收到数据 问题是按下“发送”,数据接收区没有接受到数据。 正常是点击“发送”,数据接收区就会显示反馈的数据
[嵌入式]
RS485<font color='red'>通信</font>问题,能收不能发,485芯片坏的确认过程
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
设计资源 培训 开发板 精华推荐

最新单片机文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved