高速数模转换器TQ6124的原理与应用

最新更新时间:2009-09-17来源: 国外电子元器件关键字:高速数模转换器  电压基准  TQ6124 手机看文章 扫描二维码
随时随地手机看文章

  1引言

  TQ6124是一种高速高精度的数模转换器芯片。它具有14位数据位并采用分段结构将数据位分成最高4位、中间3位和最低7位。TQ6124可对各段的数据采用不同的数模转换方法,其内部集成有高精度的电流源和高精度电阻,以保证数模转换的精度。TQ6124转换速度可达到1GSa/s。该芯片设计灵活,使用方便,只需增加一、二块集成电路和少量的外围电路,即可构成一个完整且性能很高的数模转换器。

  2 TQ6124的结构特点及引脚功能

  2 .1 TQ6124的结构

  TQ6124主要由锁存器、编码器、延时器、电流源、电流开关阵列、R~2R电阻网络等电路组成。图1所示是其内部结构框图。TQ6124的主要特点如下:

  ●数模转换速率高达1GSa/s;

  ●具有14位数据位; 

  ●具有1G的模拟信号带宽;

  ●输出可直接作为射频的前端; 

  ●时钟和数字数据为ECL电平;   

  ●采用44脚QFP封装。 

TQ6124内部结构框图

  2.2 TQ6124的引脚说明

  图2为TQ6124的引脚排列图,各引脚的功能说明如下(括号中的数字为引脚号):

  •   Vss(1、11、12、33、34、44):数字电源输入端,通常接-5V。电源滤波的旁路电容应尽可能靠近电源脚,并直接连接到地;
  •   VAA(21、23、24):-12V模拟电源输入端; 
  •   DGND(6、7、8、28、29、37、40):数字地; 
  •   AGND(13、15、18、19):模拟地;
  •   D13~D0:数字信号输入端,其中D13为数据最高位,D0为数据最低位;
  •   CLK、NCLK(9、10):差分时钟输入端;
  •   NV0、V0(16、17):模拟信号输出端,为差分信号;
  •   IREF(14):参考电流输入端,直接连接到模拟地,是开关阵列的虚拟电流源;
  •   VSNS(20):判断电压输出端,芯片正常工作时有输出,且Vsns=VREF;
  •   VREF(21):电压基准输入端,一般设计为-9V,当VREF=-9V时,输出的模拟信号峰-峰值为1V;
  •   Midtrim(25):调整中间数据位的电压输入端,以调整波形,可选;
  •   Lsbtrim(26):调整低位数据位的电压输入端,以调整波形,可选;
  •   ECLref(27):可选的ECL电平参考电压输入端,当数字数据和时钟为ECL电平时,该脚悬空,芯片内部可产生-1.34V的电压。

TQ6124的引脚排列图

  3 TQ6124的外围电路设计

  TQ6124使用灵活方便,只需一块电压基准芯片和一块运算放大器及少量的外围电路即可(如图3所示)。这两块集成电路的主要用途是为数模转换芯片提供参考电压。在数模转换器中,参考电压的精度、稳定性和抖动对所产生的模拟信号的精度、稳定性和抖动有很大的影响。特别是该芯片具有的14位的数据位对参考电压的性能更加敏感。AD586为AD公司生产的电压基准芯片,它性能好,误差峰-峰值只有4μV,可以满足TQ6124的14位精度的参考电压要求。该电压基准(AD586)的输出与芯片的反馈输出VSENSE通过运算放大器MC34071可构成负反馈电路,以将VREF稳定在-9V,因而可进一步减小外部电源细微变化对其所造成的影响,从而保证输出模拟信号的精度和稳定性。

参考电压产生电路

  4应用说明

  虽然TQ6124使用简单,对外部条件的要求也并不苛刻,而且调试方便。但在具体设计电路时,尤其是在印刷电路板的布局布线上,一定要注意遵循一定的设计规则,否则其干扰可能会很大,严重时会导致输出的模拟信号质量很差,且信噪比很低。因此,使用时应注意以下几个方面问题:

  (1)电源的去耦:一般在设计该电路时,模拟电源、数字电源、时钟电源都要采用0.01μF的电容来对各自的地进行旁路去耦。去耦电容应尽量靠近芯片电源的输入端,最好采用表面贴装元件以减小引线带来的干扰,且电容和芯片应在同一层面上,以减少寄生的电感和电容。

  (2)地的处理:模拟地、数字地和时钟地应分别连接,这样有助于消除数据和时钟间的干扰,并应使用具有完整而独立的地平面的多层电路板,以保证高速信号的完整性。各地平面之间的阻抗应尽可能小,两两之间的交流和直流压差应低于0.3V。模拟地、时钟地都应与数字地在电源输入端单点连接,通常可采用磁珠连接或直接连接,以避免各地之间的干扰。

  (3)高速信号的端接:在高速数字系统中,传输线上阻抗不匹配会引起信号反射。减小和消除反射的方法是根据传输线的特性阻抗在其发送端或接收端进行终端阻抗匹配,从而使源反射系数或负载反射系数接近于零。因此输入的高速ECL时钟和高速ECL数字信号在输入芯片前一定要进行端接,以减小反射。

  (4)散热处理:由于TQ6124芯片的功耗较大,因此在设计电路时一定要加上散热片,以保证芯片能够正常工作。

  (5)高速数字信号线和时钟线应尽量远离模拟信号线,数字信号线的周围应布数字地,同样模拟信号线周围应布模拟地,时钟周围布时钟地,以此来避免各信号间的干扰。

  (6)所有的信号线都应尽可能短,如果信号线太长,则线间的串扰就可能会较大。

  此外,在芯片的应用过程中,还需特别注意的 是:由于芯片锁存数据是在时钟的下降沿进行的,其时钟与数据的时序关系如图4所示,因此,为了保证数据的正确性,数据的变化最好在时钟上升沿完成,以确保芯片在采样数据时有足够的建立时间。

时钟与数据的时序关系

关键字:高速数模转换器  电压基准  TQ6124 编辑:金海 引用地址:高速数模转换器TQ6124的原理与应用

上一篇:带辅助DAC的双路Σ-Δ转换器的原理及应用
下一篇:高速12位模数转换器及其在图像采集中的应用

推荐阅读最新更新时间:2023-10-12 20:15

最大消耗380nA电流的电压基准源设计
1 引 言   随着各种便携式移动通信和计算产品的普及,对电池的需求大大加强,但是电池技术发展相对落后,降低电路的功耗成为IC设计关注的一个焦点;电路的功耗会全部转换成热能,过多的热量会产生焦耳热效应,加剧硅失效,导致可靠性下降,而快速散热的要求又会导致封装和制冷成本提高;同时功耗大将导致温度高,载流子速度饱和,IC速度无法再提升;并且功耗降低,散热减少,也能减少对环境的影响。因此,功耗已成为超大规模集成电路设计中除速度,面积之外需要考虑的第三维度。   传统的带隙 电压基准源 面积大、功耗大、不适应低功耗小面积的要求。本文立足于低功耗、小面积、利用工作于弱反型区晶体管的特点,对传统的带隙电压基准源做出改进,设计了一款最大
[电源管理]
最大消耗380nA电流的<font color='red'>电压基准</font>源设计
采用136 5.0V构成的5V低噪声缓冲电压基准电路
采用136 5.0V构成的5V低噪声缓冲电压基准电路 图总用CW136 5.0V构成的5V低噪声缓冲电压基准,若用CW136,2.5V,则可构成的2.5V低噪声缓冲电压基准。
[电源管理]
采用136 5.0V构成的5V低噪声缓冲<font color='red'>电压基准</font>电路
MAX8863 利用电压基准补偿热电偶冷端
热电偶是温度测量仪表中常用的测温元件,是由两种不同成分的导体两端接合成回路时,当两接合点 热电偶温度不同时,就会在回路内产生热电流。如果热电偶的工作端与参比端存有温差时,显示仪表将会指示出热电偶产生的热电势所对应的温度值。热电偶的热电动热将随着测量端温度升高而增长,它的大小只与热电偶材料和两端的温度有关,与热电极的长度、直径无关。各种热电偶的外形常因需要而极不相同,但是它们的基本结构却大致相同,通常由热电极、绝缘套保护管和接线盒等主要部分组成,通常和显示仪表,记录仪表和电子调节器配套使用。
[模拟电子]
MAX6126 超低噪声、高精度、低压差电压基准
MAX6126是一款超低噪声、高精度、低压差的电压基准。这一系列电压基准具有曲率校正电路和高稳定度、光刻薄膜电阻,具有3ppm/°C (最大值)的温度系数和±0.02% (最大值)出色的初始精度。专有的低噪声基准结构具有1.3µVP-P的低噪声摆幅和低至每平方根Hz 60nV的宽带噪声(2.048V输出),并且无需像其他低噪声基准源一样增大电源电流。在噪声抑制引脚外加一个0.1µF电容可以使宽带噪声进一步降至每平方根Hz 35nV,并可提高交流电源抑制能力。MAX6126串联模式基准源工作于2.7V至12.6V电源电压范围,灌入或输出电流高达10mA时输出电阻保证低于0.025Ω。这些器件可工作于-40°C至+125°C汽车级温度范
[电源管理]
MAX6126 超低噪声、高精度、低压差<font color='red'>电压基准</font>
精密电压基准
  数据转换系统的设计之所以是一个难题,原因之一是系统精度很大程度上依赖于内部或外部DC电压基准所建立的电压的精度。电压基准用来产生一个精确的输出电压,以此为数据转换系统设计满量输入。在模/数转换器(ADC)中,DC电压基准与模拟输入信号一起用于产生数字化的输出信号。在数/模转换器(DAC)中,DAC根据呈现在DAC输入端上的数字输入信号,从DC基准电压选择和产生模拟输出。在工作温度范围内的基准电压的任何误差将影响ADC/DAC的线性度和无寄生动态范围(SFDR)。实际上所有电压基准随时间或环境因数(如湿度,气压,温度)变化。因此,大多数CMOS ADC/DAC都具有只适用于≤12位分辨率应用的内部基准,尽管转换器可
[模拟电子]
Nexperia推出业界首款A-selection齐纳二极管 可提供更高精度电压基准
据外媒报道,半导体专家Nexperia宣布推出业界首款A-selection齐纳二极管系列(Zener diodes):BZT52H-A(SOD123F)和BZX384-A(SOD323)。与B(±2%)和C(±5%)版本相比,全新系列的容差仅为±1%,可提供更高精度的电压基准。为满足移动、便携式/可穿戴、汽车和工业应用不断增长的需求,并符合日益严苛的监管要求,这两个系列还可作为Q产品组合设备。 (图片来源:Nexperia) Nexperia产品经理Paula Stümer表示:“Nexperia的A-selection齐纳二极管系列覆盖从1.8 V到75 V的所有应用,同时提供具有最低容差的精确电压参考。如果向栅极-
[汽车电子]
Nexperia推出业界首款A-selection齐纳二极管 可提供更高精度<font color='red'>电压基准</font>
基于不同VTH值的新型CMOS电压基准
  基准电压源广泛应用于各种模拟集成电路、数/模混合信号集成电路和系统集成芯片(SoC)中,是集成电路的一个基本元件,其稳定性直接影响到整个系统的精度。然而,传统的高性能基准电路普遍采用带隙基准电路,与标准CMOS工艺不兼容。为了解决带隙基准电路与标准CMOS工艺不兼容问题,一些学者提出了一定的解决方法,例如:利用N阱的寄生二极管设计带隙基准,利用CMOS管的亚阈值区工作原理设计基准,利用载流子和阈值电压在不同温度下的特性设计基准等。但是他们的电源抑制比普遍偏低,且温度系数较大。   本文利用高电源抑制比电路设计的和式偏置电流源进一步提高了电源抑制比,并利用NMOS和PMOS管的两个阈值电压VTHN和VTHP具有相同方向但不同
[电源管理]
基于不同VTH值的新型CMOS<font color='red'>电压基准</font>
富鼎先进发布低压降线性稳压器APE8865
  富鼎先进(APEC)推出一款输出电源可低至1.0V,且可提供固定输出电压从1.5V~4.5V,具有+/-2%的精准度,电流可达300mA低压降线性稳压器APE8865。该款芯片压降为250mV(@300m A &Vo=2.8~4.5V),低噪音、高稳定之特性,可广泛应用于一般电子产品上。例如无线装置产品、XDSL路由器、DVD/CD-ROMs,CD/RWs、LCD modules、Card Readers等的电源管理上。   APE8865可承受最高达6.0V的工作电压且具有Enable pin。仅需1uF的电容即可使其达稳定。芯片内建能隙电压基准电路,比较误差放大电路及热保护和限流保护电路且具有快速的瞬态响应。而热保护
[手机便携]
小广播
最新模拟电子文章
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved