电压突变的影响--DV/DT

最新更新时间:2011-01-30来源: 互联网 手机看文章 扫描二维码
随时随地手机看文章

回顾“数字设计基础知识--频率与时间”文中式,数字信号主要的频率分量都位于它的转折频率以下。转折频率FKNEE与脉冲上升时间TR相关,而与传播延迟、时钟速率或转换频率无关:

信号传播的整个路径,包括器件封装、电路板布局以及连接器等,如果要它们正确地分发转换时间为TR的数字信号,其频率响应至少在FKNEE之前都应当是平坦的。如果FKNEE之前某个路径的频率响应不是平坦的,在路径端收到的信号则可能出现上升时间劣化、鼓包、过冲或振铃。

缩短上升时间将迫使FKNEE的值升高,使得信号传播的问题更加严重。这是过分缩短上升时间的首要缺点。

电路的DV/DT还可能影响其他邻近电路上的信号。这一串扰是由互容机制产生的。两个邻近的电路元件总是会有容性的相互作用。参考如下:

“两个电阻都接地,相应的容性耦合等于0.004,同时感性串扰是0.032。对一个工作在50欧阻抗级别的电路来说,这是一个典型的比率。对于高阻抗电路,涉及的DV/DT较大,DI/DT相对较小,得到的容性耦合相应地比较大。

在门电路的低输出阻抗的情况下,门电路直接驱动传输装置,感性耦合问题被扩大。在该情形中,总的感性耦合信号能量在远端终结,而不是如例1.4中一分为二。”

如上所提示,在数字系统中,由互容引起的串扰要远小于由感引起的串扰。

我们可以把电路最大的DV/DT与它的10~90%上升时间以及电压幅度△V联系起来:

编辑:神话 引用地址:电压突变的影响--DV/DT

上一篇:电流突变的影响--DL/DT
下一篇:低噪声系统的设计3个窍门

推荐阅读最新更新时间:2023-10-12 20:19

Vishay新款集成功率光敏可控硅性能达到600V/μs dv/dt
宾夕法尼亚、MALVERN — 2018 年 1 月30 日 — 日前,Vishay Intertechnology, Inc.(NYSE 股市代号:VSH)宣布,新推出电流达1A的集成式功率光敏可控硅---VO2223B,可直接驱动中功率的交流负载。Vishay Semiconductors VO2223B的dv/dt性能达到600V/μs,具有很高的稳定性和噪声隔离功能,可用于家用电器和工业设备。 今天发布的这颗器件包括一个光学耦合的光敏可控硅,性能强劲的集成式功率双向可控硅,采用小尺寸DIP封装。由于不需要使用外置功率双向可控硅,VO2223B能有效降低设计成本,节省电路板空间。加上高dv/dt,这些优点的作用更加突出,
[半导体设计/制造]
小广播
最新模拟电子文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved