MMR帮助UWB带通滤波器优化性能

最新更新时间:2011-10-13来源: 互联网关键字:MMR  UWB  带通  滤波器 手机看文章 扫描二维码
随时随地手机看文章
在3.1至10.6GHz超宽带(UWB)频率范围内的应用需要分数频率带宽较大的带通滤波器。美国联邦通信委员会(FCC)取消了中心频率为 6.85GHz、分数带宽(FBW)约为110%的UWB应用,从而为低功耗的商业UWB应用打开了3.1到10.6GHz的大门。

  由于矩形槽可以用来精确调谐谐振器频率,因此在具有矩形槽的多模谐振器(MMR)基础上实现的微带带通滤波器,可以达到反射损耗大于10dB、插入损耗小于 1.5dB、群延迟变化小于0.3ns的通带性能。据最初的报道,使用带阶跃阻抗结构的MMR时,会将前三个谐振模作为覆盖整个UWB频率范围的带通滤波器的一部分。

  描述了一种采用背孔式微带线MMR的UWB滤波器,这种滤波器具有较低的带内插入损耗,反射损耗为8dB。建议的滤波器设计使用MMR技术后,将带内反射损耗提高到了10dB,带内插入损耗则降低至2dB。带两个短的开路分支的小型滤波器设计,可实现超宽上截止频带性能。根据参考文献3中的描述,这种滤波器测得的低端3dB截止频率为3.4GHz,高端为10.3GHz。即使所有上述UWB滤波器在宽UWB通带上表现出了令人满意的性能水平,但对于UWB频率范围内的反射损耗和插入损耗性能水平的要求总是在不断提高,而这种性能的提高可以利用改进的MMR技术来实现。

  在改进的MMR UWB带通滤波器设计中,前三个谐振模经过构建可以用来实现在整个通带内都具有低反射损耗的5个传输极点。借助早期的MMR滤波器设计可以对当前设计作出修改,将前三个谐振模进行重新分配,使之靠近目标UWB通带的低端、中心和高端。

  与此同时,输入/输出平行耦合的孤立区的耦合程度,在目前的MMR设计中有了很大的提高,从而显著提升了通带性能,这从计算机辅助工程(CAE)仿真和对原型滤波器的测量结果可以看出。CAE仿真预测的所有参数(包括插损/反射损耗和群时延),都在包括UWB通带在内的宽频范围内得到了实验证实。

  建议的UWB滤波器由一个位于中心区域的不均匀MMR和分别位于左区与右区的两根相同耦合线组成。地线层上的背孔,不仅用于增强耦合线的耦合程度,而且用于实现MMR中从侧边到中心区域的特定阻抗比。众所周知,可以通过修改这三个区域的阻抗比或MMR的长度,来调整UWB通带内的频散特性。

  图 1显示了新的MMR微带带通滤波器的拓扑及其关键参数,单位是毫米。与参考文献1和2中的MMR设计相反,这种UWB带通滤波器使用的是平行耦合的双线结构。与传统平行耦合线相比,这种耦合结构有望增强输入/输出端口与MMR谐振器之间的耦合程度,从而增加UWB滤波器的S21幅度和通带宽度。此外,像图 1所示那样在MMR中开槽,将形成一种新的结构,并提供了用于精确调整UWB滤波器中三个谐振器的新途径。通过整合这些结构,就可以完成具有良好通带性能的UWB滤波器的设计和表征。

  

 

  图1:基于MMR的UWB带通滤波器的拓扑图。

MMR 中的凹槽用于轻度调整频散和改进带通性能。通过改变凹槽的长度、宽度和位置,UWB通带(3.1到10.6GHz)内的前三个谐振频率将得到重新分配,从而获得更好的滤波器性能。图2(c)显示了图2(a)和图2(b)分别在带凹槽和不带凹槽的情况下频散的变化。图中清楚地表明,通过在MMR中开槽,3.1-10.6GHz中的三个谐振频率得到了轻度调整。频-散的变化与参数L、W和d的关系分别见图3(a)、3(b)和图3(c),其中L是凹槽的长度,W是凹槽的宽度,d是凹槽和MMR中心部分之间的距离,参见图1。图3给出了在固定d=0.3mm、W=1.2mm以及L如图3(a)所示变化的弱耦合条件下仿真得到的S21幅度,在固定d=0.13mm、L=13.6mm以及W如图3(b)所示变化的弱耦合条件下仿真得到的S21幅度,和在固定 L=13.6mm、W=1.2mm以及d如图3(c)所示变化的弱耦合条件下仿真得到的S21幅度。

  

 

  图2:图(c)比较了采用(a)带凹槽和(b)不带凹槽的MMR设计时的频散变化。

  对比图3中的曲线我们可以明显地发现,参数W在调整三个谐振频率中发挥的作用要比L和d大。图3中的三种图形表明,MMR中的凹槽可以轻度调整频散并提高 UWB通带滤波器性能,虽然频散的变化没有参考文献4中那么大。值得我们注意的是,在MMR中应用凹槽这种方式对其它滤波器设计也有用。

  

 

  图 3:这些图给出了MMR滤波器(a)在固定d=0.3mm、W=1.2mm和改变L的弱耦合条件下仿真得到的S21幅度、(b)在固定d=0.13mm、 L=13.6mm和改变W的弱耦合条件下仿真得到的S21幅度、(c)在固定L=13.6mm、W=1.2mm和改变d的弱耦合条件下仿真得到的S21幅度。

  在对某些方面的轻度调整确定后,就可以开始对UWB MMR带通滤波器进行设计、仿真和测量。图4给出了所建议的UWB滤波器的顶部和底部视图。在设计中使用商用HFSS 11.0软件进行了仿真和优化。该UWB滤波器制造所用的基板的介电常数为2.2,厚度为0.787mm。滤波器性能采用安杰伦公司提供的型号为 N5230A的矢量网络分析仪(VNA)进行测量。

  

 

  图4:这两张图显示了基于MMR的UWB带通滤波器的顶部(a)和底部(b)。

图 5对预测和测量的S21(插损)和S11(反射损耗)幅度的频率响应以及群延迟进行了比较。预测的S参数证实,新设计的UWB滤波器在包括UWB通带在内的宽范围频率内(3.9-10.7 GHz)具有较高的反射损耗(≥11dB)和较低的插入损耗(<0.8dB=。测量结果也表明了良好的反射损耗(≥10dB)和较低的插入损耗(≥1.5dB),其中包括滤波器中使用的SMA连接器损耗。测量得到的群延迟在0.15ns和0.45nm之间变化,最大变化量是0.3ns,这些数据表明建议的UWB滤波器具有良好的线性度。在通过14GHz的上截止频带中的衰耗≥20dB。

  

 

  图5:这些图对UWB带通滤波器的(a)S21与S11以及(b)群时延的测量和仿真性能进行了比较。

  总之,我们成功地采用具有双平行耦合线和矩形槽的均匀MMR实现了UWB微带带通滤波器设计。通过正确调整矩形槽的长度(L)、宽度(W)和位置(d),可以重新分配三个谐振频率,从而使UWB滤波器取得更好的通带性能,包括<1.5dB的插入损耗和≥10dB的反射损耗,以及小于0.3ns的群延迟变化。测量得到的性能指标与仿真结果非常接近。

关键字:MMR  UWB  带通  滤波器 编辑:神话 引用地址:MMR帮助UWB带通滤波器优化性能

上一篇:+12V-12V5V电源仿真
下一篇:通信电源设备对杂音电压的控制要求

推荐阅读最新更新时间:2023-10-13 10:54

基于FPGA实现FIR滤波器的研究
摘要:针对在FPGA中实现FIR滤波器的关键--乘法运算的高效实现进行了研究,给了了将乘法化为查表的DA算法,并采用这一算法设计了FIR滤波器。通过FPGA仿零点验证,证明了这一方法是可行和高效的,其实现的滤波器的性能优于用DSP和传统方法实现FIR滤波器。最后介绍整数的CSD表示和还处于研究阶段的根据FPGA实现的要求改进的最优表示。 关键词:FPGA DA FIR滤波器 CSD 数字滤波器是语音与图像处理、模式识别、雷达信号处理、频谱分析等应用中的一种基本的处理部件,它能满足波器对幅度和相位特性的严格要求,避免模拟乙波器所无法克服的电压漂移、温度漂移和噪声等问题。有限冲激响应(FIR)滤波器能在设计任意幅频特性的同时保证严
[应用]
一种新型微带带通滤波器的应用设计
 1 引言   目前分裂谐振环SRR(Split Ring Resonators)和互补分裂谐振环CSRR(Complementary Split Ring Resonators)的潜在应用价值不断被挖掘。SRR可用于左手材料LHM(Left-Handed Material),LHM具有反向电导介电常数和渗透系数。这种反向介电常数通过互补的SRR(CSRR)来弥补。这样共振因素导致SRR应用的局限性,同时也促进CSRR发展。   研究证明,在以CSRR为基础的传输电路中增加沟道来建立平面LHM是可行的。这种平面LHM可用于设计微带带通滤波器。但当前大多数带通滤波器都是由LH单元或其改进的单元简单级联构成的。几乎所有的带
[工业控制]
一种新型微带带通<font color='red'>滤波器</font>的应用设计
根升余弦脉冲成形滤波器FPGA实现
摘要:提出了基于电路分割技术实现通信系统发送端根升余弦波形成形 滤波器 查表法的 FPGA 结构,节省了ROM单元,讨论了其ROM初始化时形波数据的组织方法,完成了该结构的VHDL实现,给出了该设计在Modelsim环境下的时序仿真结果。通过对仿真结果分析,表明所述的设计方法是可行的。该设计方案不随波形样本数目的增多而使电路系统变得更为复杂,它所实现的成形滤波器满足于高速成形的应用需求。 关键词:根升余弦;成形滤波器;查找表;FPGA 0 引言 数字通信系统中,基带信号的频谱一般较宽,因此传递前需对信号进行成形处理,以改善其频谱特性,使得在消除码间干扰与达到最佳检测接收的前提下,提高信道的频带利用率。目前
[嵌入式]
根升余弦脉冲成形<font color='red'>滤波器</font>FPGA实现
电源线路滤波器中的漏电流
1.标准中的要求   保护接地器在电气设备出现故障或发生短路时,保护用户不会受到危险接触电压的伤害。为确保此基本功能,保护接地线上的电流必须加以限制,这是为什么大多数产品安全标准中包含漏电流测量和限制条款的原因。办公室设备和信息技术设备的产品安全标准EN 60950-1进行了相关说明。   尽管都使用漏电流这个术语进行描述,但是标准在实际上对接触电流和保护导体电流进行了区分。接触电流是人在接触电气装置或设备时,流过人体的所有电流。另一方面,保护导体电流是在设备或装置正常运行时,流过保护接地导体的电流。此电流也称为漏电流。   所有电气设备的设计都必须避免产生危及用户的接触电流和保护导体电流。一般来说,接触电流不得超过3
[电源管理]
电源线路<font color='red'>滤波器</font>中的漏电流
基于FPGA的超声波信号处理研究
摘要:为了降低超声波流量检测过程中噪声对检测精度的影响,采用FPGA器件构建了FIR滤波器,并提出一种新颖的查表法替代滤波器中的乘法运算。试验结果表明,该滤波器设计方法显著降低了FPGA的片内硬件开销,提高了滤波器的运算速度,并具有良好的降噪效果。 关键词:超声波;信号;FPGA;FIR滤波器 0 引言 在超声流量检测过程中,由于环境噪声使得流量检测的精度收到了严重的影响。目前多采用软件滤波的方法,对采集回来的声波信号进行数字处理,以提高检测的精度。此类方法对硬件处理器的运算能力要求较高,而且会影响检测的实时性。随着微电子技术的不断进步,FPGA的容量和处理速度已有了飞跃性的提高。特别是在数字信号处理方面,其性能
[嵌入式]
基于FPGA的超声波信号处理研究
基于FPGA的FIR数字滤波器设计方案(一)
在Matlab/Simulink环境下,采用DSP Builder模块搭建FIR模型,根据FDATool工具对FIR滤波器进行了设计,然后进行系统级仿真和ModelSim功能仿真,其仿真结果表明其数字滤波器的滤波效果良好。通过SignalCompiler把模型转换成VHDL语言加入到FPGA的硬件设计中,从QuartusⅡ软件中的虚拟逻辑分析工具SignalTapⅡ中得到数字滤波器实时的结果波形图,结果符合预期。   0 引言   在信息信号处理过程中,数字滤波器是信号处理中使用最广泛的一种方法。通过滤波运算,将一组输入数据序列转变为另一组输出数据序列,从而实现时域或频域中信号属性的改变。常用的数字滤波器可分为有限脉冲
[模拟电子]
基于FPGA的FIR数字<font color='red'>滤波器</font>设计方案(一)
频谱分析仪的中频滤波器对频率分辨率的影响
频率分辨率指的是频谱分析仪能明确分离出两个输入正弦波的能力。 通常用分辨带宽RBW(Resolution Bandwidth)来表示中频滤波器的3dB带宽或6dB带宽。 相隔5kHz的两个信号,当我们选用10kHz的分辨带宽时,它们的迹线在顶部重迭,看起来像一个响应;当我们选用3kHz的分辨带宽时,就能清晰地彼此分开。 不同分辨带宽对等幅信号的分辨率的影响  在我们实际的测量中,我们经常会遇到的是幅度不等而又靠的比较近的信号,例如一些失真产物。 在这种情况下,幅度较小的信号往往被幅度大的信号的裙边所淹没。那么,怎样才能保证小信号不被大信号淹没呢?首先,中频滤波器必须做的足够窄,现在有的分析仪的
[测试测量]
BUCK-BOOST电路原理分析
Buck变换器 也称降压式变换器,是一种输出电压小于输入电压的单管不隔离直流变换器。 图中,Q为开关管,其驱动电压一般为PWM(Pulse、width、modulation脉宽调制)信号,信号周期为Ts,则信号频率为f=1/Ts,导通时间为Ton,关断时间为Toff,则周期Ts=Ton+Toff,占空比Dy=、Ton/Ts。 Boost变换器 也称升压式变换器,是一种输出电压高于输入电压的单管不隔离直流变换器。 开关管Q也为PWM控制方式,但最大占空比Dy必须限制,不允许在Dy=1的状态下工作。电感Lf在输入侧,称为升压电感。Boost变换器也有CCM和DCM两种工作方式。
[模拟电子]
BUCK-BOOST电路原理分析
小广播
最新电源管理文章
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关:

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved