高速数字隔离型串行ADC及应用

最新更新时间:2012-02-11来源: 互联网关键字:数字  隔离型  串行  ADC 手机看文章 扫描二维码
随时随地手机看文章

本文研究设计了一种基于高速隔离芯片的高速串行隔离型ADC。该数字隔离型ADC频带宽,延时小,稳定性高并且电路结构简单。利用FPGA作为控制器,很好地实现了模数转换和隔离传输。

  2.隔离模块基本工作原理

  2.1 工程背景介绍

  如图(1)所示为基于RC检测的跟踪控制原理框图。FPGA通过高速隔离芯片控制高速串行ADC,将电容电压实时地转换成数字量,通过隔离芯片把数字量读回到FPAG。通过这个高速隔离型ADC,即图(1)中虚线框中的部分,实时采样跟踪电压波形,根据特定的跟踪控制算法产生相应的SPWM控制信号驱动半桥主电路。假设逆变单元的开关频率为10KHz,最小占空比为10%,按照香农定理ADC采样频率至少为200KHz,在工程应用中一般留有7~10倍余量,所以高速ADC的采样频率应该在1MHz左右。MAX1072为10位单极型串行ADC,可以实现1.8MHz采样频率。可见MAX1072在采样频率和输出精度方面均满足跟踪控制的要求。同时,采用串行ADC控制引脚少,占用控制器I/O端口少,所需隔离芯片少,电路结构简单可靠性高。隔离芯片采用ISO721D,其传输带宽可达150MHz。

  2.2 高速数字隔离型ADC实现原理

  本论文主要研究高速隔离型ADC的实现方案,即图(1)中虚线框内的部分。此部分原理示意图如图(2)所示。图中由FPGA产生两路输出信号分别为Clk1和Sta1。Clk1经过隔离芯片输出信号Clk作为串行ADCMax1072的时钟信号其频率为24MHz。Sta1经过隔离芯片输出信号Sta作为ADC的启动控制信号其频率为1.5MHz。ADC的转换结果为Data信号,经隔离芯片输出Data1信号送回FPGA。

  

高速数字隔离型ADC实现原理

 

  各信号相位关系如图(3)所示。其中,信号A,B,C,Dclk依次为Clk,Sta,Data和FPGA内部移位寄存器的时钟信号,实现将每一位串行数据进行存储。信号B的下降沿启动ADC进行转换,t0~t1时间段内为ADC转换时间,第四个Clk上升沿输出数字量的最高位,经4nS后稳定。依次在每个时钟信号Clk的上升沿产生数字量的下一位,在每个Dclk的上升沿将串行数据锁存在移位寄存器中。在LSB之后还有两位无效位分别为S1和S0。启动信号延时3个Clk,再进行下一次启动。

  图(4)为利用FPGA实现的控制隔离型ADC的软核原理描述图。FPGA产生一路频率为24MHz的Clk,信号经过隔离芯片即为图(3)中的信号A,此信号直接输出作为Max1072的时钟信号。Clk1同时也作为启动信号的时钟信号。利用一个16进制计数器对Clk1进行计数产生信号Sta1经过隔离芯片即为图(3)中的信号B。Sta1高电平维持3个Clk1低电平维持13个Clk1。所以Sta1的工作频率为1.5MHz,占空比为12.5%。由Sta1信号的下降沿启动另外一个13进制计数器计数,产生信号经隔离芯片即为如图(3)中所示的信号Dclk。此信号作为移位寄存器的时钟信号,将10位串行数据依次移入寄存器。最后一个时钟信号启动锁存器将串行数据转换成为并行数据锁存在输出端供FPAG内部进行跟踪控制算法使用。

  

3.实验结果

  如图(5)所示,为FPGA控制Max1072的时序实验波形图参考基准电压为2.5V。图中信号Sta,Clk,Dclk分别对应图(3)中信号A,B,D。从实验结果可见Max1072的时钟频率为24MHz,启动转换信号频率为1.5MHz,与ADC时序要求完全吻合。

  图(6)为隔离前后两路信号的比较情况。波形S为输入模拟信号,频率为10KHz。为调试方便外接了刷新频率为1MHz的双极型DAC。经ADC隔离采样再通过DAC将数字量转换成为模拟量即图(6)中波形P。可见数字隔离型ADC工作正常,初步验证了该方案的可行性。

  图(7)为加入隔离模块后的跟踪控制原理性实验的跟踪波形。高压侧电磁干扰对控制电路的影响有很大程度地减弱。这为实现高性能的逆变单元提供了可能性。

  

 

  4.结论与展望

  通过实验验证了本文设计的基于高速串行模数转换器Max1072和高速隔离芯片ISO721D的数字化隔离方案的可行性。利用FPGA作为控制器初步验证了隔离模块控制时序的正确性,为跟踪型逆变单元的检测环节提供了隔离方案,有效的抑制了高压侧对控制电路的噪声窜扰。但是,由于所选DAC的性能偏低,因此没有进行更高频率信号的测试。这将在以后的工作中进一步验证和完善。

关键字:数字  隔离型  串行  ADC 编辑:神话 引用地址:高速数字隔离型串行ADC及应用

上一篇:基于PWM技术的模数转换器设计方法
下一篇:增强ADC性能的频率抖动法

推荐阅读最新更新时间:2023-10-12 20:34

51单片机入门——(新)简易数字时钟
设计要求 实现正确稳定地显示小时(两位数)、分钟(两位数)、秒钟(两位数),同时数码管应无闪烁问题。 通过按键分别实现时、分信息的调整,方便用户对时间的校准。 加入闹铃功能在(本设计中用LED代替)。 原理图 按键部分介绍 key1用于切换时分秒的加减。例:第一次按下后,按key2key3时“秒”加减,第二次按下后,按key2key3时“分”加减,第三次按下后,按key2key3时“时”加减,第四次按下后,按key2key3不起作用,依次循环。 key2用于加。 key3用于减。 key4用于切换时间显示和闹钟显示切换。 代码解析 mian.c #include reg52.h #includ
[单片机]
51单片机入门——(新)简易<font color='red'>数字</font>时钟
基于WinCE6.0的数字调频收音机设计
1 基于WinCE6.0的系统设计流程 如图1所示,基于WinCE 6.0的系统设计一般分为3个过程:针对不同的硬件平台设计BSP包,BSP包括Boot-loader、OAL和驱动程序;针对系统的需求,利用Platform Builder for CE 6.0选择合适的组件,构建操作系统并导出SDK;在SDK的支撑下开发应用程序。 WinCE 6.0与其早期版本相比,开发工具有了较大的变化。Platform Builder已经不是一个单独发行的工具,Platform Builder 6.0已经成为Visual Studio.Net 2005的一个插件,所以在visual Studio.Net 2005集成开发环境中即可完成Wi
[嵌入式]
比亚迪联手西门子共同推进企业数字化转型
· 西门子 Xcelerator 解决方案组合助力比亚迪实现企业数字化转型 西门子数字化工业软件与中国汽车制造企业、新能源汽车引领者比亚迪达成战略合作伙伴关系,通过完整的西门子解决方案助力比亚迪构建数字化企业战略,借用数字双胞胎技术为其产品开发及生产运营决策等方面提供详尽洞察。将贯穿产品生命周期(PLM)的数字线程与数字双胞胎相连接,可以为比亚迪提供更快的开发速度及优化的制造能力,同时令其能够在产品和工厂运营中获得更好的洞察力和灵活性,进而提升未来的业务表现。 “西门子是帮助我们实现企业数字化转型的重要合作伙伴,” 比亚迪欧洲有限责任公司总经理何一鹏表示,“通过全面审视各业务领域,我们认为数字化建设将是铸就未来成功的关键
[汽车电子]
物联网正在引发交通行业数字化变革
 交通行业正经历着一场数字化变革:从智能汽车到智能家居,再到智慧城市,物联网技术(IoT)应用不断地出现在我们的身边。物联网技术也在影响着整个交通行业的发展,从汽车到船只,甚至我们购买车险的方式,都在悄然发生变化。下面就随网络通信小编一起来了解一下相关内容吧。 就拿商用车行业来举例说明好了,当我们谈论网联汽车的时候,一般都会把目光放到乘用车上,然而商用车行业的发展变化可是走在更前面的。物联网技术的性能可以实现商用车队每辆车间信息的互联互通并实现整体操控,而且车队的管理人员能够获取大量的车辆数据,从而了解车辆及车队的运作状态。 物联网正在引发交通行业数字化变革 智能驾驶 汽车互联方案可以帮助监测车辆安全系数、监控车辆使用
[网络通信]
蓝牙多媒体可视移动终端设计
l系统简介 蓝牙多媒体可视移动终端实际足一款基于蓝牙的多媒体手机,通过蓝牙实现约20帧/s的动态图象和语音同步近距离传输。他带有TFT LCD、130万象素摄像头、64和弦MIDI、蓝牙芯片及GPRS模块,以Motorola的MXL为主处理器,经过MPEG一4动态图象压缩标准和G.729语音标准来对图像和语音进行编码同步传输。 2整体设计方案 蓝牙多媒体可视移动终端硬件部分主要由处理器、摄像头、音频编解码器、和弦铃声芯片、存储器、SD卡、键盘、蓝牙模块、GPRS模块和LCD组成,其总体结构框图如图1所示。 硬件主要器件选择时主要考虑了手机的性能、功耗、成本、可靠性、电磁兼容性和外形尺寸等各方面因素。
[手机便携]
基于Virtex-6 FPGA的三种串行通信协议测试及对比(一)
  在高性能雷达信号处理机研制中,高速串行总线正逐步取代并行总线。业界广泛使用的Xilinx公司Virtex-6系列FPGA支持多种高速串行通信协议,本文针对其中较为常用的Aurora 8B/10B和PCI Express 2.0,Serial RapidIO 2.0三种协议进行了测试及对比分析。首先搭建了基于Virtex-6 FPGA的高速串行协议测试平台;然后设计并分别实现了三种协议的高速数据通信,测算了协议的实际传输速率;最后结合测试结果,从协议层次结构、链路数目、链路线速率、数据传输方式、协议开销、拓扑结构、设备寻址方式、应用领域等方面对三种协议进行了比较。本文研究工作可为三种协议的选用、测试和工程实现提供参考。   1引
[电源管理]
基于Virtex-6 FPGA的三种<font color='red'>串行</font>通信协议测试及对比(一)
拥抱数字时代,预见2018
新兴技术所引发的爆炸式创新,带来了一场席卷全球的社会大变革,开启了第四次工业革命时代。前不久, 戴尔科技 集团的研究合作伙伴未来研究院(IFTF)发布预测,人类将进入人机合作新时代,从现在到2030年,人类与机器将更紧密地合作,从而改变我们的生活。几个世纪以来,人类对机器的使用从未中断,然而我们即将步入一个比以往任何时候都更高效、更团结、具备更多可能性的全新阶段。   通过软件、分析和处理能力的爆发式增长而出现的 人工智能 ( AI )、增强现实(AR)、虚拟现实(VR)等新兴技术以及 物联网 (IoT)和云计算正在进一步加速发展。这些新兴科技在我们的互联汽车、家庭、企业和银行交易中尤为凸显,甚至也改变着农业耕种与畜牧的方式。鉴于
[嵌入式]
STC89C52单片机的UART串行通信设计
对于单片机来说,通信则与传感器、存储芯片、外围控制芯片等技术紧密结合,成为整个单片机系统的“神经中枢”。 1、初步认识 一位一位的发送出去的,要发送 8 次才能发送完一个字节。 STC89C52有两个引脚是专门用来做 UART串行通信的,一个是 P3.0一个是 P3.1,它们还分别有另外的名字叫做 RXD和TXD,由它们组成的通信接口就叫做串行接口,简称串口。 波特率:发送二进制数据位的速率,习惯上用 baud 表示;即我们发送一位二进制数据的持续时间=1/baud。 通信过程:在UART 通信的时候,一个字节是 8 位,规定当没有通信信号发生时,通信线路保持高电平,当要发送数据之前,先发一位 0 表示起始位,然后发送 8
[单片机]
STC89C52单片机的UART<font color='red'>串行</font>通信设计
小广播
最新模拟电子文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved