一种全新的深亚微米IC设计方法

最新更新时间:2012-03-31来源: 互联网关键字:深亚微米  IC设计 手机看文章 扫描二维码
随时随地手机看文章

一种全新的深亚微米IC设计方法

本文分析了传统IC设计流程存在的一些缺陷,并且提出了一种基于Logical Effort理论的全新IC设计方法。

众所周知,传统的IC设计流程通常以文本形式的说明开始,说明定义了芯片的功能和目标性能。大部分芯片被划分成便于操作的模块以使它们可以分配给多个设计者,并且被EDA工具以块的形式进行分析。逻辑设计者用Verilog或VHDL语言写每一块的RTL描述,并且仿真它们,直到这个RTL描述是正确的。

得到RTL描述之后,接下来就是利用逻辑综合工具来选择电路的拓扑结构和门的大小。综合工具比手工花更少的时间得到优化路径和电路图。综合的电路通常逻辑功能是正确的,但时序是基于近似负载模型评估得到的。图1:延迟依赖门的增益,而不是它的精确寄生参数。

电路设计完成之后,开始版图的实现。版图通常可以定制也可以用自动布局布线工具产生。接下来,DRC、ERC、LVS等被用来验证版图,后版图时序验证工具用从版图提取出来的电阻、电容数据来验证设计是否满足时序目标。如果电路设计阶段的时序评估不精确,版图后的时序肯定不能满足,电路必须被修改,再执行综合到版图的过程。

在电路设计过程中,最大的挑战是满足时序说明,即时序收敛。如果时序没有问题,电路设计将变得更加容易。目前的EDA界都意识到这一点:要想在版图阶段达到时序收敛,通常应该在综合阶段就考虑更多的物理设计信息。因此,现在很多工具在综合阶段进行预布局布线,以便在综合阶段尽可能多地了解后端信息。

其实这样做并不是从本质上解决问题,因为在综合阶段的时序评估还是基于负载模型的理论,只是现在的模型比以前的要精确一些,但是与实际的版图提取的负载还是有误差,因此得到的时序收敛并不一定可信。不过这些方法可以减少迭代次数,但不能真正消除迭代。

为了预知时序,其实应该建立一个非常可信的延迟预算模型,也就是这个模型的延迟预算应该非常可信。可信是指如果它预知电路1比电路2要快,那么实际中确实是这样。但是基于负载模型的方法不是非常可信,它需要精确的寄生参数信息,但在版图没有得到的情况下,你是不可能有精确的寄生参数信息的。因此需要建立另外一个延迟模型,使得它不需要寄生参数信息也能得到可信的延迟估算。

Logical Effort方法采用的延迟预算模型就是这样的一个模型,Logical Effort方法是评估CMOS电路延迟的一个简单方法。该方法通过比较不同逻辑结构的延迟来选择最快的候选者,该方法也能指定一条路径上适当的逻辑状态数和逻辑门的最好晶体管大小。它是设计早期评估可选方案的理想方法,并且为更加复杂的优化提供了一个好的开始。

Logical Effort延迟模型

建模延迟的第一步是隔离特定的集成电路加工工艺对延迟的影响。通常,把绝对延迟表示为两项之积:一项是无单位的延迟d,另一项是特征化给定工艺的延迟单位τ。即dabs=dτ。τ可以计算出来,例如在0.6μm工艺下τ大约为50ps。

延迟d通常由两部分组成,一部分叫本征延迟或寄生延迟,表示为p,另一部分正比于门输出端负载的延迟,叫做effort延迟,表示为。即:d=f+p。图2:三种不同的逻辑门拓扑结构。

effort延迟依赖负载和逻辑门驱动负载的特性。我们引入两个相关的项:Logical Effort(LE)捕捉逻辑门的特性,electrical effort(g)特征化负载的影响。即f=LE*g,所以d=LE*g+p。

Logical Effort捕捉逻辑门的拓扑结构对它产生输出电流的影响,它独立于晶体管的大小。electrical effort即门的增益,描述门的电子环境(即与门连接的东西)怎样影响它的性能,也可以说门中晶体管的大小怎样决定门的负载驱动能力。增益的简单定义是:g=Cout/Cin。其中Cout为逻辑门输出端负载的电容,Cin为逻辑门输入端的电容。

至此,我们可以如图1所示那样来计算延迟d。

从这里我们看到,延迟依赖门的增益,而不是它的精确寄生参数。同时,Logical Effort理论中还有两个非常完美的结论。

少的逻辑状态不一定能产生最快的电路延迟。那么多少个逻辑状态将产生最快的电路延迟呢?对于反向器组成的电路,Sutherland指出:最快的反向器结构发生在Cout=3.6Cin。当Cout=3.6Cin时,我们称反向器的负载为完美负载。我们可以定义门的增益为Gain=Cout/(3.6*Cin),并把它作为电路单元(cell)的延迟预算。

最快的电路拓扑结构有一致可变的Gain,因此在物理综合阶段,可以通过仔细调整Gain的值,保持时序不变。

全新的IC设计方法

在进行IC设计过程中,最重要的就是怎样快速从RTL得到GDSⅡ。利用Logical Effort理论,我们将建立新的IC设计方法。

首先对综合库进行分析。库可以是.lib、LEF、GDSⅡ等。库中每个功能的cell会有不同的尺寸表示不同的驱动能力。我们将为这一族cell建立一个抽象cell,叫做supercell。这个supercell有固定的本征延迟和可变的大小。在对库进行分析时,我们会给supercell的延迟再加上一个可变延迟。可变延迟依赖门的负载。通常库分析得到的可变延迟是每个cell驱动它的完美负载得到的延迟,也叫做理想可变延迟。

supercell库建好之后,利用这个库和RTL代码、设计限制等就可以进行综合了。综合的关键部分就是创建好的逻辑结构。任何设计都有许多种功能正确的电路结构。综合算法的目标是发现最好的电路结构来满足时序目标。时序优化过程就是使每个可变延迟尽可能靠近它的理想可变延迟。

例如一个非常简单的库,仅仅由五个基本逻辑门组成:反向器、两输入的AND、NAND、OR和NOR门。让我们进一步假设反向器有8个版本,而其它的门有4个版本,不同的版本表示不同的尺寸,能提供不同的驱动能力。现在我们考虑一个简单功能的RTL表示,例如w=!((!x+y)&Z)。这个功能可以用不同的逻辑门拓扑结构来实现,如图2所示的三种结构。图3:从RTL到GDSⅡ实现的主要步骤。

利用supercell代替库中的门,gain-based的综合只需要快速评估a、b、c三个结构,gain等于1的结构就能提供最好的时序解决方案,而传统的方法对于电路a就有128种选择。因此gain-based的综合时间将大大减少,并且非常简单,比传统的综合方法有更大的处理容量。

延迟计算就是利用上一节的gain-based的方法。基于supercell,时序优化设计完成之后,然后固定时序,使得接下来的布局布线与逻辑综合操作在同一平面内。

综合之后,设计进入到size-driven布局、load-driven布线阶段。这个时候是supercell真正表演的时候。首先利用supercell来布局,同时确保指定的时序保持常数。必要的时候插入buffer,并且时钟、电源布线开始。线的负载是基于网的全局布线结构来决定。基于每个supercell看到的实际负载,动态调整supercell的大小来满足时序预算。supercell的大小调整好之后,就把supercell用库中有适当驱动能力的cell来代替。这里关键的一点就是最小可能大小的门被选取来满足时序预算。结果芯片不再臃肿。因而会减少空间竞争,减少功耗和信号完整性问题。

最后利用详细的布线工具来调整线宽和线的间距,以保持原始的时序预算,并且确保信号完整。当然,在整个物理综合过程中,我们也会利用DRC、ERC、LVS等工具来验证各个阶段的版图,也会利用参数提取工具在各个阶段来提取参数,为supercell的大小调整以及supercell的gain调整提供信息。

利用supercell技术,从RTL到GDSⅡ的实现的几个主要步骤见图3。

这就是基于Logical Effort理论的新设计方法,特别适合于设计快速的CMOS电路。在这里我们只简单描述了它的设计思想。由于只是初步研究,肯定会有很多错误和问题,欢迎大家指出并讨论。

关键字:深亚微米  IC设计 编辑:神话 引用地址:一种全新的深亚微米IC设计方法

上一篇:PCB抄板之PROTEL到ALLEGRO的转换技术
下一篇:系统级芯片设计中的多领域集成策略

推荐阅读最新更新时间:2023-10-12 20:38

微捷码高管:28纳米设计迫使企业快跑
   -设计成本、复杂度和生产效率将变得更棘手    -设计越来越需要多种不同时序情景分析   “SoC设计的步伐越来越快。”微捷码设计实现业务部市场副总裁RobertSmith先生深有感触地说,“以苹果公司为例,他们最近宣布将与网络运营商Verizon在2011年1月推出CDMA版iPhone手机。这样,从2007年1月第一款iPhone推出以来,苹果公司在4年间共计推出5款不同类型的手机,而且这些手机的功能一代比一代复杂。”   在一张分析表中,记者看到第一款iPhone手机基于的平台主频为620MHz,带有128MbRAM,同时具备200万像素摄像头和3轴加速度计;而2010年推出的iPhone4,其平台主
[半导体设计/制造]
IC设计厂Silicon File将成为SK海力士子公司
        SK海力士(SK Hynix)带动半导体市场成长,而获得SK海力士投资的南韩IC设计业者,也跟着受惠。据ET News报导,南韩IC设计厂Silicon File与SK海力士维持策略合作关系,且即将成为SK海力士100%持股的子公司。   Silicon File 2011年营收777亿韩元(约7,470万美元),2013年营收增加至1,320亿韩元,2年间增加近2倍。 Silicon File在2008~2011年间,营收在500亿~700亿韩元间徘徊,2012年营收首度成功突破1,000亿韩元关卡,2013年再度出现成长。   Silicon File 2007年时首度与SK海力士展开策
[手机便携]
集邦咨询:博通二季度营收压过高通,位居十大IC设计公司
8月31日,全球市场研究机构集邦咨询发布了全球前十大IC设计公司2020财年第二季度营收排名,博通超过高通位居第一。 集邦咨询(TrendForce)分析师C.Y.Yao指出,一般来说苹果新机的发布时间定在第三季度,会对高通的第二季度营收有不小的拉动左右,但是今年iPhone的推迟发布导致高通芯片收入增长放缓。 英伟达收购英Mellanox之后,把该数据中心的第二季度营收纳入到了自己旗下,在2020财年的第二季度,英伟达收入同比增长47.1%,在前十名中增长率最高。AMD凭借其Ryzen和EPYC处理器在PC服务器市场中获得好评,增长率达到26.2%,仅次于英伟达。 联发科和Realtek在本季度保持了出色的业绩,收入分别同比
[手机便携]
集邦咨询:博通二季度营收压过高通,位居十大<font color='red'>IC设计</font>公司
服务器第2季成长动能强劲 IC设计首波受惠
受惠于云端计算与云端储存应用,及英特尔Purley平台带动换机潮需求,服务器第2季成长动能强劲,尤以中国大陆市场高达20%成长最为惊人,带动台厂服务器相关芯片供应链信骅、新唐、祥硕、谱瑞-KY第2季营运看俏。 近几年云端计算与云端储存受到青睐,服务器产业一方面受惠于智能终端装置的普及,另一方面则有来自于企业端服务器云端化影响,进而带动网络服务需求热络,并成为服务器市场成长动能关键。 研调机构预估2018年主要数据中心厂商整体资本支出将年增25%至30%,其中以脸书资本支出规划最为积极,2018年规模将较去年倍增至140亿至150亿美元,在设备扩建量及规格更新都有迎头赶上之势。而中国大陆服务器市场第2季成长高达20%,带动相
[半导体设计/制造]
大陆IC设计和制造市场
      根据大陆半导体协会统计,IC设计公司家数超过700家,应用领域分别以通信、电脑、多媒体、智慧卡、导航、消费性等,其中通信、电脑、消费性应用营收规模都超过百亿美元。 再者,2013年大陆前十大IC设计公司排名为海思、展讯、锐迪科、大唐、北京南端智芯微子、杭州士兰微电子、中国华大集成电路、上海格科微、北京中星微电子、北京中电华大等,2014年还有全志、瑞芯等行动通讯晶片供应商加入。 大陆12寸晶圆代工厂包括中芯国际北京和上海厂、上海华力微电子、武汉新芯等,其他合资半导体厂有SK海力士(SK Hynix)无锡厂、英特尔(Intel)大连厂、三星电子(Samsung Electronics)西安厂;8寸晶圆厂包括台积
[手机便携]
政府资助几十亿 换不来中芯国际向本土IC倾斜
  产能紧张,大陆许多微电子公司已经到了无货可卖的时刻,就此话题老杳也曾写过几篇文章,希望从侧面提醒中芯国际的管理层现在到了向大陆微电子客户回报的时刻,之所以如此,老杳认为从成立至今,中芯国际一直打着扶植大陆微电子产业的旗号,单算“核高基”便已经从政府拿了十几亿的基金,现在全球产能紧张,中芯国际没有理由不在关键时刻帮大陆客户一把。   上周由中国半导体行业协会IC设计分会组织,由设计分会秘书长王庍生亲自出面,联合大陆几家主要的IC设计公司与中芯国际执行副总季克非洽谈,希望中芯国际在产能紧张的情况下能够保证大陆IC设计企业的产能,可惜季克非在解释今年中芯国际产能为何紧张之后,表示现在中芯国际连多增加100片Wafer都难以保证
[半导体设计/制造]
敦泰能拚台湾IC设计股王吗?
    (图片来源:万宝周刊 ) 过去IC设计往往都有一代拳王的理论,谁能掌握最新的产品,搭配产业高毛利率的特性,获利就容易一飞冲天,成为众所瞩目的焦点,但除了联发科(2454)可以长期的维持竞争力外,许多曾经当红的IC设计股王也都因为产品更替而出现一代拳王的窘境,如今又有一家IC设计新兵即将挂牌,获利更是傲视同族群之上,能不能再度挑战联发科的霸业,将是第4季台股最热闹的戏码之一,这间公司就是以智慧手机触控I C为主要产品的F-敦泰。 胡正大一手打造中国智慧手机触控王 谈起公司的董事长与总经理胡正大,在半导体也可是响叮当的人物,具普林斯顿物理学博士的胡董事长,产学的经历十分完整,也曾担任工研院电子所所长,而后前往台积电分别担任过技
[手机便携]
IC设计成本暴增 研发支出持续增长
  据IC Insights发布报告称,2008年第一季度半导体研发支出达到111亿美元,比2007年同期的100亿元增长12%。研发支出占半导体营收的比率为17.5%,而去年同期为16.4%。   2007年全年研发支出占半导体营收的比重为17.9%,2006年为17.2%,1990-2007年平均比重为14.9%。                 研发支出   由于下一代IC制程研发成本越来越高,IC设计成本暴增,自从90年代初期以来,研发与工厂支出增加的速度就高于产业营收增长的速度。研发与工程支出在1990-2007年之间的平均复合年增长率为12.7%。而半导体营收的平均增长率为9.9%。IC I
[焦点新闻]
<font color='red'>IC设计</font>成本暴增 研发支出持续增长
小广播
热门活动
换一批
更多
最新模拟电子文章
更多每日新闻
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved