逻辑器件使用说明

最新更新时间:2012-10-25来源: 互联网关键字:逻辑器件 手机看文章 扫描二维码
随时随地手机看文章

1:多余不用输入管脚的处理

  在多数情况下,集成电路芯片的管脚不会全部被使用。例如74ABT16244系列器件最多可以使用16路I/O管脚,但实际上通常不会全部使用,这样就会存在悬空端子。所有数字逻辑器件的无用端子必须连接到一个高电平或低电平,以防止电流漂移(具有总线保持功能的器件无需处理不用输入管脚)。究竟上拉还是下拉由实际器件在何种方式下功耗最低确定。 244、16244经测试在接高电平时静态功耗较小,而接地时静态功耗较大,故建议其无用端子处理以通过电阻接电源为好,电阻值推荐为1~10K。

  2:选择板内驱动器件的驱动能力,速度,不能盲目追求大驱动能力和高速的器件,应该选择能够满足设计要求,同时有一定的余量的器件,这样可以减少信号过冲,改善信号质量。 并且在设计时必须考虑信号匹配。

  3:在对驱动能力和速度要求较高的场合,如高速总线型信号线,可使用ABT、LVT系列。板间接口选择ABT16244/245或LVTH16244/245,并在母板两端匹配,在不影响速度的条件下与母板接口尽量串阻,以抑制过冲、保护器件,典型电阻值为10- 200Ω左右,另外,也可以使用并接二级管来进行处理,效果也不错,如1N4148等(抗冲击较好)。

  4:在总线达到产生传输线效应的长度后,应考虑对传输线进行匹配,一般采用的方式有始端匹配、终端匹配等。

  始端匹配是在芯片的输出端串接电阻,目的是防止信号畸变和地弹反射,特别当总线要透过接插件时,尤其须做始端匹配。 内部带串联阻尼电阻的器件相当于始端匹配,由于其阻值固定,无法根据实际情况进行调整,在多数场合对于改善信号质量收效不大,故此不建议推荐使用。始端匹配推荐电阻值为10~51 Ω,在实际使用中可根据IBIS模型模拟仿真确定其具体值。

  由于终端匹配网络加重了总线负载,所以不应该因为匹配而使Buffer的实际驱动电流大于驱动器件所能提供的最大Source、Sink电流值。

  应选择正确的终端匹配网络,使总线即使在没有任何驱动源时,其线电压仍能保持在稳定的高电平。

  5:要注意高速驱动器件的电源滤波。如ABT、LVT系列芯片在布线时,建议在芯片的四组电源引脚附近分别接0.1 μ或0.01 μ电容。

  6:可编程器件任何电源引脚、地线引脚均不能悬空;在每个可编程器件的电源和地间要并接0.1uF的去耦电容,去耦电容尽量靠近电源引脚,并与地形成尽可能小的环路。

  7:收发总线需有上拉电阻或上下拉电阻,保证总线浮空时能处于一个有效电平,以减小功耗和干扰。

  8:373/374/273等器件为工作可靠,锁存时钟输入建议串入10-200欧电阻。

  9:时钟、复位等引脚输入往往要求较高电平,必要时可上拉电阻。

        10:对开关量输入应串电阻,以避免过压损坏。

  11:对于带有缓冲器的器件不要用于线性电路,如放大器、TTL、CMOS器件的互连

  12:注意不同系列器件是否有带电插拔功能及应用设计中的注意事项,在设计带电插拔电路时请参考公司的《单板带电插拔设计规范》。

  13:注意电平接口的兼容性。 选用器件时要注意电平信号类型,对于有不同逻辑电平互连的情况,请遵守本规范的相应的章节的具体要求。

  14: 在器件工作过程中,为保证器件安全运行,器件引脚上的电压及电流应严格控制在器件手册指定的范围内。逻辑器件的工作电压不要超出它所允许的范围。

  15:逻辑器件的输入信号不要超过它所能允许的电压输入范围,不然可能会导致芯片性能下降甚至损坏逻辑器件。

关键字:逻辑器件 编辑:神话 引用地址:逻辑器件使用说明

上一篇:电感计算/电容计算
下一篇:选频放大器的频率响应特性分析

推荐阅读最新更新时间:2023-10-12 20:42

利用可编程逻辑器件实现灵活的电源管理
  电源管理一般是指涉及 电路板 供电方面的相关问题。该相关问题包含:   •选择各种DC-DC转换器为电路板供电   •电源供应排序/追踪   •电压监测   •上述全部   在本文中,电源管理被简单定义为:对电路板上的所有电源进行管理(包括DC-DC转换器及LDO等)。电源管理功能包含:   •管理电路板上DC-DC控制器——例如热插拔、缓启动、排序、追踪、裕度和微调。   •产生所有电源供应相关状态和控制逻辑讯号——例如重置讯号产生、电源错误指示(监测)和电压管理。图1展示了一个采用CPU或微处理器电路板的典型电源管理功能。    图1:电路板上的典型电源管理功能。   热插拔/缓启动控制功能可用来限制突波电流以减少供应
[电源管理]
利用可编程<font color='red'>逻辑</font><font color='red'>器件</font>实现灵活的电源管理
CoolRunner-Ⅱ器件的微处理器接口逻辑
    uC接口是一个异步接口,与I2C之间的交互流程如图1所示。   如图  uC与I2C之间的交互流程   uC总线协议在Coo1Runner-Ⅱ中是由一个状态机实现的,如图2所示。 在空闲状态,微控制器将地址送上地址总经,并设置R_W、AS和DS状态。如果在定周期,微控制器也会将待写数据送上数据总线。AS有效表示地 址总线上的地址有效,DS有效表示数据总线上数据有效;如果是在读周期,微控制器驱动数据总线为三态。同 样,AS有效表示地址总线上的地址有效,但是DS有效表示I2C控制器可以将数据送到数据总线。   图2 uC总线接口状态机   在AS有效的情况下,I2C控制器状态进入ADDR状态。在此状态,
[嵌入式]
基于ECL逻辑器件的高频相移信号发生电路
    随着电子技术的发展,高频相移信号在精密工程、电子、生物医学、通信科学研究的应用越来越广泛。现有的普通高频信号发生器常表现为信号不稳定或精度不高,而高性能高频信号发生器的价格昂贵,对于一般用户并非最佳选择 。     传统的相移信号发生电路采用锁相环与计数器构成地址发生器,在不同数据存储器下取数据实现,通过改变数据的存储位置实现信号的相移。这种方法输出灵活,但是由于锁相环输出频率的限制,仅适合于1 MHz以下的低频信号应用领域,且构成锁相环重要部分的计数器容易失去控制,同时相对复杂的电路结构也使整个电路的可靠性难以保证。近年来发展的基于直接数字频率合成DDS技术的高频信号发生器能实现频率在40 MHz以上的相移信号输出,相移
[电源管理]
基于ECL<font color='red'>逻辑</font><font color='red'>器件</font>的高频相移信号发生电路
可编程逻辑器件在高准确度A/D转换器中的应用
1 引 言      可编程逻辑器件(PLD)是当今国际上流行的新一代数字系统逻辑器件。它主要是一种“与-或”两级式结构器件,除了具有高速度、高集成度性能之外,其最大的特点就是用户可定义其逻辑功能。因此PLD能够适应各种需求,大大简化系统设计,缩小系统规模,提高系统可靠性,受到广大工程技术人员的青睐。      可编程逻辑器件种类繁多,性能各异,主要有以下几种基本类型:可编程只读存储器(PROM),现场可编程逻辑阵列(FPLA),编程阵列逻辑(PAL),通用阵列逻辑(GAL)。通用阵列逻辑GAL(Generic ArrayLogic)是新一代的可编程逻辑器件,是采用先进的E2CMOS工艺制造的大规模集成电路,是新产品设计的理想器件
[工业控制]
可编程逻辑器件的应用参考
引言 随着大规模超大规模可编程逻辑器件的发展,逻辑器件日益以其低廉的价格及灵活的设计方式、丰富完备的功能而广泛应用于电子线路设计中。采用CPLD可对逻辑电路功能进行综合集成,根据需要设计最小的单元,节约系统资源,极大的减少了电路板上功能模块及模块间连线。同时以其灵活的设计及在线升级方式对系统进行修改升级,减少了对电路板本身的修改,提高了系统整体可靠性,节约了制版费用,缩短了设计的周期。 但可编程逻辑器件使用中还有诸多需要注意的细节,特别是对于才开始应用其进行设计的电子线路设计人员,只有把握住这些细节才能成功的进行设计。 应用基础 在设计之前需要对逻辑器件进行了解,以MAX7000系列为例,器
[嵌入式]
可编程<font color='red'>逻辑</font><font color='red'>器件</font>的应用参考
IR扩大包括逻辑电平栅极驱动器件在内的40V 至 100V 汽车专用 MOSFET 系列
    国际整流器公司 (International Rectifier,简称IR) 宣布扩大了旗下包括逻辑电平器件系列在内的 40V 至 100V 汽车专用 MOSFET 组合。新系列 MOSFET 适合传统内燃机 (ICE) 平台以及微型混合动力和全混合动力平台上的重载应用。     经过优化的新型车用 MOSFET 系列在 55V 电压下可提供低至8 mΩ 的导通电阻(RDS(on))。此外,逻辑电平 MOSFET 器件简化了栅极驱动需求,同时减少了电路板占用空间和元件数量。     IR 亚太区销售副总裁潘大伟表示:“我们扩充后的包括逻辑电平器件在内的车用 MOSFET 系列,为客户在选择符合其设计要求的电压
[电源管理]
IR扩大包括<font color='red'>逻辑</font>电平栅极驱动<font color='red'>器件</font>在内的40V 至 100V 汽车专用 MOSFET 系列
基于单片机和可编程逻辑器件的LED显示屏显示
LED显示屏主要由电流驱动电路及LED点阵阵列、控制系统和PC端管理软件三部分构成(图1)。控制系统负责接收、转换和处理各种外部信号,并实现扫描控制,然后驱动LED点阵显示需要的文字或图案。控制系统作为LED显示屏的核心部分,直接决定了显示屏的显示效果和性能的优劣。本文详细分析采用Verilog HDL对ATF1508AS进行编程,实现双口RAM访问和产生LED点阵驱动电路所需的各种时序信号。 1 LED显示屏的基本结构及关键技术 本系统设计中,控制系统采用单片机+CPLD的方案来实现,整个控制系统可分为:信号接收及处理模块和CPLD的扫描控制模块和LED点阵驱动模块,如图1 所示。本系统的关键技术是使
[单片机]
基于单片机和可编程<font color='red'>逻辑</font><font color='red'>器件</font>的LED显示屏显示
基于单片机的复杂可编程逻辑器件快速配置方法
摘要:介绍基于SRAM的可重配置CPLD的原理,通过对多种串行配置的比较,提出了由单片机和FLASH存储器组成的串行配置方式,并从系统复杂度、可靠性和经济性等方面进行了比较和分析。 关键词:复杂可编程逻辑器件 静态随机存储器 被动串行 基于SRAM(静态随机存储器)的可重配置PLD(可编程逻辑器件)的出现,为系统设计者动态改变运行电路中PLD的逻辑功能创造了条件。PLD使用SRAM单元来保存配置数据。这些配置数据决定了PLD内部的互连关系和逻辑功能,改变这些数据,也就改变了器件的逻辑功能。由于SRAM的数据是易失的,因此这些数据必须保存在PLD器件以外的EPROM、EEPROM或FLASH ROM等非易失存储器内,以便使系统
[工业控制]
小广播
最新模拟电子文章
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved