FPGA两难问题 混合系统架构来解决

最新更新时间:2013-09-10来源: 互联网关键字:FPGA  系统架构 手机看文章 扫描二维码
随时随地手机看文章

在新的半导体制造工艺中,FPGA通常是最先被采用、验证和优化该工艺的器件之一。Altera公司资深副总裁,首席技术官Misha Burich认为,目前业界正面临着灵活性和效率的两难选择,集成微处理器+DSP+专用IP+可编程架构的“混合系统架构”将有望发挥巨大优势。以Altera Stratix V FPGA为例,该产品具有可高度灵活配置的28Gbps收发器,但是,在当今以系统为导向的环境下,仅做到这一步还远远不够。因为串行链路还需要速度足够快的控制器,控制器需要高速的片上总线和缓存。同时,所有这些模块还必须满足能耗要求。

  高速串行链路并不是唯一的实例。当今的很多系统设计包括FPGA以及一个甚至多个32位嵌入式处理器。是购买CPU作为专用标准产品IC或高级控制器,还是在FPGA中实现CPU是使用可编程架构中的软内核,还是选择SoC FPGA等支持硬核ARM处理器的FPGA在高速缓存、DRAM控制器以及加速器之间怎样划分才能实现带宽最大的数据流?这些答案最终都取决于具体应用。不论对于FPGA供应商有多么方便,都没有适用于所有用户的一个统一解决方案。

  2012年,很多非常具有竞争力的系统设计团队将会高度专业化,他们需要全套的IP内核、自动IP装配工具和完整的参考设计,需要IC供应商提供所需的系统平台。Altera不可能只通过采用单一工艺和几种不同容量/引脚输出的一颗芯片来服务于用户。为能够满足不同应用的需求,FPGA厂商必须提供收发器设计选择、实现接口控制器、内部存储器模块容量,速度和功耗、内部总线结构的硬件架构,以及涵盖综合/仿真/时序分析、系统互联、基于C语言的编程工具、DSP编程、嵌入式软件工具在内的开发环境。

  Misha Burich称,Altera注意到了一些FPGA产品新的应用机会,包括服务器中用于硬件加速、固态硬盘、SoC FPGA支持车载辅助驾驶等,而3D封装和OpenCL将是实现硅片融合的关键支撑技术。日前,Altera宣布采用TSMC的CoWoS(基底晶圆芯片生产)技术,开发出全球首颗能够整合多元(Heterogeneous)技术的3D IC测试芯片。“是用户和应用推动了将异构系统集成到一个封装中。”Misha Burich表示,“此项创新将模拟、逻辑及内存等各种不同芯片技术堆栈于单一芯片上组合而成,极大的提高了系统性能、在更小封装的基础上大幅降低系统功耗和成本。”

  在利用OpenCL编程FPGA方面,据称Altera已开发出一款处于原型阶段的软件工具,它能在FPGA上完成获取OpenCL代码、编译等工作,且具有足够好的性能,对产品面市时间和效能产生了积极影响,目前正在向垂直市场中形形色色的公司(例如高性能计算、气象和金融建模、雷达和医疗等)介绍并联合测试该软件。Altera方面称,由于了解垂直市场具有多样化需求,且该软件正优化代码以提升功能,所以新软件仍处在定义阶段。“眼下,我们仅仅是发布了一个程序,而非一款产品,希望OpenCL规范的未来版本增加对FPGA使用的流存储器接口的支持。”Misha Burich说。

关键字:FPGA  系统架构 编辑:神话 引用地址:FPGA两难问题 混合系统架构来解决

上一篇:基于TMS320VC5507的语音识别系统实现
下一篇:ARM微处理器助记符指令及其功能描述

推荐阅读最新更新时间:2023-10-12 20:48

FPGA实现高速大图像采集系统
随着各种高速长时间物理实验要求的不断提高,系统对高速的数据采集模块的需求也越来越高,在许多特殊应用的场合中,系统也需要对大量突发的数据进行采集处理,用FPGA实现的高刷新率高分辨率图像采集系统,用于船载雷达图像记录。该系统由AD、FPGA、SDRAM组成,AD芯片把雷达提供的以VGA接口方式给出的图像信号转换成数字信号,FPGA控制时序通过整页突发的模式写入SDRAM中,并提供了后续处理的接口。 中国船级社规定从2004年开始,在国内和国际航行的船舶中都必须安装船载航行数据记录仪,其中船载雷达图像记录仪是很重要的一部分,船载雷达图像按VGA图像标准输出,其分辨率在640×480-1280×1024之间,刷新率在60-
[嵌入式]
用<font color='red'>FPGA</font>实现高速大图像采集系统
短波扩频通信系统中数字相关器的FPGA设计与实现
摘要:基于FPGA设计的数字相关器,对前端模数/转换器在384kbps采样率下采得的数据进行希尔波特变换,再与本地序列做相关运算,最后将相关结果送给DSP,供DSP做进一步的处理。介绍了所选用的Stratix芯片,阐述了FPGA内部子模块的功能和设计实现方法,对所设计的FPGA数字相关器进行了仿真和校验,结果达到了设计要求。 关键词:数字相关器 FPGA 希尔波特变换 Stratix 采用FPGA器件可以将原来的电路板级产品集成为芯片级产品,从而降低了功耗、提高了可靠性,同时还可以很方便地对设计进行在线修改。电路设计者可以通过软件编程,经过设计输入、仿真、测试和校验,用硬件实现特定的数字信号处理算法。这种方法由于具有通用性强的
[应用]
Xilinx 助力华为FPGA 加速云服务器
赛灵思公司(Xilinx, Inc.,(NASDAQ:XLNX))今天在华为全联接大会(HUAWEI CONNECT 2017)上宣布,华为首发的FP1实例选择赛灵思高性能Virtex®UltraScale+™ FPGA为其最新加速云服务提供强大动力。华为 FPGA 加速云服务器(FACS)平台可支持其用户在华为公有云上开发、部署和发布基于 FPGA 的新型服务和应用。 华为的 FACS 可提供完整的基础架构及服务,作为其强大支持的赛灵思技术能将其机器学习、数据分析和视频处理等计算密集型云应用的速度提升10到50倍!FPGA固有的可随时可重配置和可重新编程的能力,是当今现代化数据中心中至关重要的优势。赛灵思 FPGA 能够迅
[嵌入式]
Xilinx 助力华为<font color='red'>FPGA</font> 加速云服务器
采用FPGA与SRAM的大容量数据存储的设计
1 前言  针对FPGA中内部BlockRAM有限的缺点,提出了将FPGA与外部SRAM相结合来改进设计的方法,并给出了部分VHDL程序。    2 硬件设计   这里将主要讨论以Xilinx公司的FPGA(XC2S600E-6fg456)和ISSI公司的SRAM(IS61LV25616AL)为主要器件来完成大容量数据存储的设计思路。   FPGA即现场可编程门阵列,其结构与传统的门阵列相似,大量的可编程逻辑块( CLB , Configurable Logic Block ) 在芯片中央按矩阵排列,芯片四周为可编程输入/输出块( IOB , Input / Output Block),CLB行列之间及CL
[工业控制]
基于DSP+FPGA的实时视频采集系统设计
   0 引言   图像是自然生物或人造物理的观测系统对世界的记录,是以物理为载体,以介质来记录信息的一种形式。图像信息是人类认识世界的重要知识来源。据学者统计,人类所得的信息有80%以上是来自眼睛摄取的图像。而事实上,这种静态的图像已无法满足人们对视频信息的要求。随着人们对视频数据的要求越来越高,高清晰、实时性视频数据量越来越大,视频的实时处理难度也在逐渐增大。本文给出了一款基于 DSP +FPGA的嵌入式实时视频采集系统的设计方法,该系统可以广泛应用于关系公共安全的场所,如银行、机场、车站、商场等。    1 实时视频采集系统结构   常见的视频采集系统主要有两种:一种是基于单处理器(单片机、ARM等)的视频
[嵌入式]
基于DSP+<font color='red'>FPGA</font>的实时视频采集系统设计
基于PAC的电机控制器快速控制原型的研究
    电动汽车用电机控制器的开发具有小批量、面向不同对象的特点,因此对开发方法应具有周期短,成本低的特点,同时控制器应该具有较强可重用性和可靠性,且能满足复杂控制算法执行和参数可在线调节。传统的电机控制器开发一般有3种:基于可编程逻辑控制器(PLC)的电机控制器开发;基于专用电机控制的集成电路(IC)的电机控制器开发;基于微处理器(MCU)的电机控制器开发。这3种技术各有优缺点及其应用场合:基于PLC的电机控制开发拥有成熟的开发软件,开发周期短,且PLC运行可靠稳定,但不能实现复杂的控制算法;基于IC的电机控制器虽然其单个成本低,但其开发周期长、开发成本高、具有不可重配置性;基于MCU的电机控制器开发虽然可以运行复杂的控制算法,但
[嵌入式]
Microsemi推出下一代SmartFusion®2 SoC FPGA
致力于提供帮助功率管理、安全、可靠与高性能半导体技术产品的领先供应商美高森美公司(Microsemi Corporation,纽约纳斯达克交易所代号:MSCC)发布新的SmartFusion®2系统级芯片(system-on-chip,SoC)现场可编程门阵列(field programmable gate array,FPGA)系列。Microsemi下一代SmartFusion2 SoC FPGA设计用于满足关键性工业、国防、航空、通讯和医疗应用对先进安全性、高可靠性和低功耗的基本需求。SmartFusion2在单一芯片上集成了固有可靠性的快闪FPGA架构、一个166(MHz)ARM® Cortex™-M3处理器、先进的安全处
[嵌入式]
Actel推出新款低成本CorePWM组件
Actel宣布推出低成本CorePWM组件,新产品是针对数模转换所设计的PWM IP,可搭配该公司的Fusion可编程系统芯片(PSC)等FPGA产品,实现单芯片死循环控制系统的设计,取代现有的分立PWM组件、ASSP或ASIC;适用于各种嵌入式混合信号应用,包括工业、医疗设备、军用/航天、通信、消费性电子和汽车领域等。 Actel表示,CorePWM IP占用的逻辑门数很少,仅是3万个逻辑门ProASIC3的11%,或9万个逻辑门Fusion器件的4%。该IP具有一个基于缓存器的接口,可与具微控制器或不具微控制器的内核,如Actel的Core8051或CoreMP7一起使用。该组件具有8个8位PWM输出信道和一个8位预标器
[新品]
小广播
最新模拟电子文章
更多每日新闻
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved