如何优化差分电路PCB设计的若干要点

最新更新时间:2018-04-29来源: FPGA开发圈关键字:滤波器  低通滤波器  信号链 手机看文章 扫描二维码
随时随地手机看文章

当提到通信系统时,比起单端电路,差分电路总是能提供更加 优良的性能。它们具有更高的线性度、抗共模干扰信号性能等。但是,对于差分电路还是有很多谜团。某些RF工程师认为很难设计、测试和调试它们。对于差分滤波器尤其如此。是时候揭开差分滤波器设计的神秘面纱了。


要做到这一点,我们要从通信系统接收链中的IF级滤波器开 始。我们将介绍基本滤波器的一些重要规格概念、几类常用滤 波器的响应、切比雪夫1型滤波器应用,以及如何从单端滤波器 设计开始,然后将其转化为差分滤波器设计。我们还将考察一 个差分滤波器设计示例,并讨论有关如何优化差分电路PCB设计的若干要点。


RF信号链应用中差分电路的优点


用户利用差分电路可以达到比利用单端电路更高的信号幅度。 在相同电源电压下,差分信号可提供两倍于单端信号的幅度。 它还能提供更好的线性度和SNR性能。

图1. 差分输出振幅


差分电路对外部EMI和附近信号的串扰具有很好的抗扰性。这是 因为接收的有用信号电压加倍,噪声对紧密耦合走线的影响在 理论上是相同的,它们彼此抵消。


差分信号产生的EMI往往也较低。这是因为信号电平的变化(dV/ dt或dI/dt)产生相反的磁场,再次相互抵消。


差分信号可抑制偶数阶谐波。以下展示了连续波(CW)通过一个 增益模块的示例。当使用一个单端放大器时,如图2所示,输出 可表示为公式1和公式2。

图2. 单端放大器

当使用一个差分放大器时,输入和输出如图3所示,表示为公式 3、公式4、公式5和公式6。

图3. 差分放大器

理想情况下,输出没有任何偶数阶谐波,使得差分电路成为通信系统一个更好的选择。

滤波器


滤波器规格截止频率、转折频率或拐点频率是系统频率响应的边界,此时流经系统的能量开始减少(衰减或反射),而不是自由通过。

图4. 3 dB截止频率点


带内纹波指通带内插入损耗的波动。

图5. 带内纹波


相位线性度指相移与目标频率范围内的频率成比例的程度。

图6. 相位线性度


群延时衡量一个穿过受测器件的信号的各种正弦成分幅度包络的时间延迟,它与各成分的频率相关。

图7. 群延时

滤波器比较

表1. 滤波器比较

S21响应优点缺点
巴特沃兹
参见图8通带内的平坦度非常好阻带内缓慢滚降
椭圆
参见图9接近阻带时滚降非常迅速通带和阻带中均有均衡纹波;这会影响阻带抑制性能
贝塞尔
参见图10最平坦的群/相位延迟阻带内滚降非常缓慢
切比雪夫I型
参见图11阻带内滚降非常迅速阻带内无均衡纹波通带内有均衡纹波
切比雪夫II型
参见图12通带内无纹波滚降不是非常快;阻带内有均衡纹波

图8. 巴特沃兹滤波器S21响应

图9. 椭圆滤波器S21响应

图10. 贝塞尔滤波器S21响应。

图11. 切比雪夫I型滤波器S21响应

图12. 切比雪夫II型滤波器S21响应


通信接收链中的IF滤波器基本上是低通滤波器或带通滤波器。它用于抑制混叠信号以及有源器件产生的杂散。这些杂散包括谐波和IMD产物等。利用该滤波器,接收链可提供高SNR的信号供ADC分析。


切比雪夫I型滤波器具有良好的带内平坦度,阻带内滚降迅速且无均衡纹波响应,因而选择它作为拓扑结构。


低通滤波器设计


由于接收机IF滤波器用于抑制杂散和混叠信号,因此阻带滚降越快越好。但更快的滚降意味着要使用更高阶器件。一般不推荐采用很高阶的滤波器,原因如下:

  • 在设计和调试阶段调谐困难。

  • 量产困难:电容间和电感间存在差异,会造成每块PCB板上的滤波器难以具有相同的响应。

  • PCB尺寸较大。

一般使用七阶或更低阶的滤波器。同时,当器件的阶数相同时,若能承受更大的带内纹波,则可以选用更快的阻带滚降。


然后所需的响应通过指定选定频率点需要的衰减来定义。


为了确定通带中的最大纹波量,应使该规格等于系统要求的最大限值。这样有助于获得更快的阻带滚降。


使用滤波器软件,如MathCad,® MATLAB,® 或ADS来设计单端低通滤波器。


或者手动设计滤波器。Chris Bowick的RF电路设计提供了很有用 的指南。


为了确定过滤器的顺序,通过滤波器的截止频率将其分开使加入的频率标准化。

例如,若要求带内纹波为0.1 dB,3 dB截止频率为100 MHz。在 250 MHz时,要求抑制性能为28 dB,所以频率比为2.5。三阶低通 滤波器可满足这一要求。如果滤波器的源阻抗为200 Ω,滤波器 的负载阻抗也是200 Ω,则RS/RL为1 — 使用电容作为第一元件。这样用户获得归一化的C1 = 1.433, L2 = 1.594, C3 = 1.433。如果fc为100 MHz,使用公式7和公式8获得最终结果。

其中:


CSCALED为最终电容值。LSCALED为最终电感值。Cn为低通原型电容元件值。Ln为低通原型电感元件值。RL为最终负载电阻值。fc 为最终截止频率。C1SCALED = 1.433/(2π × 100 × 106 × 200) = 11.4 pFL2SCALED = (1.594 × 200)/(2π × 100 × 106) = 507.4 nHC3SCALED = 11.4 pF


电路如图13所示。

图13. 单端滤波器示例


将单端滤波器转化为差分滤波器(参见图14)。

图14. 单端滤波器转化为差分滤波器


对各元件使用实际值,更新后的滤波器如图15所示。

图15. 最终差分滤波器


注意,如果混频器或IF放大器的输出阻抗以及ADC的输入阻抗为容性,则考虑使用电容作为第一元件和最后元件会更好。另外,第一电容和最后电容的容值调谐速率(至少0.5 pF)必须高于混频器或IF放大器的输出阻抗以及ADC输入阻抗的容值。否则,调谐滤波器响应将非常困难。


带通滤波器设计


在通信系统中,当IF频率相当高时,需要滤除某些低频杂散,例如半IF杂散。为此需设计带通滤波器。对于带通滤波器,低频抑制和高频抑制不必对称。设计带通抗混叠滤波器的简单方法是先设计一个低通滤波器,然后在滤波器最后一级的分流电容上并联一个分流电感,用以限制低频成分(分流电感是一个高通谐振极点)。如果一级高通电感还不够,可在第一级分流电容上再并联一个分流电感,从而更好地抑制低频杂散。增加分流电感之后,再次调谐所有元件以获得正确的带外抑制规格,然后最终确定滤波器元件值。


注意,对于带通滤波器,一般不建议使用串联电容,因为这会增加调谐和调试的难度。电容值通常相当小,会受到寄生电容很大的影响。


应用示例


以下是ADL5201 和AD6641 间滤波器设计的示例。ADL5201是一款高性能IF数字控制增益放大器(DGA),针对基站实IF接收机应用或数字预失真(DPD)观测路径而设计。它具有30 dB增益控制范围,线性度极高,OIP3达到50 dBm,电压增益约为20 dB。 AD6641是 一款250 MHz带宽DPD观测接收机,集成一个12位500 MSPS ADC、一个16,000 × 12 FIFO和一个多模式后端,允许用户通过串行端口检索数据。该滤波器示例是一个DPD应用。

下面是取自一个实际通信系统设计的一些带通滤波器规格:

  • 中心频率:368.4 MHz

  • 带宽:240 MHz

  • 输入和输出阻抗:150Ω

  • 带内纹波:0.2 dB

  • 插入损耗:1 dB

  • 带外抑制:30 dB (614.4 MHz时)

要完成该示例设计:


1. 从单端低通滤波器设计开始(参见图16)。

图16. 单端低通滤波器


2. 将单端滤波器变为差分滤波器。源阻抗和负载阻抗保持不变,所有电容并联,所有串联电感减半并放在另一差分路径中(参见图17)。

图17. 采用理想元件的差分低通滤波器


3. 用实际值优化元件的理想值(参见图18)。

图18. 采用实际值的差分低通滤波器


4. 对于子系统级仿真,应在输入端增加ADL5201 DGA S参数文件,并使用压控电压源来模拟滤波器输出端的 AD6641 ADC。为将低通滤波器变为带通滤波器,增加两个分流电感:L7与C9并联,L8与C11并联。C12代表AD6641输入电容。R3和R4是放在AD6641输入端的两个负载电阻,用作滤波器的负载。AD6641输入为高阻抗。调谐后的情况参见图19。

图19. 差分带通滤波器


5. 采用理想元件的仿真结果如图20所示。

图20. 采用理想电感的滤波器传输响应


6. 用实际器件(例如Murata LQW18A)的电感S参数文件代替所有理想电感。插入损耗比使用理想电感略高。仿真结果略有变化,如图21所示。

图21. 采用Murata LQW18A电感的滤波器传输响应


差分滤波器布局考虑


成对差分走线的长度须相同。此规则源自这一事实:差分接收器检测正负信号跨过彼此的点,即交越点。因此,信号须同时到达接收器才能正常工作。


差分对内的走线布线须彼此靠近。如果一对中的相邻线路之间的距离大于电介质厚度的2倍,则其间的耦合会很小。此规则也是基于差分信号相等但相反这一事实,如果外部噪声同等地干扰两个信号,则其影响会互相抵消。同样,如果走线并排布线,则差分信号在相邻导线中引起的任何干扰噪声都会被抵消。


同一差分对内的走线间距在全长范围内须保持不变。如果差分走线彼此靠近布线,它们将影响总阻抗。如果此间距在驱动器与接收器之间变化不定,则一路上会存在阻抗不匹配,导致反射。


差分对之间的间距应较宽,以使其间的串扰最小。


如果在同一层上使用铜皮铺地,应加大从差分走线到铜皮铺地之间的间隙。推荐最小间隙为走线宽度的3倍。


在靠近差分对内偏斜源处引入少量弯弯曲曲的校正,从而降低 这种偏斜(参见图22)。

图22. 使用弯曲校正


差分对布线时,应避免急转弯(90°)(参见图23)。

图23. 避免90°弯曲


差分对布线时,应使用对称布线(参见图24)。若需要测试点, 应避免引入走线分支,而且测试点应对称放置(参见图25)。


图24. 对称布线指南

图25. 避免走线分支


就降低对滤波器元件值的要求,减少印刷电路板(PCB)上的调 谐工作量而言,寄生电容和电感应尽可能小。与滤波器设计 中的电感设计值相比,寄生电感可能微不足道。寄生电容对 差分IF滤波器更为重要。IF滤波器设计中的电容只有几pF。如 果寄生电容达到数十分之一pF,滤波器响应就会受到相当大的 影响。为了防止寄生电容影响,一个良好的做法是避免差分 布线区域和电源扼流圈下有任何接地或电源层。


ADI公司接收器参考设计板(参见图26)提供了差分滤波器PCB布局 的一个示例。这显示了ADL5201和AD6649之间有一个五阶滤波 器。AD6649是一款14位250 MHz流水线式ADC,具有非常好的SNR 性能。


图26. 差分电路PCB布局设计示例


更好地理解差分滤波器设计


差分电路可以为设计师提供一些重要优势。或许使用差分电路最大的挑战就是抛开它们难于设计、测试和校正的想法。一旦 您仔细观察过如何使用差分滤波器后,您会发现自己正在使用 RF设计的重要新工具。

关键字:滤波器  低通滤波器  信号链 编辑:王磊 引用地址:如何优化差分电路PCB设计的若干要点

上一篇:格力也要搞芯片 董小姐不是闹着玩的
下一篇:三个案例帮你彻底了解反馈电路中的相位补偿

推荐阅读最新更新时间:2023-10-12 21:04

降采样FIR滤波器的设计与硬件实现
0 引言 降采样数字滤波器可广泛应用于通信、声音和图像处理系统中。而当输入信号的带宽高于需处理的带宽时,对信号进行降采样处理可以大大减少数据量,提高数据率使实时处理容易实现。同时,为了克服在频域上的混叠,还需要先用低通滤波器过滤非处理带宽的信号能量,然后再降采样,以避免混叠。 本文以LTE无线通信系统为例,提出了一种完整的降采样FIR滤波器的设计和硬件实现方案。该方案在利用FDAtool得到滤波器系数之后再进行定点化,并将各系数拆分成2的幂次方相加减的形式,以便进行移位相加。对于降采样,该设计没有使用传统的先滤波后采样的方案,而是在滤波过程中渗入了采样操作。这样就大大减少了硬件资源的消耗,并可将乘法器的使用数目降低到零。
[模拟电子]
基于DSP的FIR滤波器的设计(二)
实现方案 #e#   2.2 实现方案   由于在卷积运算之前, h (n) 的N个数值是已知的, 因此, 可先在程序存储器中开辟N个单元来存放h (n)。由于输入序列x (n) 是不断变化的,因此, 在数据存储器中可开辟N个存储单元并对其进行移位寄存, 其初始值分别为x (n)、x (n-1)……x (n-N-1), 然后采用循环寻址的方法对其进行访问。每次输入新的样本时, 可以以新样本改写滑窗中的最老的数据, 而滑窗中的其他数据则不需要移动。利用片内8 kB (循环缓冲区长度)寄存器可对滑窗进行间接寻址, 循环缓冲区地址首尾相邻。8级循环缓冲区的结构如图1所示, 其中顶部为低地址, 图1中的(a) (b) (
[模拟电子]
基于DSP的FIR<font color='red'>滤波器</font>的设计(二)
基于FPGA的FIR滤波器的性能研究
摘要:目前FIR滤波器的一般设计方法比较繁琐,开发周期长,如果采用设计好的FIR滤波器的IP核,则开发效率大为提高。本方案基于Altera公司的CycloneⅡ系列芯片EP2C8Q208C8N,首先利用MATLAB中的滤波器函数fir2得出需产生的FIR滤波器的系数,再导入FIR IP Core,成功完成了FIR数字滤波器的设计。另外分析了阶数与不均匀采样数据对FPGA资源的影响和时生成FIR滤波器的输出性能的影响,并将实际输出的幅频特性图与我们需要的幅频特性图相比较,验证生成的FIR数字滤波器的性能。 关键词:FIR IP Core;FIR数字滤波器;滤波器系数;幅频特性图;EP2C8Q208C8N 在信号处理领域中,常
[嵌入式]
基于FPGA的FIR<font color='red'>滤波器</font>的性能研究
Strategy Analytics:手机功率放大器令市场一片光明
Strategy Analytics最新发布的研究报告《2015-2020年蜂窝功率放大器预测:随着LTE普及,功率放大器含量增加》指出,LTE智能手机的射频功率放大器的销量在2015年和2016年上半年历经波折。未来五年,类似在苹果iPhone 7和三星Galaxy S7这些旗舰机上采用的高度集成的多波段PA模块,包括开关和滤波器,将在越来越多的相对低价的智能手机上应用。 Strategy Analytics射频与无线组件研究总监暨报告作者Chris Taylor表示, 智能手机支持更多LTE频段的需求将使含有更多射频滤波器和开关的多频段PA 为供应商获取更多的前端手机内容,推动功率放大器市场持续增长到2020年和5G时代。。
[手机便携]
基于DDS的椭圆函数低通滤波器的设计
 低通滤波器是直接数字频率合成DDS的重要组成部分,其性能的好坏直接影响整个DDS的特性。提出一种基于DDS的椭圆函数 低通滤波器 的设计方案,该设计采用全新的归一化方法,并使用EDA软件Multisim2001进行仿真,确定了滤波器的结构,阶数,以及设置了相关参数,从而设计出截止频率为160 MHz的7阶椭圆函数滤波器。该低通滤波器幅频特性良好,具有快速的衰减性。因此该设计方案可适用于不同频段、阶数、类型的滤波器设计。     直接数字频率合成(DDS)技术是20世纪70年代以来推出的一种频率合成法。随着数字集成电路和微电子技术发展,DDS技术已广泛应用于电子、通信、雷达等领域。DDS是通过改变频率控制字来改变相位累加
[嵌入式]
基于DDS的椭圆函数<font color='red'>低通滤波器</font>的设计
弥合高速数据转换器连续波和调制信号测量之间的差异
我们一般使用连续波 (CW) 信号来描述高速模数转换器 (ADC) 和数模转换器 (DAC)。这样做的原因是:1)就 ADC 而言,CW 信号更易于通过 CW 生成器和窄带通滤波器无噪生成;2)就 DAC 而言,CW 信号更容易分析;3)它们具有许多标准参考测试,可在各种器件之间清楚地比较。然而,大多数现实系统都将高速数据转换器用于采样调制波形。弥合基于 CW 测量的各种规范和调制信号的系统要求之间存在的差异具有一定的挑战。 CW 信号和调制信号之间存在两种差异,会影响高速数据转换器的行为。首先,CW 信号没有带宽——能量被限定在某个单一频率;而调制信号有带宽,能量分布于某个频率范围。其中的一个结果便是 CW 信号失真在另一个频率引
[测试测量]
弥合高速数据转换器连续波和调制信号测量之间的差异
设计滤波器堵住开关电源噪声的方法
开关电源几乎用于所有电子设备中。它们由于尺寸小、成本低和效率高而具有极高的价值。但是,它们最大的缺点就是高开关瞬态导致高输出噪声。这个缺点使它们无法用于以线性稳压器供电为主的高性能模拟电路中。实践证明,在很多应用中,经过适当滤波的开关转换器可以代替线性稳压器从而产生低噪声电源。哪怕在要求极低噪声电源的苛刻应用中,上游电源树的某个地方也有可能存在开关电路。因此,有必要设计经过优化和阻尼处理的多级滤波器,来消除开关电源转换器的输出噪声。此外,了解滤波器设计如何影响开关电源转换器的补偿也很重要。 本文示例电路将采用升压转换器,但结果可以直接应用于任意DC-DC转换器。图1所示为升压转换器在恒定电流模式(CCM)下的基本波形。 输出
[电源管理]
基于脉动阵列的FIR滤波器设计
  1 引 言   有限长冲激响应(FIR)滤波器在数字信号处理中是一种基本的处理单元。无限长单位冲激响应(IIR)数字滤波器的优点是可以利用模拟滤波器设计的结果,但其缺点是不具有线性相位性。图像处理以及数据传输都要求信道具有线性相位特性,FIR滤波器可以做成严格的线性相位,避免被处理信号产生相位失真,还可以具有任意的幅度特性。此外,FIR滤波器的单位冲激响应是有限长的,因而滤波器一定是稳定的。   在数字滤波器的研究中,已经提出多种FIR滤波器的设计和实现方法,如并行结构、流水线结构、分布式结构等 。FIR滤波器计算量大,且要求实时实现。如何提高速度以满足信号处理的高效性和实时性一直是人们研究的重点和热点。脉动阵列是
[嵌入式]
小广播
最新模拟电子文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved