CTSD精密ADC —第3部分:实现固有混叠抑制

发布者:EE小广播最新更新时间:2021-08-16 来源: EEWORLD作者: ADI 公司  Smita Choudhury 和AbhilashaKawle关键字:ADC  ADC采样  混叠抑制 手机看文章 扫描二维码
随时随地手机看文章

在CTSD精密ADC系列文章的第3部分,我们将重点阐述CTSD ADC的无混叠特性,它可在不增加任何外围设计的情况下提高抗干扰能力。第1部分 展示了一种新的基于连续时间∑-∆ DAC(CTSD)架构、易于使用的无混叠精密ADC,可提供简单、紧凑的信号链解决方案。 第2部分 向信号链设计人员介绍了CTSD技术。本文比较了现有精密ADC架构的混叠抑制解决方案背后的设计复杂性。我们将阐述一个理论,以此说明CTSD ADC架构本身固有的混叠抑制性能。我们还展示如何简化信号链设计,并探讨CTSD ADC的扩展优势。最后,我们将介绍新的测量和性能参数,以量化混叠抑制。


在声纳阵列、加速度计、振动分析等许多应用中,将会监测到目标信号带宽以外的信号,这些信号称为干扰源。对于信号链设计人员来说,关键挑战在于,ADC采样会导致这些干扰源混叠进入目标信号带宽(带内),造成性能下降。除此之外,在声纳等应用中,带内混叠的干扰源可能会被误解为输入信号,导致对声纳周围物体的误判。而混叠抑制解决方案正是造成传统ADC信号链设计极其复杂的原因之一。CTSD ADC本身具有混叠抑制特性,这一独特特性带来了一种新的简化解决方案。在探讨这种突破性解决方案之前,我们先了解一下混叠概念。


回顾奈奎斯特采样准则


为了理解混叠的概念,让我们快速回顾一下奈奎斯特采样准则。我们可以在时域或频域中分析信号。在时域中,对模拟信号的采样可通过数学方式表示为信号乘法运算,例如,x(t)表示脉冲序列δ(t),其时长为Ts。


image.png

 图1.采样过程的时域表示


同样,在频域中,采样输出可以用傅里叶级数表示为: 

 

image.png


通过公式1可以看出,如果将频率轴展开,将会在每一个采样频率fs的整数倍位置形成输入信号的图像。


image.png

 图2.以不同的采样频率采样后的X(f)表示


公式1显示,在频率f = n × fs - fIN时,其中n = 0、±1、±2......,信号内容X(f) 将在采样后出现在fIN位置,与图2中的欠采样场景相似,该图显示了各种条件下的采样现象。 


 image.png


image.png


总之,奈奎斯特准则指出,任何大于采样频率一半的信号会被折叠或反射回低于fs/2的频率,并且可能会落入目标频段内。


假设ADC在频率fs下采样,而系统中有两个带外信号音/干扰源,分别是ADC输入端的f1和f2,如图3所示。根据奈奎斯特准则,我们可以推断,由于信号音f1的频率小于fs/2,所以采样后其频率保持不变。当信号音f2的频率大于fs/2时,它会在目标频段fbw_in中产生混叠,并降低ADC在该区域的性能,如图3a所示。


此理论也适用于fs/2以上的噪声,它也可以折叠并出现在带内,会增加带内的本底噪声并降低性能。


现有的混叠抑制解决方案


为了避免这种由带外(OOB)信号音或噪声折叠导致的性能下降,可以使用一种简单的解决方案,即通过ADC采样之前,使用低通滤波器对超过fs/2的信号内容实施衰减,该滤波器称为抗混叠滤波器(AAF)。图3b显示了一个简单AAF的传递函数,以及频率f2处的衰减-混叠信号音在带内折叠之前的状态。这种AAF的主要特性参数是滤波器的阶数和–3 dB转角频率。它们由通带平坦度、特定频率(如采样频率)所需的绝对衰减,以及输入带宽(也称为过渡带)以外所需的衰减斜率决定。一些常见的滤波器架构包括巴特沃兹、切比雪夫、贝塞尔和Sallen-Key,可以使用无源RC和运算放大器来实现。 滤波器设计工具 可用于帮助信号链设计人员根据给定的架构和要求进行AAF设计。


让我们以一个应用示例来了解抗混叠滤波器的要求。在潜艇系统中,声纳传感器发射声波并分析水下回声,以估计周围物体的位置和距离。该传感器的输入带宽为100 kHz,系统将在ADC输入端检测到的幅度>–85 dB的信号音作为有效的回声源。所以,来自带外的任何干扰都需要由ADC衰减至少–85 dB,以免被声纳系统检测为输入。在下一节中,我们将针对这些要求构建并比较不同ADC架构的混叠抑制解决方案。


在传统ADC架构中,如逐次逼近寄存器(SAR)和离散时间Σ-Δ (DTSD) ADC,采样电路位于ADC的模拟输入端,这表明需要在ADC输入之前使用AAF,如图3b所示。


SAR/奈奎斯特采样ADC的AAF要求


SAR ADC的采样频率一般设置为模拟输入频率(fIN)的2倍或4倍。这种ADC的AAF需要在频率fIN外有一个窄过渡带,这意味着需要一个高阶滤波器。从图4可以看出,采样频率约1 MHz的SAR ADC需要使用五阶巴特沃兹滤波器才能在大于100 kHz的频率下实现–85 dB抑制。对于滤波器实现方案,随着滤波器的阶数增加,所需的无源和运算放大器数量也会增加。这意味着,SAR ADC的AAF在信号链设计中需要大量的功耗和面积预算。


DTSD ADC的AAF要求


Σ-Δ ADC是过采样ADC,其中采样频率远高于模拟输入频率。AAF设计中要考虑的混叠区域为fs ± fIN。滤波器的过渡带则要求从fIN至极高的fs。与SAR ADC AAF相比,这个过渡带更宽,说明所需的AAF阶数也更低。从图4可以看出,对于采样频率为6 MHz的DTSD ADC,如需在约fs – 100 kHz左右的频率下获得–85 dB混叠抑制,一般需要使用一个二阶AAF。


在实际应用中,频带内的任何位置都可能存在干扰或噪声,并不止限于采样频率fs附近。任何低于fs/2的频率信号音(如图3中频率f1下的信号音)都不会出现在带内,从而不会降低ADC性能。虽然AAF可以对信号音f1进行一定程度的衰减,但它仍会存在于ADC输出中,属于外部数字控制器必须处理的多余信息。这种信号音是否可以进一步衰减,使其不再出现在ADC输出中?一种解决方案是使用在频率fIN外具有窄过渡带的AAF,但这会增加滤波器设计的复杂性。另一种解决方案是:使用∑-∆调制器环路中的片内数字滤波器。

 

image.png

图4.AAF的复杂性、ADC架构和目标频段


 image.png

图5.前端具有AAF、后端具有数字滤波器的DTSD ADC的STF。


∑-∆调制器环路的数字滤波器


在Σ-Δ ADC中,由于过采样和噪声整形,调制器输出中包含大量冗余信息,因此需要外部数字控制器进行大量处理。如果对调制器数据进行平均、滤波,并以较低的输出数据率(ODR)(通常为2 × fIN)提供,就可以避免这种冗余信息处理。利用抽取滤波器可以将采样速率从fs转换为所需的较低ODR。关于使用数字滤波器实现采样速率转换,我们将在以后的文章里说明,这里的关键点是离散时间Σ-Δ调制器通常与片内数字滤波器配合使用。前端具有模拟滤波器、后端具有数字滤波器的调制器的组合信号干扰传递函数(TF)如图5所示。


综上所述,DTSD ADC的AAF是基于混叠区域fs周围的信号音所需的衰减而设计的。非混叠区域(例如f1)中的信号音则完全由片内数字滤波器进行衰减。


后端数字滤波器和前端模拟滤波器


SAR ADC要求AAF具有窄过渡带,而Σ-Δ ADC则要求数字滤波器具有窄过渡带。数字滤波器功耗低,易于集成到片内。此外,对数字滤波器的阶数、带宽和过渡带进行编程要比模拟滤波器简单的多。


过采样的优点在于:它允许在后端组合使用宽过渡带模拟滤波器和窄过渡带数字滤波器,以提供功耗、尺寸和抗干扰性能都更优越的解决方案。


使用DTSD ADC之后,虽然AAF要求有所放松,但增加了设计复杂性,以满足每次采样之后的建立时间要求,从而避免信号链性能下降。信号链设计人员面临的挑战是:对AAF进行微调,在混叠抑制需求和输出稳定需求之间寻求平衡。


新型精密CTSD ADC无需进行前端模拟滤波器设计,从而简化了信号链设计。


CTSD ADC的固有混叠抑制


本系列文章的 第二部分 介绍由闭环电阻反相放大器构建的一阶CTSD调制器,如图6所示。CTSD调制器遵循与DTSD调制器等效产品相同的过采样和噪声整形概念,以达到预期性能,并且具有电阻输入而不是开关电容输入。调制器构建模块包括一个连续时间积分器,后接一个量化器,用于对积分器输出采样和数字化处理,以及一个反馈DAC,用于闭合输入环路。量化器输入端的任何噪声都是通过积分器的增益传递函数整形的噪声。

 

image.png

图6.(a) CTSD调制器环路的构建模块和(b)用于数学分析的简化框图。


根据 第2部分的信息,可以使用以下数学模型绘制CTSD调制器环路的简化框图:


积分器传递函数一般称为H(f),也称为环路滤波器。对于一阶积分器,H(f) = 1/2πRC。


ADC的功能是采样和量化。因此,用于分析的简化ADC模型使用一个采样器后接一个加性量化噪声源。


DAC是一个在当前时钟周期内用一个常数乘以输入的模块。所以,它是一个在采样时钟周期内具有恒定脉冲响应,在余下的时间里脉冲响应为0的模块。


这些简化模型的等效框图如图6b所示,可广泛用于∑-∆性能分析。从VIN至VOUT的传递函数称为信号TF (STF),从Qe到输出的函数则称为噪声TF (NTF)。


对于CTSD调制器环路固有的混叠抑制特性,一个合理的解释是:采样不是直接发生在调制器的输入端,而是发生在环路滤波器H(f)之后,如图6a所示。为了解整体情况,将使用不含采样器的线性模型来理解该概念,并将分析范围扩大到涵盖带有采样器的环路。


第1步:使用线性模型实施STF和NTF分析


为了简化分析将采样器忽略之后,线性模式应如图7所示。此环路的STF和NTF可以表示为


 image.png


根据公式3,STF可改写为

 

image.png


目标频率带宽为低频率,用数学方法可以表示为f→0,高频率可以表示为f→∞。STF和NTF的幅度(单位:dB)为频率的函数,如图7所示。


 image.png

图7.(a)用于简化分析的线性模型,(b) STF(f) = H(f) × NTF(f)


 image.png

图8.(a) 一个CTSD调制器环路框图,输入 = 0 V,(b) 调制器环路的NTF


 image.png

图9.重新布局调制器环路,以显示其固有的混叠抑制特性


NTF类似于高通滤波器,STF类似于低通滤波器,在目标频段内具有平坦的0 dB幅度,在高频率下的衰减与AAF TF相当。从数学角度来看,信号通过具有高增益的低通滤波器配置H(f),然后由NTF环路处理。现在,在理解了NTF框图之后,可以进一步深化了解带有采样器的环路。


第2步:NTF的框图


当输入VIN设置为0 V时,调制器环路框图可以如图8a所示重新排列,用于表示NTF。环路中包含采样器时,NTF响应与线性模型类似,但在fs的倍数位置都会显示复制图像,如图8b所示。


第3步:重新布局调制器环路,以直观显示前置滤波操作


如果将环路滤波器H(f)和调制器环路的采样器移动到输入端,且反馈如图9所示,那么输入到输出的传递函数不会发生改变。重新布局后的框图右侧表示NTF。


与第1步中的线性模型类似,在采样等效系统中,输入信号经过高增益H(f),然后通过NTF环路进行采样和处理。信号通过环路滤波器之后的横向部分,会在进行采样之前,构成低通滤波器配置。这种配置导致产生CTSD调制器的固有混叠抑制。因此,CTSD调制器环路的STF如图9所示。


第4步:使用一个数字滤波器完成STF


为了减少多余的高频信息,CTSD调制器与片内数字抽取滤波器配合使用,组合混叠抑制TF如图10所示。fs附近的混叠利用CTSD的固有混叠抑制特性进行衰减,中间干扰源则由数字滤波器衰减。


图4比较了SAR ADC、DTSD ADC和CTSD ADC在采样频率和输入信号带宽下实现–80 dB混叠抑制时所需的AAF阶数。使用SAR ADC时,AFF的阶数最高,所以复杂性也最高,CTSD ADC则不需要使用外部AAF,因为其设计本身具有混叠抑制性能。


利用CTSD架构实现信号链的优势


在声纳波束成型和振动分析等某些多通道应用中,通道间的相位信息非常重要。例如,通道间的相位需要精确匹配,在20 kHz时达到0.05°的精度。


对于传统的ADC信号链,AAF设计中采用无源RC和运算放大器。滤波器会导致带内出现一定的幅度和相位下降,下降比例为转角频率的函数。为了实现良好的通道间相位匹配,所有通道需要具有相同的下降幅度,这表明需要对每个通道的滤波器转角频率进行精细控制和匹配。设计用于在16 MHz(采样频率)以及160 kHz f3dB(输入带宽)下实现–80 dB抑制的二阶巴特沃兹滤波器,在20 kHz时可能存在±0.15°的相位失配,且误差公差可能低至RC绝对值的1%。可用的较小误差容限RC无源器件有限,且会增加物料成本(BOM)。


由于CTSD ADC信号链中无需使用AAF,因此在目标频段内自然可以实现通道间幅度和相位匹配。相位失配受到模拟调制器环路设计的片内失配限制,在20 kHz时可低至±0.02°。

 

image.png

图10.带有后端数字滤波器的CTSD调制器环路


测量和量化固有混叠抑制


AD4134是一款基于CTSD ADC架构的精密ADC,其数据手册中介绍了用于测量混叠抑制的新功能检查。对ADC的模拟输入信号频率进行扫描,并通过测量测试频率信号音相对于所用信号音的折叠幅度(如果有)来计算每个带外输入信号的影响。


图11显示性能带宽为160 kHz、采样频率为24 MHz时,AD4134对带外频率的混叠抑制性能。对于23.84 MHz (fs – 160 kHz)频率,混叠抑制为–85 dB,这是ADC的混叠抑制技术规格。从图中还可以看出,对于其他中间频率,混叠抑制高于–100 dB。有关固有混叠抑制的更多详情,以及可进一步提高这种抑制性能的选项,请参见AD4134数据手册。


image.png

 图11.混叠抑制与带外频率


我们在本文中所阐述的CTSD ADC概念有助于信号链设计人员了解此架构的电阻输入、电阻基准和固有混叠抑制特性。一个易于驱动的输入和基准电压源,以及CTSD ADC信号链中无需AAF设计,这些共同造就了适合各种应用的新型简化ADC前端设计。请阅读本系列文章的下一部分,了解有关这些简化的精密信号链设计的更多信息!


参考电路


抗混叠滤波器设计工具


滤波器设计教程


Kawle, Abhilasha and Wasim Shaikh。 “CTSD精密ADC — 第1部分:如何改进精密ADC信号链设计时间。” 模拟对话,第55卷第1期,2021年2月。


Kawle, Abhilasha。 “CTSD精密ADC — 第2部分:为信号链设计人员介绍CTSD架构。” 模拟对话,第55卷第1期,2021年3月。


Kester, Walt。“MT-002:奈奎斯特准则对数据采样系统设计有何意义。”ADI公司,2009年。


致谢


作者在此向芯片评估工程师Sanjay Kuna和高级测试开发工程师Richard Escoto致以诚挚谢意,感谢他们为测试和验证固有混叠抑制所付出的努力。


作者

 

 image.png

Smita Choudhury


Smita Choudhury是ADI公司线性和精密技术部设计评估经理,工作地点位于印度班加罗尔。她拥有VLSI设计和嵌入式系统硕士学位,自2012年以来一直在ADI工作。

 

 image.png

AbhilashaKawle


AbhilashaKawle是ADI公司线性和精密技术部模拟设计经理,工作地点位于印度班加罗尔。她于2007年毕业于班加罗尔印度科学理工学院,获电子设计和技术硕士学位。

 


关键字:ADC  ADC采样  混叠抑制 引用地址:CTSD精密ADC —第3部分:实现固有混叠抑制

上一篇:CTSD精密ADC — 第2部分:为信号链设计人员介绍CTSD架构
下一篇:CTSD精密ADC—第4部分:轻松驱动ADC输入和基准电压源

推荐阅读最新更新时间:2024-10-20 13:16

CTSD精密ADC —第3部分:实现固有抑制
在CTSD精密ADC系列文章的第3部分,我们将重点阐述CTSD ADC的无混叠特性,它可在不增加任何外围设计的情况下提高抗干扰能力。第1部分 展示了一种新的基于连续时间∑-∆ DAC(CTSD)架构、易于使用的无混叠精密ADC,可提供简单、紧凑的信号链解决方案。 第2部分 向信号链设计人员介绍了CTSD技术。本文比较了现有精密ADC架构的混叠抑制解决方案背后的设计复杂性。我们将阐述一个理论,以此说明CTSD ADC架构本身固有的混叠抑制性能。我们还展示如何简化信号链设计,并探讨CTSD ADC的扩展优势。最后,我们将介绍新的测量和性能参数,以量化混叠抑制。 在声纳阵列、加速度计、振动分析等许多应用中,将会监测到目标信号带宽以外
[模拟电子]
<font color='red'>CTSD</font>精密<font color='red'>ADC</font> —第3部分:实现固有<font color='red'>混</font><font color='red'>叠</font><font color='red'>抑制</font>
ADI可增强功能和易用性无ADC问市,大幅简化驱动设计
(ADI)今日宣布推出AD7134无混叠模数转换器(ADC),可以大幅简化前端设计,加快精密DC-350kHz应用上市的时间。传统的精密数据采集信号链设计非常耗费时间,因为设计人员需要在抗混叠滤波器要求、无源元件容差、相位和增益误差,以及高速ADC驱动要求之间实现平衡。AD7134采用全新的精密ADC架构,从根本上改变了整个设计过程。新器件无需再使用抗混叠滤波器,其阻性输入大幅简化了ADC驱动设计。 AD7134是一款四通道24位精密ADC,输出数据速率的范围为10SPS至1.5MSPS。其本身具备高达102 dB的抗混叠能力,无需使用外部抗混叠滤波器,因此所需无源元件和有源元件分别减少60个和5个。相比典型的替代
[模拟电子]
ADI可增强功能和易用性无<font color='red'>混</font><font color='red'>叠</font><font color='red'>ADC</font>问市,大幅简化驱动设计
Analog Devices AD7134精密无ADC贸泽开售
专注于引入新品的全球电子元器件授权分销商贸泽电子 (Mouser Electronics) 即日起开始备货Analog Devices的AD7134精密模数转换器 (ADC)。此高性能四通道ADC固有的抗混叠能力使其无需复杂的外部抗混叠滤波器,即可抑制高达102.5 dB的信号。此ADC支持广泛的应用,包括电气测试和测量、三相电源质量分析、声纳、音频测试和用于预测性维护的状态监控。 贸泽备货的Analog Devices AD7134 ADC采用连续时间Σ-Δ (CTSD) 调制方案,消除了传统的开关电容电路采样,从而放宽了ADC输入驱动要求。该器件使用四个独立的并行转换器通道,每个通道都具有CTSD调制器、数字抽取和滤波
[测试测量]
Analog Devices AD7134精密无<font color='red'>混</font><font color='red'>叠</font><font color='red'>ADC</font>贸泽开售
技术文章—高精度SAR模数转换器的抗滤波考虑因素
简介 在物联网和云计算成为生活一部分,在行业媒体大肆宣扬之际,通过采用最先进的技术和优化设计,老式电子元件并未停止前进的步伐。其中一个例子是模数转换器,该器件现在可以超过每秒一兆次采样(MSPS)的速率实现32位分辨率,轻松通过传统的计量基准测试。 这些高精度转换器可以显示高于16位的分辨率,规定可比静态和动态特性,并且在仪表仪器和大型通用采集系统(测试、设备认证)、专业系统(医疗应用和光谱学数字成像)等专用领域以外,它们已经进入许多过程控制应用、可编程控制器、大型电机控制以及电能输配等领域。目前,几种ADC架构在精度方面不相上下;根据不同需求,具体的选择视模数转换原理、逐次逼近寄存器(SAR)以及Σ-Δ而定,在数MSPS
[物联网]
技术文章—高精度SAR<font color='red'>模数转换器</font>的抗<font color='red'>混</font><font color='red'>叠</font>滤波考虑因素
CTSD精密ADC—利用异步采样速率转换(ASRC)简化数字数据接口
CTSD Precision ADCs—Digital Data Interface Simplification with Asynchronous Sample Rate Conversion (ASRC) CTSD精密ADC—利用异步采样速率转换(ASRC)简化数字数据接口 本系列文章已突出介绍了连续时间Σ-Δ(CTSD)模数转换器(ADC)调制器环路的架构特性,这种架构能够简化ADC模拟输入端的信号链设计。现在讨论将ADC数据与外部数字主机接口以对此数据执行应用相关处理的简单但创新的方法。对任何应用而言,数字数据输出采样速率都是ADC信号链的一个关键参数。但是,不同应用有不同的采样速率要求。本文章介绍一种新型片内
[模拟电子]
<font color='red'>CTSD</font>精密<font color='red'>ADC</font>—利用异步采样速率转换(ASRC)简化数字数据接口
CTSD精密ADC—第4部分:轻松驱动ADC输入和基准电压源
CTSD精密ADC—第4部分:轻松驱动ADC输入和基准电压源,简化信号链设计 本文重点介绍新型连续时间Sigma-Delta (CTSD)精密ADC最重要的架构特性之一:轻松驱动阻性输入和基准电压源。实现最佳信号链性能的关键是确保其与ADC接口时输入源或基准电压源本身不被破坏。使用传统ADC时,为实现输入和基准电压源与ADC的无缝接口,需要复杂的信号调理电路设计——称为前端设计。CTSD ADC的独特架构特性可简化并创新这种ADC与输入和基准电压源的接口。首先,我们快速回顾一下传统ADC的前端设计。 传统ADC的前端设计 在本文中, 传感器 和 输入信号 可以互换使用,代表ADC信号链的任何类型的电压输入。ADC信号链
[模拟电子]
<font color='red'>CTSD</font>精密<font color='red'>ADC</font>—第4部分:轻松驱动<font color='red'>ADC</font>输入和基准电压源
CTSD精密ADC — 第2部分:为信号链设计人员介绍CTSD架构
本文将采用一种与传统方法不同的方式介绍连续时间Σ-Δ (CTSD) ADC技术,以便信号链设计人员了解这种简单易用的新型精密ADC技术,将其想像成一个连接了某些已知组件的简单系统。在第1部分,我们主要介绍了现有信号链设计的关键挑战,利用精密CTSD ADC,在实现高精度的同时还可保持连续时间信号完整性,从而可以显著简化这些设计。现在的问题是CTSD架构背后是什么使其能够实现这些优势? 采用传统方法解释CTSD技术概念时,都是先理解离散时间∑-∆ (DTSD)调制器环路的基本原理,然后用等效的连续时间元件来替换离散时间环路元件。虽然通过这种方法可以深入了解∑-∆功能,但我们的目标是更直观地了解精密CTSD ADC内在优势的背后原
[模拟电子]
<font color='red'>CTSD</font>精密<font color='red'>ADC</font> — 第2部分:为信号链设计人员介绍<font color='red'>CTSD</font>架构
CTSD ADC—第1部分:如何改进精密ADC信号链设计
摘要 精密信号链设计人员面临着满足中等带宽应用中噪声性能要求的挑战,最后往往要在噪声性能和精度之间做出权衡。缩短上市时间并在第一时间完成正确的设计则进一步增加了压力。持续时间Σ-Δ (CTSD) ADC本身具有架构优势,简化了信号链设计,从而缩减了解决方案尺寸,有助于客户缩短终端产品的上市时间。为了说明CTSD ADC本身的架构优势及其如何适用于各种精密中等带宽应用,我们将深入分析信号链设计,让设计人员了解CTSD技术的关键优势,并探索AD4134 精密ADC易于设计的特性。 简介 在许多数字处理应用和算法中,在过去的20年里,日益要求所有转换器技术都具有更高的分辨率和精度。通过使用外部数字控制器,借助平均和优化的滤波
[模拟电子]
<font color='red'>CTSD</font> <font color='red'>ADC</font>—第1部分:如何改进精密<font color='red'>ADC</font>信号链设计
小广播
最新模拟电子文章
换一换 更多 相关热搜器件

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved