Cadence低功耗解决方案助力凌讯科技

最新更新时间:2008-10-28来源: 电子工程世界关键字:Cadence  凌讯  低功耗 手机看文章 扫描二维码
随时随地手机看文章

      全球电子设计创新领先企业Cadence设计系统公司(纳斯达克:CDNS)今天宣布,数字广播及无线宽带通信传输领域的核心技术开发及相关应用产品提供商凌讯科技(Legend Silicon)利用Cadence®的低功耗解决方案,已成功完成一款90纳米芯片设计,并获得投片的一次成功。凌讯选择Cadence作为其65纳米及45纳米设计的首选EDA供应商, 还将采用整套Cadence Low-Power Solution。这突出了Cadence在推动和增强低功耗设计创新方面的承诺。

      使用Cadence的软件,凌讯科技成功完成了这一款有挑战性的、数百万门级90纳米DTV设计,目前已处于量产阶段。因此, 凌讯科技现得以向用户提供更加领先业界的地面数字电视解调芯片产品及解决方案。

      “利用Cadence的设计、验证和实现技术,凌讯科技可以大幅压缩设计周期,并获得芯片设计的一次成功。”凌讯科技总裁兼首席技术官杨林博士表示,“与Cadence进行紧密合,并确定其成为我们65纳米和45纳米设计的首选EDA厂商,将有利于保持并提高凌讯科技在数字广播及无线宽带通信传输领域的竞争优势,并在更短的时间期限内为客户提供更好的解决方案。”

      作为首选的EDA供应商,Cadence将向凌讯科技提供先进的EDA技术,用于其45纳米/65纳米低功耗层次化设计流程。凌讯科技还将采用基于通用功耗格式(Common Power Format ,CPF)的Cadence Low-Power Solution,它包含Incisive® Enterprise Simulator、Encounter® Conformal® Low Power、Encounter RTL Compiler全局综合、SoC Encounter™ RTL-to-GDSII系统,以及VoltageStorm®功耗分析。

      “Cadence致力于帮助客户实现创新和成功。”Cadence亚太区总裁兼全球副总裁居龙表示,“经验证明基于CPF的Cadence Low-Power Solution将帮助凌讯科技实现高级低功耗管理策略带来的功耗降低优势,同时加快上市时间、提高生产力并减少设计方法学中的风险。”

      Cadence Low-Power Solution是业界第一款将利用通用功耗格式(Common Power Format)整合逻辑设计、验证和实现技术的完整流程。 它已经在众多芯片设计和应用中得到验证。 使用该流程,设计人员实现了两倍的生产力提升和平均40%的功耗节省。

关键字:Cadence  凌讯  低功耗 编辑:冀凯 引用地址:https://news.eeworld.com.cn/news/eda/200810/article_22704.html

上一篇:宏力采用Virtuoso 6.1 PDK开发系统
下一篇:工信部:增长过快 全国多晶硅产能过剩

推荐阅读

路透社:Cadence如今有40%的收入来自系统厂商
据路透社报道:EDA供应商Cadence正在押注汽车制造商和其他芯片用户的增长,目前因全球供应短缺,包括特斯拉和苹果等公司正在开始设计自己的芯片。Cadence 和竞争对手 Synopsys和 Siemens EDA正处于芯片行业转变的中心,因为云计算提供商、软件制造商和其他传统上的芯片采购大厂,正在自己投入半导体芯片开发,以满足自身产品需求,或增加谈判筹码。特斯拉、苹果和谷歌是内部开发芯片的领导者。上个月成为 Cadence 首席执行官的 Anirudh Devgan 表示,各行各业的高管已经注意到定制芯片如何帮助产品与众不同。开发芯片的成本约为 1 亿美元,而随着人工智能的引入,开发成本正在降低,但传统半导体公司不断提高
发表于 2022-01-20
Cadence 助力新一代耳戴式设备、可穿戴设备和始终在线设备
Cadence 助力新一代耳戴式设备、可穿戴设备和始终在线设备,延长电池寿命并改善用户体验新的 Tensilica HiFi 1 DSP 以超低能耗的更紧凑尺寸,提供更高的语音和音乐处理性能,以及最佳的神经网络能力中国上海,2021年10月29日—楷登电子(美国 Cadence 公司)今日宣布推出 Cadence® Tensilica® HiFi 1 DSP,该产品可为小型电池供电设备提供突破性的音频/语音创新(如 TWS 耳塞、助听器、蓝牙耳机、智能手表和其它可穿戴设备),大幅改善用户体验。HiFi 1 DSP 的超低能耗延长了语音通信和音乐播放的持续时间,支持始终监听语音命令,并最大程度降低对电池寿命的影响。这使得小尺寸
发表于 2021-11-02
应对摩尔定律的挑战,Cadence推出Integrity 3D-IC
1965年,戈登摩尔在准备计算机存储器发展报告时,发现芯片晶体管数量的增长与时间呈现规律的正相关性,并将这一发现发表在当年第35期《电子》杂志上。他当时也许并没有想到,这是他一生中,甚至是半导体历史上最为重要的一篇论文。为了使摩尔定律更为准确,在摩尔定律发现后10年,1975年的时候,摩尔又做了一些修改,将翻番的时间从一年调整为两年。虽然摩尔经过了谨慎的修改,但他一定没有想到这个定律能够准确发展数十年之久。正是因为这个定律,“摩尔定律”带来了显著的经济学效益,芯片价格的不断下降,带动了整个信息产业的蓬勃发展。“实际上从2014年起,摩尔定律的经济曲线就已经开始停滞甚至向下了。”Cadence 公司数字与签核事业部产品工程资深群总监
发表于 2021-10-29
应对摩尔定律的挑战,<font color='red'>Cadence</font>推出Integrity 3D-IC
Cadence发布突破性新产品 Integrity 3D-IC平台,加速系统创新
Cadence发布突破性新产品 Integrity 3D-IC平台,加速系统创新业界首款应用于多个小芯片(multi-chiplet)设计和先进封装的完整 3D-IC平台内容提要:• Integrity 3D-IC平台将设计规划、物理实现和系统分析统一集成于单个管理界面中• 工程师可以利用该平台集成的热、功耗和静态时序分析功能,实现由系统来驱动的 PPA 目标• Cadence第三代3D-IC解决方案,支持超大规模计算、消费电子、5G通信、移动和汽车等广泛的应用场景中国上海,2021年10月8日——楷登电子(美国 Cadence 公司)今日正式交付全新Cadence Integrity 3D-IC平台,这是业界首款完整的高容量
发表于 2021-10-08
Cadence与三星加速开发3纳米混合信号设计
楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日宣布,与 Samsung Foundry 合作开发已经验证的 Mixed-Signal OpenAccess 工艺设计开发包(PDK)技术文件,支持从 28FDS 到基于 GAA 的 3 纳米工艺等三星制程技术。Mixed-Signal OpenAccess PDK 可以确保 Cadence® 的定制化工具和数字设计工具在三星工艺技术环境下无缝运行,帮助双方共同客户缩短产品上市时间。Mixed-Signal OpenAccess  PDK 将提高数据中心、网络、5G、移动、工业及汽车应用混合信号设计的生产效率。与面向三星工艺技术的 Mixed-Signal
发表于 2021-09-10
Cadence宣布任命新CEO,陈立武或任职执行董事长
 7月28日,楷登电子(Cadence公司)宣布,现任Cadence公司首席执行官陈立武将于2021年12月15日出任公司执行董事长,并由Anirudh Devgan担任公司CEO。Devgan加入Cadence董事会的决议将于2021年8月2日生效。董事会主席John Shoven被任命为首席独立董事,将于2021年 12月15日生效。陈立武和Anirudh Devgan将继续紧密协作,延续公司连续4年的强劲增长和业务成绩。楷登电子官方消息显示,2009年,陈立武出任Cadence CEO,推动关键的企业文化转型,将公司植根于飞跃式创新文化,不断满足客户需求。在其领导下,Cadence成功推出一系列高度创新的产品
发表于 2021-07-29
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 数字电视 安防电子 医疗电子 物联网

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved