据外媒报道,半导体解决方案开发商OMNIVISION宣布推出用于汽车环视系统(SVS)、后视系统(RVS)和电子后视镜的3 MP分辨率片上系统(SoC)OX03D的新系列OX03D4C。该全新SoC可为汽车OEM厂商提供1MP升级到3MP的无缝路径,同时在1/4英寸光学格式中保持高性能、低功耗和最小的2.1μm像素尺寸。该OX03D4C具有完全集成的图像信号处理器(ISP),能够实现140dB的高动态范围(HDR),并包括下一代色调映射算法以及业界领先的LED闪烁抑制(LFM)性能。
(图片来源:OMNIVISION)
OMNIVISION汽车营销总监Andy Hanvey表示“客户需要查看应用程序时具有更高性能的解决方案。OX03D4C为首批上市产品,虽体积小巧,但功能丰富。我们的OX03D SoC可使汽车OEM客户从1MP过渡到3MP,并保持与上一代解决方案相同的光学格式和机制,从而加快高需求SVS摄像头的上市时间。”
OMNIVISION的OX03D4C在单个封装中包含像素阵列ISP。该产品经过优化可在整个汽车温度范围内提供理想的性能。该SoC具有105dB无运动HDR,总范围为140dB,并同时提供HDR和LFM,此外还包括用于高对比度图像的下一代色调映射算法,支持多种CFA模式,并且可以同时输出YUV和RAW处理流。该OX03D4C提供四个屏幕显示覆盖层,用于驾驶员指南,以及失真校正,以拉直具有宽视角的镜头的任何弯曲边缘。其功耗低于500 mW,因此可以使用塑料外壳以减轻重量并降低成本。
所有功能均内置于可用于汽车查看应用的最小摄像头模块中。该SoC采用a-CSP™封装,使得超小摄像头可安装在狭窄空间中。而图像传感器建立在OMNIVISION的PureCel®Plus-S堆叠芯片技术之上,该技术将图像传感器阵列与图像传感器处理管道分开。这种配置可支持额外的系统功能并提高传感器性能,同时与非堆叠传感器相比能够实现更小的占地面积。因此,采用PureCel®Plus-S技术构建的传感器能以最小芯片尺寸提供一流的图像质量和高性能。
关键字:OMNIVISION SoC
引用地址:
业界首款 OMNIVISION推出超低功耗汽车摄像头3MP分辨率的SoC
推荐阅读最新更新时间:2024-11-03 06:25
台积电22nm ULP/ULL平台的主流移动和物联网设备SoC设计
Arm宣布旗下Arm®Artisan®物理IP将应用于台积电基于Arm架构的SoC设计22nm超低功耗(ULP)和超低漏电(ULL)平台。台积电22nmULP/ULL技术针对主流移动和物联网设备进行了优化,与上一代台积电28nm HPC+平台相比,在提升基于Arm的SoC性能的同时,更显著降低功耗和硅片面积。 “本次发布的下一代工艺技术能够以更低的功耗、在更小的面积上满足更多的功能需求,”Arm物理设计事业群总经理Gus Yeung指出,“Artisan物理IP与台积电22nmULP/ULL技术的设计和制造成本优势相结合,将为我们双方的合作伙伴带来立竿见影的每毫瓦运算性能提升及硅片面积缩减两方面优势。” 针对台积电22nm
[物联网]
FPGA厂商加快进入SOC处理器市场 ,Altera提出虚拟目标概念
FPGA厂商进入ARM Cortext A9处理器主导的SoC领域的步伐正在加快。在Xilinx发布集成双核ARM Cortext A9的处理器Zynq半年后,日前Altera也发布了其集成双核Cortext A9处理器和FPGA的SoC产品细节,虽然这早是意预之中,但是Altera此次发布时玩了一个叫做开发虚拟目标的概念,与老对手打了一个差异化战争。
与Xilinx给此类产品命名为非凡的“Zynq”不同,此次Altera发布SoC时并没有新命名,就直接称为SoC FPGA,并表示会出现在两类器件中:一类是28nm Arria V,一类是Cyclone V,而在高端的Stratix V中暂时不会出现这种SoC类器件。Alter
[嵌入式]
集成电路的代步工具——EDA 和设计方法学
EDA(电子设计自动化——Electronic design Automation),也就是早期的IC CAD(IC计算机辅助设计——IC Computer Aided Design),经历了第一代的LE(版图编辑——Layout Edit)、第二代的门阵列、标准单元的P&R(布局布线——Placement & Routing),第三代的Synthesis(逻辑综合),有效地提高了设计效率,减少了设计失误,提高了优化水平,使得IC 的设计能力得以跟踪工艺水平的提高。 IC 的优化设计面对的是NP 难题,也就是随着集成规模的增加,IC 设计的难度将以非多项式增加,一般是指数,甚至是阶乘增加。IC 集成度是以Moore 定
[模拟电子]
e 络盟推出德州仪器参考设计,以简化 Xilinx MPSoC、SoC 和 FPGA
中国上海,2018年5月9日—全球电子元器件与开发服务分销商e 络盟推出两款德州仪器参考设计,为Xilinx® Zynq® UltraScale+™MPSoC系列产品的客户提供支持,让他们可以更轻松地运用这些设备开发电源解决方案,加速其创新应用开发。 这些参考设计为可扩展电源,可为基于 FPGA 的 Xilinx Zynq UltraScale+ 系列MPSoC器件供电。有了它们,客户在完全了解其电源需求之前即可轻松进行原型设计。这些设计从标准直流电源接收电力,并通过明确的Samtec插座端子板连接方式向 Xilinx 芯片组和 DDR 存储器的所有导轨供电。 适用于 Xilinx Zynq UltraScale+ZU2CG−
[半导体设计/制造]
SMP 支持MIPS-Based SoC 上的Android平台
美普思科技公司(MIPS Technologies, Inc., 纳斯达克代码:MIPS)宣布其对称多处理(symmetric multiprocessing ,SMP)可支持运行在MIPS-Based™ 多内核SoC 上的Android™ 平台。现在,采用MIPS32TM多线程与多处理内核的MIPS授权客户已能够将丰富的网络与多媒体内容带到具有Android平台的智能手机。 现今的消费者越来越期望智能手机和其它先进移动设备能拥有更多的先进功能,这样SMP能为SoC开发人员提供必要的高性能,但同时又保持最低的功耗。智能手机需要能够同时进行网页浏览、语音电话、下载和其它功能等多项任务。有了SMP的支持,Android操
[嵌入式]
基于开源微处理器OR1200的嵌入式SoC设计
RISC是一种执行较少类型计算机指令的微处理器,起源于80 年代的MIPS主机(即RISC 机),RISC机中采用的微处理器统称RISC处理器。这样一来,它能够以更快的速度执行操作(每秒执行更多百万条指令,即MIPS)。因为计算机执行每个指令类型都需要额外的晶体管和电路元件,计算机指令集越大就会使微处理器更复杂,执行操作也会更慢。RISC微处理器不仅精简了指令系统,采用超标量和超流水线结构;它们的指令数目只有几十条,却大大增强了并行处理能力。如:1987年Sun Microsystem公司推出的SPARC芯片就是一种超标量结构的RISC处理器。而SGI公司推出的MIPS处理器则采用超流水线结构,这些RISC处理器在构建并行精简指令
[电源管理]
选择SoC还是SiP?无线芯片设计公司天平倾向SiP
由于 SoC 的设计周期延长等因素,系统级封装(System-in-Package,SiP)技术已经开始作为某些无线应用的高级设计方案而对SoC方案形成了挑战。 在无线通信联盟的一次会议上,来自三家分别专注于 Wi-Fi , UWB 和 WiMAX 的芯片设计公司的三位代表在发言中表示,SoC和SiP之间的选择仍然是一件令人头痛的事情。但是,由于很多SiP的制造和设计工具都在不断改进,当需要缩短开发周期,当要用到某个先进的IC制程技术节点时或系统集成了多种无线电时(如手机、Wi-Fi和蓝牙),以及当硅中的协议不符合标准时,SiP都可以作为一个可行的选项。 Wi-Fi芯片厂商Atheros Communic
[焦点新闻]
集成的半导体光电智能探测器SOC研究
1 序言 本文所讨论的智能探测器,是一种集成的半导体光电探测器。它与传统的半导体光敏器件相比,最为明显的特点是系统集成,即将硅光电二极管与信号的放大、处理电路及输出电路集成在一个芯片上,使得整个系统的可靠性明显提高,体积大大减小,功耗和噪声也大幅度减小,在批量生产的前提下,成本也较为低廉。它的另一个特点是技术含量较高,表现在:第一,需要设计一套CMOS兼容集成工艺流程,使它既能制造出合乎要求的光电二极管又能制造出CMOS模拟和数字电路。第二,工艺要求高。因为光电二极管阵列和外围读放电路集成在同一个芯片上,任何一部分出问题就会导致整个芯片报废。因此,要求较高的成品率和工艺水平。第三,芯片要求设计精度较高,速度较快。在
[安防电子]