Open-Silicon、MIPS等携手实现超过 2.4GHz 的 ASIC处理器

发布者:电路狂想曲最新更新时间:2010-09-28 来源: EEWORLD关键字:MIPS  ASIC处理器 手机看文章 扫描二维码
随时随地手机看文章


      美普思科技公司(MIPS Technologies, Inc., 纳斯达克代码:MIPS)携手Open-Silicon, Inc.和 Dolphin Technology 流片成功典型条件下超过 2.4GHz 的高性能 ASIC 处理器。这一针对台积电参考流程签核条件时序收敛评估的成果,将成为有史以来最高频率的 ASIC 处理器之一,彰显了公司构建基于高性能处理器系统的业界领先技术。这种高性能 ASIC 处理器是 65nm 的后续测试芯片,1.1GHz 的测试芯片是去年年底由 Open-Silicon 和MIPS 科技公司携手推出的。

      该器件内置了MIPS32TM 74Kf™ 处理器内核,它是一款采用高性能集成浮点单元(FPU)、DSP 扩展、32K L1 指令及 32K L1 数据缓存和片上 8K PDtrace™ 内存缓冲器的超标量、无序 (Out of Order, OoO)CPU。MIPS32 74KTM 内核是一款有 15 级流水线的完全可合成、可授权 IP 内核,可实现最高频率,并广泛应用于高端数字消费设备、机顶盒和家庭网络解决方案。与前一代 65nm 设计相同,RTL 设计是由 MIPS 完成,采用 Dolphin 存储器,部署是由 Open-Silicon 完成的。台积电采用 CyberShuttleTM 原型方案构建了制造设备。

      为了最大限度提高性能,Open-Silicon 采用其 CoreMAXTM 技术扩展了特定设计库。为了实现该设计,Open-Silicon 创建了159 个新的 LVt 单元、147 个 RVt 和 147 个 HVt 单元,专门优化 MIPS 74Kf 内核和 FPU 内的关键路径。其他先进的物理设计技术包括 Open-Silicon 经验丰富的处理器布局、采用有用偏移(useful skew)的时钟树合成和时序驱动布局优化。Cadence® EDA 布局工具被用来实现物理设计。

      Open-Silicon 的总裁兼首席执行官 Naveed Sherwani 博士表示:“Open-Silicon、MIPS 科技公司和 Dolphin Technology 合作开发了目前为止最快的 ASIC 处理器,彰显了我们的联合设计能力和模型优势。处理器性能优化是新一代衍生 SoC 和 ASIC 的重要要求。我们将继续投资于我们包括 MAX 技术的处理器设计能力,为我们的客户提供最佳的定制芯片。”

      MIPS 科技公司总裁兼首席执行官 Sandeep Vij 表示:“我们广泛授权的应用于数字家庭、宽带和无线网络市场的 74K 内核提供了唯一具有 15 级流水线的可授权 CPU IP 内核,并提供了我们目前的产品组合中最高的单核性能。74K 内核是在 40nm 测试芯片上展现最高端性能的理想选择。我们非常高兴在 MIPS 科技公司、Open-Silicon 和 Dolphin 的共同努力下,实现了超过 2.4 GHz 的性能。我们相信这一设计成果在 40nm 甚至 28nm 工艺的其他 IP 上也具有频率优势。”

      Dolphin Technology 的首席执行官 Mo Tamjidi 表示:“Dolphin Technology 十六 年多来一直是硅 IP 的领先供应商,一直致力于帮助我们的合作伙伴和客户实现甚至超越他们的设计目标。在 40nm 工艺下实现超过 2.4 GHz 的性能彰显了Dolphin、MIPS 和 Open-Silicon 团队丰富的经验。”

关键字:MIPS  ASIC处理器 引用地址:Open-Silicon、MIPS等携手实现超过 2.4GHz 的 ASIC处理器

上一篇:黄仁勋:ARM将埋葬传统x86 PC
下一篇:适用于嵌入式系统的AES加密IP核设计

推荐阅读最新更新时间:2024-05-02 21:09

龙芯扩股10亿破局 欲入股芯片巨头MIPS
  曾打算出走天津的龙芯,去年年底被10亿元资金“截留”在北京后,近日有了新动作。    日前,《每日经济新闻》记者从龙芯内部人士处获悉,龙芯中科将收购美国CPU厂商MIPS(美普思)20%的股权,并派驻一名龙芯代表出任 MIPS公司董事。    10亿新图谋    去年年底,龙芯知识产权所有者中国科学院计算技术研究所、中科院计算所龙芯项目产业化运作平台北京龙芯中科技术服务中心有限公司(以下简称龙芯 中科)、龙芯项目生产与推广平台江苏中科梦兰电子科技有限公司、北京中关村科技创业金融服务集团有限公司、北京神州龙芯集成电路设计有限公司等9家单位共 同签署了《关于推动龙芯产业化的战略合作框架协议》,意欲以龙芯中科为运作平台,对
[半导体设计/制造]
GCT采用MIPS模拟IP开发WiMAX™芯片
      为数字消费、家庭网络、无线通信和商业应用提供业界标准架构、处理器和模拟IP的领导厂商 MIPS 科技(MIPS Technologies, Inc)宣布,全球领先的移动WiMAX™ 解决方案供应商GCT半导体公司(GCT Semiconductor)已采用MIPS科技先进的模拟前端(Analog Front End,简称 AFE)支持其针对WiMAX和WiFi连接的高度整合的单芯片和芯片组解决方案。用于无线宽带通信的多项MIPS® AFE现已整合到GCT半导体的产品中,并已开始出货。最近,GCT半导体又为其产品组合新增了一项MIPS科技的AFE。     GCT半导体公司产品开发副总裁Larry Dano表示:“M
[网络通信]
MIPS宣布开源,对中国集成电路产业影响几何?
日前,Wave正式宣布即将开放MIPS架构(ISA),为全球的半导体企业、开发人员及高校提供免费的MIPS架构,供其开发下一代SOC。MIPS架构开放计划将为所有参与者免费提供最新的32位和64位 MIPS架构,且不产生架构授权费和版权费,同时也为所有MIPS架构的使用者提供其在全球范围内几百项现有专利的保护。 Wave AI-IP事业部总裁 Art Swift说到:“多年来我参与及见证了技术架构开放趋势的发展,由社区主导的技术创新已经成为一种技术创新的主流趋势。但至今为止,真正意义上符合行业标准、受专利保护且已被大量验证的RISC开放架构还没有发生。现在,我们宣布即将开放MIPS架构,同时我们诚挚地邀请全球同仁一起加入我们这一激
[半导体设计/制造]
<font color='red'>MIPS</font>宣布开源,对中国集成电路产业影响几何?
AMD、Google角逐应用处理器厂商MIPS
    一直享有盛名的应用处理器厂商MIPS近况不佳,正在寻求“卖身”,而在可能的买家中,高通、博通都广为看好,而根据BSN网站获得的消息,AMD已经盯上了MIPS,搞定了就将成为该公司收购ATI之外的又一大笔大买卖,只不过AMD还得面临一个势头凶猛的互联网巨头——Google。     AMD是全球第二大微处理器厂商,想收购MIPS当然在情理之中。事实上,双方的关系还挺密切,早在2002年的时候AMD就宣布采纳MIPS 64位处理器架构技术:MIPS64 ISA指令集。AMD后来在64位计算上混得风生水起,MIPS的技术应当功不可没。     如果能够得到MIPS,AMD无疑可以增强自己在低功耗处理器市场上的竞争力,一方面进一步与
[手机便携]
Imagination发布高效的 MIPS I-class I6400 CPU 系列产品
Imagination Technologies 发布高效的 MIPS I-class I6400 CPU 系列产品,这是第一款结合 64 位架构与硬件虚拟化技术的 IP 内核,通过多线程、多核与多集群一致处理(multi-cluster coherent processing)技术,能提供可扩展的性能。I6400 杰出的特性组合以及性能/功耗/面积的领先优势,使其遥遥领先于竞争产品,并能协助客户打造出具备相同性能、但面积更小的内核,或是相同面积、但速度更快的内核。 MIPS Warrior I-class 处理器内核已为主流的 64 位应用设立新的标准,这些应用包括嵌入式、移动、数字消费、先进通信、网络和存储 —— 这是单一MIP
[单片机]
MIPS和SAI携手展示多线程技术为LTE 系统带来的性能效益
为数字家庭、网络和移动应用提供业界标准处理器架构与内核的领导厂商美普思科技公司 (MIPS Technologies, Inc) 和为全球移动无线市场提供安全无线通信技术的领导厂商SAI Technology 今天共同宣布,当在用户终端设备上以 MIPS 多线程技术运行 SAI的 LTE 协议栈时,针对不同的数据封包尺寸可获得超过 65% 的性能提升。该结果显示采用两个线程,或者虚拟处理单元(VPE),能比单线程大幅改善智能手机和平板电脑等移动设备中的基带处理效率。 对现今许多智能联网设备来说,采用多核技术来达到所需的高性能与服务质量(QoS)是一种常见的做法。但是多核设计需增加硅面积和功耗。因此许多应用会采用多线程技术作为另一
[网络通信]
嵌入式MIPS32 M4K处理器内核SRAM接口应用
在微控制器尺寸和成本的限制下,M4K内核内部不支持指令高速缓存(I-cache)或数据高速缓存(D-cache)的标准功能。本文重点讨论的一个内容--SRAM接口,这是MIPS32 M4K内核的一个标准功能。 M4K内核SRAM接口基本描述 M4K内核SRAM接口是M4K内核的通用高速存储器接口。它可为指令存储器和数据存储器路径提供低延迟接口,支持单周期和多周期存储器存取。必须指出,SRAM接口不能直接与外部存储器件连接,若要实现外部存储连接,需使用一个外部存储控制器。必须使用固定映射表(FMT)和SRAM接口,以提供完整的存储器控制逻辑。一种是置于CPU与主存间的高速缓存,它有两种规格:一种是固定在主板上的高速缓存(Cache
[单片机]
嵌入式<font color='red'>MIPS</font>32 M4K处理器内核SRAM接口应用
基于MIPS处理器和RTAI的数控系统中调度抖动的研究
1 前言 目前,国内外的数控系统大多采用X86体系结构的CPU,主要是因为X86体系结构上拥有丰富的应用软件,开 发环境和技术积累,可以在一定程度上缩短数控系统的开发周期.但X86体系结构也有其自身的缺点,比如其指令集体系结构过于复杂,成本高.而且X86技术一直被国外的几家大公司所垄断,将其应用在数控系统这样的战略资源上,存在一定的安全隐患. M1PS体系结构具有灵活开放,成本低的优点,在工业控制、网络、通信、多媒体娱乐等领域得到了广泛的应用.我国已经研制出了具有自主知识产权的MIPS通用CPU.因此将MIPS结构的CPU应用在数控系统上,不仅可以降低数控系统的成本,还增加了数控系统特别是高档数控系统国产化的水平. 实时
[嵌入式]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved