基于FPGA的视频传输流发送系统设计方案

发布者:sokaku最新更新时间:2011-01-19 关键字:ASI  编码  发送系统 手机看文章 扫描二维码
随时随地手机看文章

   1 引言

  在目前的广播电视系统中ASI接口是使用非常广泛的一种接口形式,该接口随同SPI一起被欧洲电信标准化协会(ETSI)制订,以使不同厂家生产的MPEG2单元可以方便地进行互联。本设计方案以FPGA为核心器件,制作出了SPI-ASI接口转换器。这套方案成本较低,利用FPGA的可编程性,硬件的升级较容易。

  2 系统结构和功能分析

  2.1 DVB-ASI介绍

  一般的Mpeg2编码器的输出和解码器的输入都是标准的并行11位信号,处理简单而且扩展性强,符合SPI(Synchronous Parallel InteRFace)信号接口。传输SPI信号,在传输链路上是LVDS技术和25根管脚连接的,因此具有连线多、复杂,传输距离短,容易出现错误等缺点,而且,SPI的热插拔性能也较差。

  ASI是个串行传输协议,TS流以串行的方式传输,为了保证接收端能正确恢复出TS流DATA数据,发送端需要插入同步字K28.5。ASI协议中没有PSYNC、DVALID和CLOCK信息,因此,在接收端需要根据TS流的同步字节0x47,由外部逻辑合成这3个信号。

  ASI传输流可以发送不同数据速率的Mpeg2数据,但传输速率恒定,为270Mbps。因此ASI可以发送和接收不同速率的Mpeg2数据。ASI传输系统使用分层结构描述,最高层、第2层使用MPEG-2标准ISO/IEC 13818-1,第0层和第1层是基于ISO/IEO CD 14165-1的FC纤维信道。FC支持多种物理传输媒介,本方案选用同轴电缆传输。

  2.2 DVB-ASI信号发送系统结构

  为了在编、解码器和传输设备之间能正确传递数据,本方案以FPGA(Altera公司的EP1C6T144C8)为核心器件,在SPI和ASI信号之间进行转换。原理如图1所示。其中,27MHz时钟作为系统时钟,为FIFO、8B10B编码和并串转换提供时钟源信号。由于SPI接口采用LVDS电平传输数据,从DB25-F头输入的并行信号,首先需要进行LVDS->TTL电平转换,得到SPI接口定义的DATA、PSYNC、DVALID和CLOCK并行信号。丢弃PSYNC和DVALID信号,将DATA和CLOCK信号直接连接到FIFO的输入端。外部逻辑控制着FIFO的读,从FIFO读出的数据送给8B10B编码模块进行编码转换,并以270Mbps的速率输出串行数据。其中,270MHz时钟由27MHz系统时钟通过锁相环产生。串行信号电气特性为差分的PECL电平,经过1:1的变压器隔离后,由BNC头输出。

图 1 SPI转ASI模块原理图

  FIFO的写入时钟即为TS流的字节时钟CLOCK,而读出时钟为固定值27MHz。采用不同的FIFO读逻辑,可以产生突发或连续两种ASI输出模式。本方案中,FIFO、FIFO的读写控制逻辑、8B10B编码以及并串转换均由FPGA 实现,ASI输出为突发模式。

  在ASI的编码过程中,只需将MPEG2的八位数据和一位TS码率传输时钟输入到FPGA。在本方案中,TS格式为188个字节,因此数据有效信号DVALID一直为高,FPGA忽略这个信号,只管接收TS码流数据,而不用关心TS码流的同步头。PSYNC帧同步信号则作为FIFO读入的控制信号。FPGA将接收到的数据以TS码率时钟写入FIFO,当FIFO半满时,FPGA接收到FIFO的半满信号,然后FIFO控制逻辑发出FIFO可读信号,编码模块以以27Mbps读取FIFO中的数据;当计数器计数到编码模块读取了一定数量(188个读FIFO信号周期)的FIFO数据,则发送FIFO不可读信号,防止FIFO读空。

  在FIFO不可读时,向ASI码流中填充K28.5以维持270Mbps的固定传输速率。最后串行数据经过驱动就可用同轴电缆传送出去。本方案中,K28.5的插入方法选择在每个传输包前必须有至少两个同步字(K28.5字符),这符合ASI的传输规定。

      3 系统各结构的实现方法

  3.1 信号输入

  在ASI的编码过程中,只需将Mpeg2传输流的八位数据和一位TS码率传输时钟输入到FPGA。在本方案中,TS数据通过富士通的专用ASIC芯片MB86391产生。由于控制MB86391产生的TS格式为188个字节,因此数据有效信号DVALID一直为高,FPGA忽略这个信号,只管接收码流数据,而不用关心TS码流的同步头。PSYNC帧同步信号也一样忽略,只是需要从帧同步信号拉高开始,FPGA将接收到的数据以TS码率时钟写入FIFO。

  3.2 FIFO模块

  FPGA在搜索到188字节包长的包头0x47后开始将数据写入FIFO,同时监测FIFO的半满信号HF, 若半满则将FIFO的读使能信号抬高, 而此时从FIFO读出数据给8B/10B编码模块完成编码。读数据时,由FPGA对FIFO的读信号的时钟脉冲计数,计到188个后,将FIFO的读使能拉低,并判断FIFO是否半满。此时FPGA将不再发出读FIFO信号, 而是在每个时钟的上升沿插入一个K28.5同步字, 待发现FIFO半满信号HF出现后, 再次将FIFO的读使能抬高,并保持188个读FIFO信号周期,如此反复。由于FPGA时钟引脚接一个27MHz的外部时钟, 而在每个时钟的上升沿, 不是输出正常数据就是同步字, 所以不管FIFO是否有数据提供给后端的8B/10B编码器,FPGA最终都将送出固定的270Mbps的串行数据,构成DVB-ASI的标准数据格式。

  3.3 8B/10B编码模块

  8B/10B编码模块是ASI接口转换的核心之一。DVB-ASI数据编码层的传输规约包括串行编码规则、专用字符和差错控制。它采用DC平衡的8B/10B传输码。这种码把每一个8bit数据字节变换成符合直流平衡特性的10bit码字。这种码通过无效传输码点和“运行”的不均衡性来提供差错校验。作为超出对数据字节进行编码需要的额外码点,规定了专用字符。

  系统以字节同步的方式接收MPEG-2传送包,接收的参考时钟是采用固定的27MHz的时钟频率。接着,对字节进行8B/10B编码,对出现的每一个8bit字节产生一个10bit的字,使这些10bit字通过以固定输出比特率270Mbps工作的并/串转换。

  将8B/10B编码划分为3个模块实现,较好地反映了8B/10B编码的特点,实现流程清楚,容易编写代码。具体实现步骤为: ① 判断是特殊字符还是数据; ② 若是特殊字符(3B4B),根据RD极性直接取值; ③ 若是数据,根据RD极性和前一个10bit模块的编码情况确定当前6 bit的取值; ④ 根据当前6 bit编码值确定当前4 bit的编码取值。⑤ 将当前6 bit编码和当前4bit编码组成当前10bit编码输出。

  3.4 并串转换模块

  在完成8B10B编码以后,将信号送至并串转换模块转换为串行数据流,通过270MHz时钟将串行信号送出,ASI接口采用两线差分方式进行串行数据传输。

      4 测试结果

  首先对ASI发送系统进行功能仿真,仿真平台为ModelSim6.0,本设计中,ASI发送系统的输入输出的仿真波形如下图所示:

图 2 ASI发送系统的仿真波形

  仿真结果表明,输入信号与编码信号之间顺序相差一个码元周期,输出抖动被完全消除。

  本文中的ASI接口测试由Honeywell公司的摄像头、自行研制的MPEG2编码板(视频压缩芯片为MB86391)、MPEG2解码器、显示器构成,如图3所示。

图 3 系统组成

  ASI发送测试为:Honeywell公司的摄像头和自行研制的MPEG2编码板输出符合MPEG2标准的TS流,通过标准SPI口送给本文的ASI转换系统的SPI输入,而经SPI到ASI的转换,通过BNC接头的有线电缆送给解码器的ASI口输入,解码后的视频输出送给显示器,连续播放数十小时,图像清晰且显示正常无误。

  实验结果证明,采用本文方法设计的ASI发送系统,符合标准ASI接口规范,能有效可靠的实现SPI-ASI的编码功能和高速串行数据流的发送功能。

  5 结语

  本文作者创新点: 在分析ASI发送系统机理的基础之上,提出一种使用FPGA完成ASI发送系统的实现方案,并使用VHDL语言在Altara的FPGA上实现了硬件电路,仿真结果和实际测试完全正确。该方案层次分明、结构简洁、编码速度快、输出抖动小,与现有的使用专用芯片CY7B923的方法相比,具有更大的灵活性,为高速ASI数传的应用前端提供了条件。

关键字:ASI  编码  发送系统 引用地址:基于FPGA的视频传输流发送系统设计方案

上一篇:一种多开关结构的固态功控系统的设计开发
下一篇:嵌入式中基于Qt/Embedded的键盘接口设计

推荐阅读最新更新时间:2024-05-02 21:15

64核AMD EPYC Rome实现了全球首个实时8K HEVC编码
近日,Beamr Imaging声称通过使用基于其新罗马架构的AMD旗舰服务器CPU的单个EPYC Rome 7742,实现了世界上第一个实时8K HEVC编码。 单个64核EPYC 7742采用7nm工艺和Zen 2微架构(Ryzen 3000中的相同类型的核心),以每秒79帧的速度实时了10bit HDR 下的8K实时编码。 Beamr Imaging评论道,这是软硬件平台的一次巨大成就。Epyc 7742是世界上第一个采用标准通用插槽的64核x86 CPU,而Beamr编码软件则设计用于所有64个核心。从消费者到服务器应用程序,并行化是核心数量越来越大的CPU的一个重要问题,因此很高兴看到7742可解决这些问题。 随着8K显
[家用电子]
基于AVR和FPGA高精度数字式移相发生器的设计
1引 言   语音编码算法利用语音信号的冗余信息及某些人耳不敏感的信息,可以在低比特率上获得较高质量的重建语音,压缩编码一直是通信中的关键技术。语音信号研究者们一直在寻求一种在保持语音质量不显著下降的情况下使语音信号的编码比特率最小的方法,特别地,低比特率语音编码体制(比特率在4.8 kb/s以下)因其广泛的需求而得到研究者的重视。   语音编码器的性能常常用比特率、延时、复杂度和质量4个属性来进行衡量,因此,在分析语音编码器的性能时,主要应该考虑这些属性。值得注意的是,这些属性之间不是孤立的,而是相互紧密联系的,例如,低比特率的编码器一般比高比特率的编码器有更大的延时、更高的算法复杂度和较低的语音质量。因此在对各种编码算法进
[嵌入式]
奥地利微电子推新型增量式、线性磁编码
奥地利微电子公司今天发布两款高性能线性霍尔传感器 IC AS5304 和 AS5306 ,扩展了其磁传感器产品系列。 AS5304 和 AS5306 具备奥地利微电子磁编码器系列的新型特性,可满足线性和离轴运动检测的应用需求。这两款器件在上电或运行时无须通过主控制器进行配置或校准,可为运动控制应用提供便捷的解决方案。新型线性磁编码器 IC 适合于医疗、工业或消费类产品等多种运动检测应用。 奥地利微电子工业及医疗事业部市场总监 Matjaz Novak 表示:“采用传统光学编码器的运动控制系统,其测量性能及可靠性会受到污垢、灰尘等污染物的严重影响。而 AS5304 和 AS53
[工业控制]
奥地利微电子推新型增量式、线性磁<font color='red'>编码</font>器
Vishay推出的新款磁性编码位移传感器
宾夕法尼亚、MALVERN — 2017 年 8 月10 日 — 日前,Vishay Intertechnology, Inc.(NYSE 股市代号:VSH)宣布,推出新的磁性位置传感器---RAME027,其精度可与霍尔效应器件媲美,而且有更高的可靠性和更好的耐久性。一次可编程(OTP)的Vishay Sfernice RAME027在25℃下的精度为±0.33%,高度只有27mm。典型应用包括国防和工业用的操纵杆、电动执行器、机械工具、纺织品制造、铣床和机器人。 可靠的性能和结构,使RAME027成为强振动和冲击等严苛工况的理想解决方案。Vishay可以根据客户的特殊机械尺寸、输出SSI、精度和分辨率、功能强化、针对EMC
[传感器]
Vishay推出的新款磁性<font color='red'>编码</font>位移传感器
以89C51单片机为核心器件的自动控制系统编码译码显示实验电路设计
引 言 在日常数字逻辑电路实验中编码译码显示实验电路是编码、译码、显示三个电路的综合运用, 在数字逻辑实验电路中具有重要的地位, 在实验的过程中, 时常会出现显示结果的抖动, 经研究出现这种现象主要原因是:编码电路的编码信号输入采用手工拨盘方式, 产生的编码输入信号往往不稳定; 另外, 电路控制性能较差,不能达到自动复位, 为此有必要对现有电路进行改进,在电路的设计上采用89C51 单片机为控制电路制作而成, 自动提供稳定编码输入信号, 显示结果稳定性和电路控制性能大大提升, 提高了教学实验质量。 1 编码译码显示实验电路的基本结构 编码译码显示电路的基本结构如图1 所示, 主要由控制电路、编码信号发生器、编码译码显示电路等组
[单片机]
以89C51单片机为核心器件的自动控制<font color='red'>系统</font><font color='red'>编码</font>译码显示实验电路设计
基于FPGA的LTE系统中转换预编码的设计
  摘 要: 在比较已有FFT实现方法的基础上,提出一种基于FPGA的通用FFT处理器的设计方案。这种FFT实现结构根据不同的输入数据长度动态配置成相应的处理器,可以支持多种基数为2、3、5的FFT计算,硬件资源得到了优化,处理速度及数据精度满足LTE系统中SC-FDMA基带信号的生成要求。   LTE所选择的上行传输方案是一个新变量:SC-FDMA(单载波-频分多址)相比于传统OFDMA其优点是既有单载波的低峰均功率比(PAPR),又有多载波的可靠性。在上行链路这点特别重要,较低的PAPR可在传输功效方面极大提高移动终端的性能,因此可延长电池使用寿命。代表LTE物理上行共享信道(PUSCH)的基带信号产生过程如图1所示 。
[嵌入式]
基于FPGA的LTE<font color='red'>系统</font>中转换预<font color='red'>编码</font>的设计
TD-SCDMA系统中AMR语音编码器的实现
  0 引 言   在语音编码领域中,随着传输、处理、存储等各种信息量的巨增,信息的压缩处理已成为迫切的要求,基于新的网络和新的要求,无论是从节省传输频带资源,还是保持线路通信的高效率等方面来看,研究采用各种可变速率语音编码技术的系统都有重要意义。目前为了适应此需要提出了AMR(adaptivemulti-rate)概念,即自适应话音编码器。基于带宽的考虑可分为AMR- NB(AMRNarrowband)和AMR-WB(AMRwideband)。对于AMR-NB,语音通道带宽限制为3.7 MHz,采样频率为8 kHz,而AMR-WB为7 MHz的带宽,采样频率为16 kHz,但考虑语音的短时相关性,每帧长度均为20 ms。这2
[测试测量]
一种新型编码芯片及其驱动程序的设计方案
    摘 要: 介绍了C-Cube公司的处理器型芯片DVxper-II的内部结构、功能及其特点,提出了将DVxpert-II集成于一块PCI插卡上的设计方案,并论述了编码器虚拟驱动程序的实现方法。     关键词: DVxpert-II芯片 PCI总线 VxD     目前,电视节目的拍摄、制作、传输到播出正在实现数字化。MPEG视频音频编码标准的出现,解决了电视信号数字化后信息量过大而信道带宽有限的问题,加上数字视频硬件方面的产品不断进步,促进了各种数字视频产品的推出,这一切都预示着电视广播全面步入数字化的时代。数字电视产品的开发不仅能给观众带来高品质画面和音响效果的享受,而且MPEG-II视频音频压缩的ATM
[手机便携]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved