处理器外接SDRAM的控制技术介绍

发布者:BlissfulMoon最新更新时间:2011-05-05 关键字:处理器  外接SDRAM  控制技术 手机看文章 扫描二维码
随时随地手机看文章

  现代的处理器(SoC)或DSP都内建有内存控制器,它是外部SDRAM、FLASH、EEPROM、SRAM……等内存的控制接口。但不同处理器内部的内存控制方式都不尽相同,而且它们的控制程序大部分都位于开机程序内,皆属于汇编语言,所以常令人不知所云。

  SDRAM的规格

  现代的处理器并不需要额外的外部器件,就可以直接将外部内存连接至处理器的脚位上。但是,在选择SDRAM时,还是必须考虑下列几项因素:

  ● 工作电压

  ● 最大的工作频率

  ● 最大的记忆容量

  ● I/O大小和排数(bank number)

  ● “列地址闪控(column address strobe;CAS)”的延迟(latency)

  ● 刷新(refresh)的速率

  ● 分页大小(page size)

  ● 初始化的顺序(sequency):可程序化的顺序是MRS=>REF(refresh)或REF=>MRS。

  上述参数都列在SDRAM规格中,它们必须能符合处理器内部的内存控制器之要求,惟有如此,才不需要额外的外部器件,否则就必须另外设计逻辑电路来衔接。在图1中,SDRAM-B无法符合ADSP-TS201S处理器的内存控制器的要求。因为SDRAM-B的“突发资料组之宽度(burst length)”是1,而不是“全分页”;而且SDRAM-B的分页大小是2048字组(word或16bits),但是ADSP-TS201S处理器最多只能支持1024字组。所以,相较之下,应该SDRAM-A才对。

  缓存器的设定

  与其它控制器一样,处理器内部的内存控制器也需要透过缓存器(register)去设定它的组态与功能。根据图1的规格,可以设定ADSP-TS201S处理器的“SDRAM控制缓存器(SDRCON)”。SDRCON缓存器的初始值是0,表示SDRAM是在禁能(disable)状态。图2是SDRCON缓存器的每个位的名称。

  1. 位0(SDRAM ENABLE):设为1时,表示有SDRAM存在。

  2. 位1~2(CAS LATENCY;CL):表示当读取(read)命令发出之后,至数据出现时之间的时间。它与写入作业无关。此值可以在SDRAM规格表中查到,如图3所示。假设外部总线速率是100MHz,则CL应设为2。有些SDRAM的时序参数(例如:CL、tRAS、tRP…..等)是根据不同的传输速率和速率等级(speed grade)而定的。

  3.位3(PIPE DEPTH):当有数个SDRAM并排使用时,可能需要外部缓冲存储器(buffer),这时,此位必须设为1。不过,如果SDRAM脚位上的电容值远低于30pF,则此位可以设为0。

  4.位4~5(PAGE BOUNDARY):分页边界,是用来定义分页的大小,单位是字组。此值与“列的地址(column addresses)”数目相等。图4是SDRAM-A的规格,从中可以查出:列地址的总数目是256(A0~A7),因此,分页大小是256。

  5. 位7~8(REFRESH RATE):这个值能决定处理器内部的刷新计数器(refresh counter)之值,好让处理器的速率能与外部SDRAM所需的刷新速率相配合。于图4中,刷新计数值是4K;而且在SDRAM规格中,会经常见到:64ms,4096 cycle refresh或者4096 cycles/64ms或15.6μs/row。刷新速率的计算公式是:cycles=SOCCLK×tREF/Rows,其中,SOCCLK是处理器的CPU速率,tREF是SDRAM刷新间隔(refresh period),Rows是行地址的位数目。假设SOCCLK等于250MHz,由上述公式可以求得刷新速率等于3900周期(cycles)。因此,实际的刷新速率必须等于或小于3900周期,但是ADSP-TS201S处理器的内存控制器最多只支持3700周期,所以此值要设定为3700。

  6. 位9~10(PRC TO RAS DELAY):此参数决定SDRAM的Precharge到RAS之间的延迟时间,也就是tRP,如图5所示。图6是SDRAM的时序规格范例,其中,传输率属-6等级者,它的最小tRP值是18ns,若使用100MHz速率,则至少需要1.8周期(100MHz×18ns=1.8)。因此,tRP应该设为2周期。

  7. 位11~13(RAS TO PRC DELAY):此参数决定RAS到Precharge之间的延迟时间,也就是tRAS。如图6所示,最小的tRAS值是42ns,若使用100MHz速率,则至少需要4.2周期。因此,tRAS应该设为5周期。

  8. 位14(INIT SEQUENCE):它决定SDRAM于开机时的初始化程序。若此程序是:在开机后100μs内,至少必须执行一个COMMAND INHIBIT或NOP命令,之后,执行PRECHARGE命令,此时,SDRAM是处于闲置(idle)状态。然后,执行两个AUTO-REFRESH,再设定“模式缓存器(mode register)”。最后,才能执行读写作业。这表示此SDRAM的初始化时间至少需要:PRE+2×Autorefresh+MRS(mode register set)。

  9. 位15(EMR ENABLE):只有当连接至低功率(2.5V)的SDRAM时,才必须设定这个位值,否则保持0。

  当SDRCON缓存器按照上述规则被设定好之后,内存控制器将会发出MRS命令,对外部SDRAM进行初始化。

  设计程序

 

  了解了SDRAM规格与内存控制器的缓存器功能之后,接着就要设计SDRAM的初始化程序,其一般设计程序概述如下:

  1. 设定刷新定时器(refresh timer)的预分频(prescaler)参数:它决定刷新定时器的输入频率(input clock)。总线频率除以此参数(或者还要再加上一个正整数值)就等于刷新定时器。

  2. 设定刷新定时器的计时时间的长度(或刷新速率):亦即,设定刷新SDRAM暂存内容的时间间隔。当此计时时间终了时,内存控制器会自动发出刷新请求。例如:若已知系统频率和最大可允许的刷新时间,就可以经由预分频参数、系统频率、最大可允许的刷新时间,求出适当的刷新时间间隔(不能大于最大可允许的刷新时间)。请参考上节的REFRESH RATE定义。

  3. 设定基准地址(base address):大多数的SoC都是采用多任务式总线(multiplexed bus)架构,使不同种类的内存、不同的数据端口大小(port size)能够共享使用相同的总线,此时,内存控制器必须根据此基准地址,来和目前所要存取的地址做比较,之后,内存控制器才能知道目前要和哪一种内存——具有某种特定的属性——进行存取作业。这些特定的属性包括:内存的作业模式或类型、数据端口大小、防止写入、使用外部的内存控制器、局部区域的独立运算(atomic opration)、支持数据管线作业(data pipelining;可以增加一个执行周期,以省略掉数据建立所需的额外时间)、数据是正确的。

  4. 设定存取模式:这包含,设定SDRAM的大小、单一SDRAM的内部记忆排的数量、行起始地址的位(row start address bit)、行地址线的数目(row address lines)、分页模式(当总线闲置时,分页是关闭的;亦或一直保持开启,直到发生分页失误或执行刷新作业)、取消内部记忆排交错(bank interleaving)。

  5. 设定作业模式:这包含,选择多任务寻址的方式(记忆排交错或分页交错)、启动刷新作业、存取SDRAM时执行何种作业、选择多任务寻址的脚位与记忆排的多任务地址线、决定A10脚位、设定SDRAM的各种时间参数(请参考上节介绍与SDRAM规格书)、突量数据(burst)的长度、开启外部多任务寻址、延长SDRAM的控制(命令)时间。

  6. 按照不同内存控制器的要求,执行SDRAM的初始化程序(下列仅是范例):

  ● 对所有记忆排,执行PRECHARGE命令1次。

  ● 执行CBR REFRESH命令8次。

  ● 执行MODE REGISTER WRITE命令1次。

  ● 启动刷新服务,让SDRAM进入正常作业状态中。

  转译备份缓冲器

  “转译备份缓冲器(Translation Lookaside Buffer;TLB)”保存着最近才被使用的“分页表项目(page table entry;PTE)”。PTE是一种数据结构,包含着可以将“有效地址”转译成“实体地址”的信息。PTE是以分页为一个储存单位,一个分页是4 KBytes。通常,32-bit处理器的一个PTE含有8 Bytes的信息,而64-bit处理器的一个PTE含有16 Bytes的信息。

  通常,TLB是位于“内存管理单元(MMU)”内部,而且又可区分为:指令MMU内的“指令TLB(ITLB)”、数据MMU内的“数据TLB(DTLB)”。它们和外部内存的关系很密切,所以,在完成SDRAM的初始化作业之后,通常会令全部的PTE无效,并关闭指令缓冲器(I Cache)和数据缓冲器(D Cache),以清除所有残留的数据。

  结 语

  内存的控制方式在系统开机时就被决定了。因此,如果要对SDRAM进行硬件线路的除错验证,都必须在开机程序(boot code)中进行。若不了解SDRAM的规格和SoC处理器的内存控制方式,这个除错工作将会变得很困难。

关键字:处理器  外接SDRAM  控制技术 引用地址:处理器外接SDRAM的控制技术介绍

上一篇:希捷收购三星的硬盘业务 排名升至第二
下一篇:NAND Flash嵌入式存储系统结构分析

推荐阅读最新更新时间:2024-05-02 21:22

专家谈车载信息娱乐系统设计及市场分析
车载娱乐系统已成为整车差异化的一个关键点。有一些技术能让传统汽车娱乐系统更强大,比如即将迎来增长的数字无线电广播,越来越普及的环绕音效、高清视频播放等;还有一些技术能够带来全面的信息娱乐革新,如借助高速互联通信技术,通过远程服务器提供流媒体和软件下载,为GPS整合实时交通状况预告,提供更可靠的语音导航;甚至还可以通过互联网连接智能家居控制系统,开启保安系统、控制DVR等电器。 Andy Gryc认为:“借助下一代移动网络,信息娱乐系统将成为节点,大量服务和软件都将涌现出来。”。 在技术驱动的车载信息娱乐市场,趋势和热点显而易现。最明显的趋势莫过于基于移动网络的服务将渗透进汽车娱乐系统的每个角落。未来,4G网络将大幅提升移动网
[嵌入式]
搭载高通骁龙835处理器 努比亚红魔游戏手机全曝光
集微网消息,今天是努比亚红魔游戏手机开发布会的日子,随后网上曝光它的外观,采用了全金属机身、穹顶式天线设计,努比亚红魔的Logo在机身背面,灵动的跑马灯,外观颜值妥妥的酷炫无比,那么它的硬件配置如何呢? 从外媒的报道看,努比亚红魔游戏手机型号为NX609J,在Geekbench4跑分库的成绩为单核1917分,多核6494分,搭载高通去年的旗舰芯片骁龙835(msm8998),辅以8GB内存,预装安卓8.1的操作系统。 在国家3C认证中心,我们也见到了该机的身影,得知它的充电功率为16W(5V/3.2A)。 看到这里,很多人迷惑了,为什么努比亚红魔游戏手机不像前不久发布的黑鲨游戏手机一样用上最新的高通骁龙845处理器
[手机便携]
研华推出AIMB-522 Micro-ATX工业主板,搭载AMD Ryzen™ 嵌入式5000处理器
研华推出AIMB-522 Micro-ATX工业主板,搭载AMD Ryzen™ 嵌入式5000处理器,专业的AI图像处理解决方案 2022年7月, 嵌入式解决方案供应商研华科技正式发布AIMB-522 Micro-ATX工业主板,这款主板适用于自动化和监控领域AI图像处理。 AIMB-522搭载AMD桌面处理器,拥有16个高性能Zen 3内核。此外,第4代PCIe扩展、4个千兆以太网端口和8个USB 3.2,赋予AIMB-522高性能算力,为工厂自动化、智能物流和智能监控应用提供了理想的解决方案。 AMD Ryzen™嵌入式5000桌面处理器提供出色性能 AIMB-522采用了Zen 3架构的AMD Ryzen™
[工业控制]
研华推出AIMB-522 Micro-ATX工业主板,搭载AMD Ryzen™ 嵌入式5000<font color='red'>处理器</font>
飞思卡尔新款处理器降低电子阅读器的成本
    飞思卡尔半导体正在通过其i.MX508应用处理器帮助降低下一代电子阅读器 (eReader)的成本--i.MX508应用处理器是第一款集成了先进ARM Cortex-A8技术和来自于 E Ink 的最新的基于硬件显示的控制器的片上系统(SoC)。飞思卡尔高度集成的i.MX508处理器旨在提供性能、能效和系统成本节约,从而帮助OEM 推进并发展充满活力的 eReader 产品类别。     凭借以800 MHz速率运行的ARM 内核,i.MX508提供的渲染性能是飞思卡尔以前电子阅读器处理器的两倍,因而让消费者实现了更快的翻页操作和更敏捷的反应。增强的处理能力让制造商能够增加性能,如先进的接触解决方案并运行其他增值应用。
[手机便携]
Intel处理器再曝漏洞,黑客可完全控制笔记本电脑
被曝出严重的Meltdown和Spectre漏洞之后,近日英特尔处理器又被发现存在新的漏洞,该漏洞存在于主动管理技术(Active Management Technology,AMT)中,可让黑客完全控制用户的笔记本电脑。 该漏洞专门针对笔记本电脑,尤其是那些搭载英特尔企业级vPro处理器的产品,黑客可利用AMT提供的远程访问监控和维护工具来全面控制机器。攻击相对容易实施,也不受任何BIOS或BitLocker密码、TPM引脚或登录凭证的阻碍。 为了实施攻击,黑客需要拿到用户的笔记本电脑,之后通过重新启动机器并进入启动菜单,无需要使用BIOS密码就能执行攻击,因为黑客可以使用英特尔管理引擎BIOS扩展(MEBx),该功能可
[半导体设计/制造]
AMD中国区下月完成对ATI收购整合
  2006年11月15日消息,日前新浪科技从消息人士处获悉,AMD在中国区整合ATI的工作已经接近尾声,12月开始ATI在各地的办公室将陆续并入AMD当地的办事机构中。   “不久前AMD大中华区总裁郭可尊在位于中关村的AMD中国总部与ATI在大陆地区部分员工见面,并作了安抚性的讲话,未来AMD大中华区副总裁王正福有可能兼管ATI在华业务。”该人士透露说,目前ATI在大陆的业务处于停摆状态,所有市场推广工作已经暂停,搬家后正式以AMD图形产品部门的新身份出现。   据称,AMD整合ATI后首次显示芯片推广计划会在下月启动,在活动期间购买X1300XT/1650XT显卡的用户将有机会抽取AMD处理器。而新推出的显示卡上将不会再
[焦点新闻]
传LG将为明年发布的G Pro 3配备自家处理器
LG将于明年初发布自己的首款SoC产品。今年早些时候曾有韩国媒体报道,LG正计划进军应用处理器市场。该公司打算效仿三星Exynos处理器的开发模式,先由自己完成处理器的设计工作,随后再交由台积电代工生产,最后再使用在未来的手机上。当时的报道没有说明LG将在何时推出搭载自家处理器的设备。 日前一份来自韩国的最新报告指出,LG将于明年初发布自己的首款SoC(系统级芯片)产品,它很有可能会被使用在该公司的下一代平板手机G Pro 3上。 今年夏天曾有消息称LG将发布具有实验性质的低端手机LG-F490L,这将是该公司首款搭载Odin处理器的机型。业内人士普遍预计,首款内置LG自家处理器的商用机型应该是G Pro 3,它
[嵌入式]
传LG将为明年发布的G Pro 3配备自家<font color='red'>处理器</font>
MIPS 科技公司任命 Mark Tyndall 为业务开发及企业关系副总裁
具有丰富的国际经验与业绩的最新管理层成员    为数字消费、联网、通信和商业应用提供业界标准处理器架构及内核的领先供应商 MIPS 科技(纳斯达克交易代码: MIPS )宣布,任命 Mark Tyndall 为业务开发及企业关系副总裁,直接向 总裁兼 首席执行官 John Bourgoin 汇报。     Tyndall 先生 的职责包括制订公司的合并与收购计划、寻求和确定战略业务合作伙伴,以及扩大 MIPS 科技公司与金融界的合作关系。     MIPS 科技公司总裁兼首席执行官 John Bourgoin 表示: “Mark Tyndall 为
[焦点新闻]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved