基于PLD的视频接口的技术构成与应用设计

发布者:Leishan最新更新时间:2011-07-21 关键字:PLD  视频接口 手机看文章 扫描二维码
随时随地手机看文章
    从便携媒体播放器和手机,到视频游戏控制台,消费类视频应用的迅速增长需要大量不同的接口和适配器,以使用户在其电脑和各种娱乐信息设备间相互传输视频数据。

    常用的消费类视频接口包括IEEE 1394(火线)、USB 2.0、DVI、HDMI和各种各样的无线标准。本文将介绍如何应用可编程逻辑器件(PLD)将不同的高速视频内容连接到视频播放器。

    视频输入

    USB 2.0是目前连接电脑和娱乐信息设备的主流高速视频标准。USB 2.0采用NRZI编码,带宽480Mb/s。从数码相机、机顶盒、信息家电,到MP3播放器、PDA、游戏控制台和3G手机,每种设备都有一两个USB 2.0接口。

    USB主设备可为其外部设备供电,在5m电缆上最高可实现500mA、5V供电,最多可支持127个外部设备。数字电视(DTV)调谐器安装有USB模块,如果使用者将其连接到笔记本电脑,那么就可以在旅途中收看电视节目了。

    标清视频解码的数据传输速率高达8Mb/s,而高清视频解码的传输速率要求是55Mb/s,都比USB 2.0的传输速率低很多。低成本的专用标准产品(ASSP)主/设备USB控制器可用做视频的PHY接口。输出经并行总线可以被送往PLD以进行数据处理,为了进一步集成,USB MAC(介质访问控制器)可以被设计到PLD中。

    并行的视频数据可以经复用器被送至最终的视频解码器播放。USB 2.0 PHY芯片可被轻松连接至PLD的任意I/O引脚。大多数PLD的I/O引脚都可被编程实现3.3、2.5、1.8或1.5V LVTTL/LVCMOS。

    IEEE 1394采用全双工8b/10b编码,传输速率最高可达400 Mb/s。火线接口可在没有主设备的情况下运行,进行点对点的通信,线缆最长可达4.5m,最多支持63个设备。对于相连的设备,可提供1.25A、12V供电。低成本的物理层ASSP可用做与PLD的接口,以进一步增强数据处理。

    视频输出

    DVI和HDMI都基于最小化传输差分信号(TMDS)信道,采用8b/10b编码。A类HDMI向下兼容仅传输数字信号的DVI-D,这就意味着采用合适的适配器,DVI输出可以驱动HDMI监视器,反之亦然,但这时HDMI的音频和遥控点选功能不可用。

    B类HDMI向下兼容双传输频道DVI。高带宽数字内容保护(HDCP)是用于保护数字娱乐内容的技术,可以防止最终用户观看或复制受限的内容。大部分HDMI接口支持HDCP规范,但DVI大多不支持HDCP。

    现有的多种DVI和HDMI PHY芯片可与PLD直接接口。PLD通常都提供消除交错信号、色彩空间转换和2D滤波等图象的处理和增强功能。这些是当今面向大逻辑单元、DSP块和闪存的PLD的完美应用。

    大多数消费电子产品都提供了用于控制和配置的I2C接口。有很多参考设计可以下载和重用。为Altera的PLD产品系列优化的VHDL语言中有其I2C控制器。设计中,VHDL源文件的寄存器地址全被定义为常数,设计人员可以简单的进行自定义。内存基地址寄存器的地址定义为类属参数,也可方便的被修改和自定义。这一设计中的一个引脚给出了输出指示信号,可在I2C数据传输完成时被MCU用做指示信号。

    系统应用实例

    大多数PLD都可接受不同格式和协议的数字视频源。PLD将输入的视频数据经过格式转换送入10b CCIR 656标准并行视频总线,从而通过现有的数字编码器(DENC)芯片播放这些视频流。这种总线可被选通或复用输出到DENC。

    图1给出的PLD应用框图将数字视频源连接到视频播放。一个典型的高I/O引脚密度的PLD可容纳来自PHY芯片的并行视频数据。

图1  PLD可将数字视频源连接至视频播放

    从USB和IEEE 1394等接口输入的不同数据总线首先要进入通用I/O引脚。第二步是将并行的视频数据转入类属视频总线,从而允许复用或选通以播放。I2C的参考设计用于控制PLD和板上ASSP的配置。

    图2给出了整个系统的框图,包括视频PHY芯片到PLD的连接。PLD的输出产生了CCIR 656视频格式数据,经总线进入现有的视频编码器。采用I2C参考设计可完成对全部PLD和标准芯片的控制。

 


图2  视频PHY芯片经PLD生成CCIR 656格式的视频信号

关键字:PLD  视频接口 引用地址:基于PLD的视频接口的技术构成与应用设计

上一篇:基于Linux/Qtopia的车载温度网络采集
下一篇:基于GPS的新型出租车调度系统设计

推荐阅读最新更新时间:2024-05-02 21:30

可编程逻辑PLD和CPU组构W-CDMAmodem
绪论 从用户数量和将要支持的服务种类来看,社会对先进的信息服务里,高速Internet接入被认为是理所当然的,语声和低速率数据业务不足以满足用户的要求。支持大量开支带宽的多媒体业务的需求,是用户向蜂窝系统和网络提出的新的挑战。因此,在被称IMT-2000的动议的推动下,国际电信联盟(ITU)提出了几个能够满足这些要求的标准。 很多第三代(3G)无线标准是基于宽待码分多址(W-CDMA)技术的。W-CDMA笼罩了四处散布的用户信号。这些各自具有独特序列的用户信号生成了发射波形。汇集接收到的波形又可以重构原始的数据。这些操作必须实时进行,因而,要求专用的硬件设备。另外,象多用户检测/干扰消除系统和时空适应系统这样的先进功能也要
[应用]
应用PLD实现科氏质量流量计的数字部分设计
引言   科里奥利质量流量计( Corioils Mass Flowmeter,简称CMF)是一种利用流体在振动管内产生与质量流量成正比的科氏力为原理所制成的一种直接式质量流量仪表。当前,基于此原理已开发研制了多种科氏流量计并得到广泛应用。但是,它们普遍存在精度低、体积大、功耗大等问题。我们利用PLD器件开发研制了新一代U形双管式科氏质量流量计。它可以侦测流体的流速、密度、流量、温度等指标,与现在普遍使用的科氏流量计相比具有体积小、功耗低、功能强、精度高、适应性强等特点,具有较大的推广价值。   本文主要这种新型科氏质量流量计的系统工作原理,数字系统的设计、实现及关键技术,并给出了实际应用结果。 系统原理
[测试测量]
PLD开发中提高VHDL的综合质量
摘要:介绍可编程逻辑器件的开发流程,叙述EDA工具Quartus II和LeonardoSpectrum在Altera公司CPLD器件开发中的应用,给出提高VHDL综合质量的几点经验。 关键词:电子设计自动化 可编程逻辑器件 硬件描述语言 逻辑综合 引 言   随着计算机与微电子技术的发展,电子设计自动化EDA(Electronic Design Automation)和可编程逻辑器件PLD(Programmable Logic Device)的发展都非常迅速,熟练地利用EDA软件进行PLD器件开发已成为电子工程师必须掌握的基本技能。先进的EDA工具已经从传统的自下而上的设计方法改变为自顶向下的设计方法,以硬件描述语言HDL
[半导体设计/制造]
PLD开发中提高VHDL的综合质量
摘要:介绍可编程逻辑器件的开发流程,叙述EDA工具Quartus II和LeonardoSpectrum在Altera公司CPLD器件开发中的应用,给出提高VHDL综合质量的几点经验。 关键词:电子设计自动化 可编程逻辑器件 硬件描述语言 逻辑综合 引 言   随着计算机与微电子技术的发展,电子设计自动化EDA(Electronic Design Automation)和可编程逻辑器件PLD(Programmable Logic Device)的发展都非常迅速,熟练地利用EDA软件进行PLD器件开发已成为电子工程师必须掌握的基本技能。先进的EDA工具已经从传统的自下而上的设计方法改变为自顶向下的设计方法,以硬件描述语言HDL(Har
[半导体设计/制造]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved