概述
CH365 是一个连接PCI总线的通用接口芯片,支持I/O端口映射、存储器映射、扩展ROM 以及中断。CH365 将32 位高速PCI 总线转换为简便易用的类似于ISA 总线的8 位主动并行接口,用于制作低成本的基于PCI 总线的计算机板卡,以及将原先基于ISA 总线的板卡升级到PCI总线上。PCI 总线与其它主流总线相比,速度更快,实时性更好,可控性更佳,所以CH365 适用于高速实时的I/O控制卡、通讯接口卡、数据采集卡、电子盘、扩展ROM 卡等。下图为其一般应用框图。
特点
● 实现基于32 位PCI 总线的从设备接口。
● 转换为主动并行接口:8 位数据,16 位地址,I/O 读和写,存储器读和写。
● 可以设定PCI 板卡的设备标识(Vendor ID,Device ID,Class Code 等)。
● 支持以字节、字或双字为单位对I/O 端口或者存储器进行读写。
● 非突发存取的实测速度可达每秒7MB,读写脉冲的宽度从30nS 到240nS 可选。
● 自动分配I/O 基址,支持长度达240 字节的I/O 端口。
● 支持本地硬件定址功能,自由选择I/O 地址,在指定地址实现I/O 端口。
● 直接升级ISA 的I/O 板卡到PCI 总线,完全不需要修改原ISA 卡的相关软件。
● 直接映射支持容量为32KB 的存储器SRAM 或者扩展ROM(Boot ROM)。
● 无需外接元器件扩容支持容量为64KB 以及128KB 的存储器或者扩展ROM。
● 支持扩展ROM 无硬盘引导,支持闪存Flash-Memory 在线升级。
● 可以提供扩展ROM 应用的子程序库BRM,用于BIOS 环境下用户界面显示及数据处理。
● 支持低电平有效的本地中断请求,支持中断共享。
● 提供两线串行主机接口,可以挂接类似24C0X 的两线串口EEPROM 器件。
● 内置4uS 至1mS 的硬件计时单元,用于软件运行过程中作为延时参考。
● 大引脚间距(0.8mm)的PQFP-80 封装,与CH361P 引脚兼容,直接替代。
● 通用的驱动程序支持Windows 98/ME/2000/XP,通过DLL 提供应用层API。
● 芯片本身无需驱动程序即可工作,升级ISA 板卡可以不需要驱动程序。
● 多项专利技术,简便易用,低成本。
引脚
电源线
PCI总线信号线
3.3本地端信号线
封装
关键字:PCI总线 CH365
引用地址:
介绍PCI总线接口芯片CH365的特点、引脚及封装
推荐阅读最新更新时间:2024-05-02 21:38
基于PCI总线的DSP系统应用程序的更新
摘要:当需要更新DSP业务系统的应用软件时,为了避免利用仿真器所带来的不便和硬件损坏,采用了PCI总线技术来取代仿真器,完成系统应用程序的更新;针对带有外围FLASH的DSP系统,设计了一整套DSP外围FLASH启动流程和应用程序的PCI更新方法;通过实验证明,DSP业务系统可以通过上位机利用PCI总线完成DSP外围FLASH的应用程序的更新,同时在DSP上电启动时,也可以根据上位机的命令,选择贮存在FLASH中不同的应用程序加载运行。 关键词:DSP业务系统;PCI;FLASH自举;二级引导 在DSP嵌入式业务系统设备中,一般采用片外FLASH自举方式来实现DSP端应用程序的加载和启动。当DSP业务系统需要更新应用程序时
[嵌入式]
基于PCI总线的专用开放式数控系统研制
PC I总线规范十分复杂,开发接口设备具有相当 的难度,在设计中需注意以下问题。PCI的时钟扇出 能力较差,一般只支持2~3个负载; PC I接口逻辑复 杂, 总线的接口电路大致需要1000门的逻辑才能实 现,这些逻辑电路主要作为逻辑译码、时序控制、寄存 器F IFO等。PCI总线接口逻辑的设计工作,不是一般 的中小规模TTL 或COMS电路所能实现的,所以,本 文的目标芯片选PCI9054,同时选用TMS320F2812作 为轴控芯片。PCI9054是一种多功能、多模态的接口 控制芯片,其功能配置参见文献 。经分析,与 TMS320F2812总线接口时, PCI9054选C模式工作较 适合,图1是PC I9054在
[嵌入式]
可控硅温度控制器在电阻炉中的设计应用
介绍可控硅温度控制器的组成和原理及实现方法,并着重介绍了pid功能的原理和实现,最后描述了系统的应用情况. 在化验分析中,试样的温度要控制在适当的温度范围,有时还要按规定的温度曲线进行升温和降温如果采用传统的接触器通断控制方式不但温度控制精度低,而且能耗高,甚至很多控制温度无法满足规定要求。随着新产品开发的进一步加快,试样的分析对温度的要求越来越高。寻找节能环保的加热控温设备,可控硅温度控制器是目前行之有效的方法。 1 可控硅温度控制器的组成与原理 温度测量与控制是热电偶采集信号通过pid温度调节器测量和输出0~10ma或4~20ma控制触发板控制可控硅导通角的大小,从而控制主回路加热元件电流大小,使电阻炉保
[工业控制]
基于CPCI总线的便携式电磁阀测试设备设计
1. 前言 由于某型号电磁阀热真空试验需要出厂完成,在试验过程中需测试阀门响应特性,传统的测试设备体积无法满足运输需求,因此需要配备便于携带的电磁阀测试设备。 CompactPCI简称CPCI,中文又称紧凑型PCI,是国际PICMG协会于1994提出来的一种总线接口标准。它将VME密集坚固的封装和大型设备的极佳冷却效果以及PC廉价、易采用最新处理能力的芯片结合在一起,既保证了99.999%的高可靠度,又极大降低了硬件和软件开发成本。其整体机构紧凑,安装牢固,适应各种运输条件,可靠性高。各功能板采用CPCI总线的模块化结构,插拔十分安全方便,特别适合本系统的多种型号测试对象和多种测试工况的要求。 2. 设计要求
[测试测量]
基于PCI总线技术的NO.7信令采集卡设计与实现
由于目前NGN网络是一个以软交换为核心并由PSTN网络和VoIP网络融合在一起的复杂网络,多种接口、多种协议、多媒体并存,PSTN与VoIP设备的兼容性、VoIP网络内部不同设备提供商的设备兼容性、网络设计性能与实际部署性能的差异性、语音质量的差异性等挑战都严峻地摆在运营商面前。于是就要求NGN网络运营商能够对其网络性能进行测试和分析,NGN网络测试仪能够解决这样的问题。
本NO.7信令采集卡是基于PCI总线技术设计的,主要完成的功能为物理层的数据采集和HDLC链路控制。本卡根据协议的选择主要完成NO.7信令的采集,并把数据送到NGN网络测试仪的上层软件进行分析。
NO.7信令采
[嵌入式]
关于PCI9052在多功能CAN适配卡中的应用研究
0 概述
PCI总线是一种独立于CPU的局部总线,实现PCI接口的方案一般有两种:采用可编程逻辑器件和专用总线接口器件。采用可编程逻辑器件实现PCI接口的好处是比较灵活,但其设计难度很高,因为PCI总线对负载要求、传输数据的建立时间的要求都比较苛刻,同时还需要器件内部实现用于配置的各类寄存器,以及完成逻辑校验、地址译码等工作的寄存器。此外,还需加入FIFO、用户寄存器组和后端设备接口等部分。设计这种PCI总线接口会导致将大量的人力、物力投入到复杂的逻辑验证和时序分析的工作上,开发周期较长。采用专用接口器件虽然没有采用可编程逻辑器件那么灵活,但能够有效地降低接口设计的难度,缩短开发时间。专用接口器件具有较低的成本和很高的通用性,能
[嵌入式]
基于PCI总线的塔康视频信号产生电路设计
PCI总线具有支持多种外围设备、独立于处理器、数据传输快等优点,已经应用于PC机,工控机等多种场合,如数据采集卡,IO控制卡、总线卡等都采用了PCI总线结构。在某综合测试系统设计时,为提高系统集成化、模块化的要求,设计研制了基于PCI9054的塔康(TACAN)视频信号产生板卡。
1 系统组成及设计要求
该系统主要由电源、PCI接口、FPGA逻辑、DSP、D/A转换等电路组成。其中,电源电路为整个电路板提供电源,PCI接口电路提供PC机和电路板进行信息交互的通道,FPGA负责整个电路系统的逻辑,DSP电路负责整个电路系统的数据运算,D/A转换电路将DSP产生的包络数据转化为模拟信号。塔康视频信号产生电路的系
[嵌入式]
基于EPLD的PCI总线仲裁器的设计与实现
摘 要: 以自行研制开发的PCI高速总线背板为背景,系统地论述了PCI总线的仲裁机制、总线的缺省占用、仲裁信号协定及优先级仲裁算法,给出了采用EPLD实现仲裁器功能的编程设计。
关键词: PCI总线 仲裁机制 总线的缺省占用 仲裁信号协定 仲裁算法
随着VLSI/ULSI技术的发展,可编程逻辑器件EPLD/FPGA越来越受到人们的青睐,由于它具有集成度高、速度快、开发周期短、费用低、用户可定义功能及可重复编程和擦写等许多优点,其应用领域不断扩大。这些器件的灵活性和通用性使得它们已成为研制和开发复杂数字系统的理想选择。
在PCI总线技术规范的基础上,采用EPLD实现了高速PCI总线背板中
[半导体设计/制造]