汽车设计师不断需要能提供比传统的位置感应技术更高性能和更具灵活性的器件。而且这些器件还要通用,能适应很多种应用。
这种需求就要求在器件内整合传统的接触型传感器技术和非接触传感器技术中所包括的各种最佳设计要素。
随着今天的汽车利用了越来越多的电子和控制系统,工程师面临将这些电子器件集成到汽车内所带来的日益增加的挑战。特别是对于深圳嵌入式系统展上提出的那些用于保证汽车的安全性、降低油耗以及降低辐射的传感器和其他回馈(各参数的)电路来说,尤其是这样。
为了能够与处理更高速度和I/O功能的处理器保持一致,电子系统设计师总是面临改善系统分辨率以及信号质量方面的的各种挑战。对于当今汽车环境中所用到的任何传感技术来说,机械灵活性、环境稳定性以及信号完整性是关键的设计特性。
对电子器件的要求之一就是它们能够承受的工作温度范围。温度从-40摄氏度的寒冷环境温度到引擎车箱内超过+150摄氏度,传感器和相关电子器件面临着当前材料所能承受的极限温度。更进一步的应用,如可变涡轮增压器,将所要求的这一极限温度继续推高,可能超过+180度。这需要传感器设计师开发出能满足这些需求的材料和封装。
同时,传感器必须能接受整体系统需求的各种机械配置。像电位计和霍耳效应器件(技术)这些传统的感应器件可以采用线型或环型封装。上述两种技术都各有优势—电位计成本较低、技术成熟,而且在机械结构上灵活,而霍尔效应器件磨损小,信号质量好——具体选用哪一种,要根据系统的应用需求来定。像电感式传感器这些更先进的技术,则利用了上述两种传感器的优势,从而可以实现更具鲁棒性的传感系统。
电位计技术在满足线型或环型应用上,具有很高的设计灵活性。根据电位计的设计特性,它提供了一种与输入电压成正比的输出信号。然而,该技术在某种程度上受其模拟输出信号的特性限制。尽管这种信号可以被转变成数字格式,但是这种转换需要额外的电子元件,增加了传感器的成本。而且,转换后的信号还不是真正的高分辨率数字格式。随着越来越多的高速网络和通信总线被应用到汽车中,需要为每种电位计安排一个AD转换器可能是一种缺点。电位计也是一种接触传感技术,容易因长期工作和震动而产生磨损。当电位计的磨损变得很很明显时,会导致信号中含有过高的噪声。这会成为直接的回馈控制环路中的一个问题。
霍尔效应传感器通常产生一种模拟信号,该器件与汽车系统的通信由一片ASIC来实现,该ASIC还将模拟信号直接转换成数字信号。因为霍尔技术测量的是高斯磁通量的变化,故需要非常精密的支撑系统来保持其整体性。这就在一定程度上限制了这类器件的机械封装灵活性。这种承载系统还一定程度上增加了传感器的成本。有利的方面是,霍尔效应传感器是非接触技术,因此不会像电位计那样因磨损而降低性能。通常,为控制影响霍尔效应传感器的高斯磁场,这类传感器具有相对较短的移动距离。通常,霍尔效应传感器设计成低于180度的旋转角度或者小于25毫米的直线运动距离。
最近在开发新的电感式传感技术上取得了一些进步,利用了电位计和霍尔效应这两种技术的优点。该器件包含一个由两个印刷电路板组成的非接触感应系统,其核心是信号产生和传感。该器件名为Autopad,在两块电路板之间产生电感耦合,并由板上ASIC进行测量和转换。
与霍尔传感器不同的是,Autopad传感器允许在X、Y和Z轴的错位,因此可以不需要严格的承载系统。另外,ASIC使其成为真正的数字传感器,能产生可以直接与高速控制器进行通信的12位PWM信号。如果需要的话,该信号还能被转换回模拟格式。OPTEK公司的Autopad还能用多种物理结构来实现,包括旋转和线形结构。旋转设计可以用于角度错位高达360度的系统。线形传感器允许的错位为20~200毫米,甚至更远。
随着汽车行业的发展,设计工程师在嵌入式系统展上表示不断需要具有更高性能和灵活性的器件。尽管传统的感应技术具有其优点,电感式传感技术的开发为解决当前要求苛刻的汽车电子带来的各种技术挑战和满足需求提供了解决方案。这种感应技术的设计灵活性使其成为很多汽车应用的可靠并更具成本效益的解决方案。
关键字:传感技术 ASIC 电子器件
引用地址:
汽车应用中的传感技术
推荐阅读最新更新时间:2024-05-02 21:58
艾迈斯半导体新的晶圆代工生态体系为ASIC提供解决方案
艾迈斯半导体与弗劳恩霍夫集成电路研究所(Fraunhofer IIS)及RoodMicrotec达成合作,使原始设备制造商、系统集成商和创新创业公司更快速、更容易地将各自的ASIC解决方案投入市场 高性能传感器解决方案的全球领先供应商艾迈斯半导体公司(ams AG,瑞士股票交易所股票代码:AMS)近日在CDNLive EMEA上宣布与弗劳恩霍夫集成电路研究所(Fraunhofer IIS)和RoodMicrotec合作进一步扩展其晶圆代工生态体系。现在通过三方合作为OEM厂商、系统集成商和创新创业公司提供了另一个专用集成电路(ASIC)开发、组装、测试、以及产品认证服务可靠且具竞争力的方案。 毫无疑问,相比分立的解决方案,ASIC
[半导体设计/制造]
德州仪器让实时编程易如反掌
德州仪器(TI)Sitara处理器上的可编程实时单元(PRU)使客户能够从ARM®内核卸载实时处理任务,从而令自己的产品与众不同。PRU是为决定性处理及实时处理而优化的200MHz低时延多核协处理器,拥有本地外设和内存,可帮助客户在系统设计中避免昂贵的现场可编程门阵列(FPGA)或专用集成电路(ASIC),以节省时间和成本。PRU不仅可从ARM卸载处理任务以应对如时间要求严格的I/O操作等决定性任务,而且其功能足够强大,可在3D打印机、LED照明控制、机器人、热敏打印等应用领域中实现如电机控制等复杂的功能。 PRU具备可编程特性,能在5毫微秒内对I/O引脚进行单周期直接访问并拥有SoC资源,因此可在实施快速实时响应、专门数据处理操作
[单片机]
电子器件业频现预警一季报全线尽墨
昨日电子器件股表现疯狂,业内涨停的个股超过5只,仿佛是业绩将大幅增加,但统计业内一季度业绩预告,发现竟然全是预减、预亏。 电子器件行业基本面有春节后下游库存回补订单回升,市场面有行业振兴规划细则刺激之下的连续收红,昨日精伦电子(600355,收盘价4.84元)、得润电子(002055,收盘价10.29元)、实益达(002137,收盘价9.22元)、顺络电子(002138,收盘价15.16元)、东晶电子(002199,收盘价18.26元)等业内个股齐齐收于涨停,似乎是在向市场宣告,去年四季度以来电子器件行业的凄风苦雨已经过去了,如今已是守得云开。 然而事实却并非如此,本报统计了电子器件行业内上市公司迄今为止公布的一
[半导体设计/制造]
如何将FPGA设计快速转成ASIC?DARPA有新动作
上个月,DARPA对外公布了一项名为SAHARA(Structured Array Hardware for Automatically Realized Applications )的项目。按照DARPA的说法,该项目的目的以应对阻碍国防系统定制芯片安全开发的挑战。 DARPA在新闻稿中指出,SAHARA是一项重要计划,旨在支持国防部研究与工程部副部长USD(R&E)领导的国防部(DoD)微电子学路线图,以定义,量化和标准化安全性,同时加强国内半导体制造。快速确保商业微电子原型(RAMP-C)和最新的异构集成原型(SHIP)项目也是DoD路线图不可或缺的部分。 他们表示,尽管FPGA在当今的军事应用中得到了广泛的应用,但
[半导体设计/制造]
演示ASIC IP性能与质量需要有FPGA中立的设计流程
设计新系统级芯片(SoC)产品的公司都面临成本和效率压力,以及实现更高投资回报的持续市场压力,从而导致了工程团队缩编、设计工具预算降低以及新产品上市时间规划缩短。这使得设计复杂SoC的公司愈发倾向于为其设计中的大多数模块购买IP核授权,而不是构建自己的内部定制版本。选择合适的IP核是这种开发范式的基本挑战;同时,评估和展示这些内核的方法对购买者和开发人员同样重要。 事实上,市面上的IP核都具有多样化的功能和可选产品。并且,即便用户已经查阅了有关潜在供应商和产品的目录,但在IP质量上也仍然有很大的差别。将真正可靠且胜任的IP与有缺陷、未经过充分测试且缺乏真实性能的IP区分开来的诀窍,是参照活跃的成功用户经验。 嵌入式视觉是一个使
[电源管理]
比特大陆带头,比特币ASIC将占台积电今年一成营收
摩根士丹利指出,台积电今年营收成长目标是否达成,取决于比特币的客定制化芯片(ASIC)需求。 这部分需求预估将占台积电今年全年营收的10%,远高于去年的2~3%。 摩根士丹利指出,台积电的智能手机芯片需求占目前总营收的40%~45%,由于智能手机芯片需求趋弱,在未来数季,比特币ASIC市场都必须维持健康,才能达成台积电的成长目标。
[半导体设计/制造]
Cobham测序用ASIC因冠状病毒影响需求增长30%
Cobham Advanced Electronic Solutions(CAES)表示,对支持对患者进行快速测序以检测冠状病毒进行快速测序的ASIC需求已增长了30%。 该公司的ASIC用于提供SARS-CoV-2病毒基因组序列的设备,该病毒就是新冠肺炎的冠状病毒,测序使医学研究人员能够了解病毒如何传播以及如何进化。 为了应对全球大流行,各国正在寻求更快的手段来分析样本以诊断和治疗COVID-19患者。 全球领先的CT扫描仪供应商也使用CAES ASIC,以帮助诊断呼吸道疾病。 “二十年前,我们采用了与航天工业相同的先进开发和制造专业知识,以进入医疗市场。今天,我们为自己的ASIC解决方案能够为世界抗击冠状病毒做出贡献感到自豪。
[医疗电子]
Dini推出业界容量最大的基于FPGA器件的ASIC
Altera公司日前宣布,Dini集团在其业界容量最大的单板FPGA原型引擎中采用了具有340K逻辑单元(LE)的Stratix III EP3SL340 FPGA。DN7020K10采用了1,760引脚封装的20片EP3SL340 FPGA,每个器件提供1,104个用户I/O,容量等价于5千万ASIC逻辑门。客户设计无线通信、网络和图形处理应用等定制ASIC时,可以利用这一超大容量原型电路板来验证自己的逻辑设计,在接近实时时钟速率的环境下运行设计。 Dini集团总裁Mike Dini评论说:“Altera Stratix III FPGA是目前容量最大、速度最快的FPGA,这正是我们客户所需要的。我们的DN7020
[嵌入式]