微机保护中DSP与时钟DS12CR887的接口设计

发布者:TechWhizKid最新更新时间:2012-05-09 来源: dzsc关键字:DSP  DS12CR887  时钟 手机看文章 扫描二维码
随时随地手机看文章
1 引 言

微机继电保护技术不断发展,使用的算法也日趋复杂,与网络的通信和前沿的监测都希望由保护装置实现,对继电保护硬件的速度和处理能力提出了更高的要求。DSP技术的不断发展使其在电力系统中逐渐得到了广泛的运用,为开发处理能力强大的微机保护系统奠定了基础。

DSP虽然在算法处理上功能强大,但其控制功能较弱。而CPLD的强项在于时序和逻辑控制。

在微机继电保护系统中,需配备时钟芯片,以使系统的保护动作、事件变位、告警信息的时间得到记录和上传,便于以后进行事故分析和处理。而目前较常用的时钟芯片一般以Intel总线时序工作,硬件上存在地址和数据线复用的特点,在保护装置中如果采用DSP作控制器,会出现DSP地址和数据线无法与时钟芯片直接配合的情况,这时通过CPLD的可编程逻辑控制模拟时钟芯片的工作时序。系统中其他外围电路的控制方法和原理与时钟芯片完全类似,以此方法可以搭建一个通用性强、性能稳定的硬件平台,再通过各种具体的保护应用软件,从而实现各种具体功能的微机保护装置。

2 装置的硬件设计

2.1 微机保护装置总体结构

微机保护装置总体结构如图1所示,主要由数据处理单元(DSP)、数据采集单元(A/D转换器)、机接口单元(MMI模块)以及开入开出单元等组成。其中,DSP选用TI公司的TMS320VC33,CPLD采用Altera公司的EPM3256A,A/D转换器采用AnalogDevice公司的AD676,时钟芯片采用Dallas公司的DS12CR887。



2.2 DSl2CR887与TMS320VC33的硬件接口

时钟芯片的接口原理图如图2所示,为使系统硬件结构简单,软件易于实现,由CPLD产生时钟芯片所需的时序信号,以控制时钟芯片的读写。DSP数据总线直接引人DS12CR887地址数据总线,部分地址总线及控制线PAGE3、时钟输出H1等经CPLD输出到DS12CR887所需的控制线引脚。

3 DS12CR887的特性和功能

3.1 性能特点

DS12CR887实时时钟芯片功能丰富,其正常工作电压为3.3 V,工作电压范围为2.97 V~3.63 V,是应用在DSP硬件电路中的理想时钟芯片。DSl2CR887的具体的特性如下:

(1) 具有10字节RAM用来存储时间信息。能够自动产生年、月、日、时、分、秒、星期等时间信息,并且有时、分、秒的闹铃功能,温度25℃时每个月的时间误差在±1分钟以内。

(2) 内部自带电池,外部掉电时,温度25℃时其内部时间信息能够保持5年之久。

(3) 对于一天内的时间记录,有12小时制和24小时制两种模式。在12小时制模式中,用AM和PM区分上午和下午。

(4) 时间有二进制数和BCD码两种表示方法。

(5) 内置128字节RAM,其中10字节RAM用来存储时间信息,4字节RAM用来存储控制信息,称为控制寄存器,114字节的通用RAM可供用户使用。

(6) 用户还可对DS12C887进行编程以实现多种方波输出,并可对其内部的三路中断通过软件进行屏蔽。[page]

3.2 内部RAM及寄存器功能

DS12CR887片内地址空间为00H~7FH,其中00H为秒单元,01H为闹秒单元,02H为分钟单元,03H为闹分单元,04H为时单元,05H为闹时单元,06H为星期单元,07H为日单元,08H为月单元,09H为年单元,0AH~0DH单元分别为控制寄存器A、B、C、D。0EH~7FH为用户RAM区,可用来在系统掉电时保存数据。通过访问A、B、C、D四个寄存器,可随时设置和了解DS12CR887的工作方式。

3.3 引脚功能

DS12CR887的引脚排列如图2所示。各引脚的功能说明如下:

GND、VCC:工作电源。其中VCC接+3.3 V输入,GND接地,当VCC的输入小于+2.97 V时DS12CR887会自动将电源切换到内部自带的锂电池上,以保证内部时钟电路能正常工作,但此时不能读写数据。

MOT:模式选择引脚。DA12CR887有两种工作模式,即Motorola模式和Intel模式,MOT接VCC选用Motorola模式;MOT接GND时,选用Intel模式。本文主要讨论Intel模式。

SQW:方波输出引脚。用户可以通过对控制寄存器编程获得13种方波信号输出。

AD0~AD7:复用地址数据总线。该总线采用时分复用技术,在总线周期的前半部分,出现在AD0~AD7上的是地址信息,用于选通DS12CR887的RAM,而在总线周期的后半部分,出现在AD0~AD7上的是数据信息。

AS:地址选通输入引脚。在进行读写操作时,AS的下降沿将AD0~AD7的地址信息锁存至DS12CR887。

DS:数据选择或读输入引脚。该引脚有两种工作模式,选用Intel工作模式时,该引脚是读使能输入引脚,即Read Enable。

R/W:读/写输入引脚。该引脚也有两种工作模式,选用Intel模式时,该引脚可作为写使能输入,即Write Enable。

CS:片选输入引脚。低电平有效。

IRQ:中断请求输出引脚。低电平有效。

RESET:复位输入引脚。低电平有效,该引脚有效对DS12CR887的时钟、日历和RAM中的内容无影响,仅对内部控制寄存器有影响,在典型应用中,RESET可以直接接至VCC,这样可以保证在DS12CR887掉电时,其内部控制寄存器不受影响。

4 时序分析及软件功能的实现

DS12CR887有两种接口总线时序工作方式,此系统中DSl2CR887工作在Intel总线时序方式,其写命令时序如图3所示,读命令时序如图4所示。

从DS12CR887的时序图可以看出,在一次读或写操作中,地址/数据复用总线上先出现地址,后出现数据。写操作时,当片选信号CS有效时,地址锁存信号AS的下降沿将AD0~AD7上的数据锁存作为地址(AS高电平的宽度PWASH不小于45 ns时,锁存地址有效);随后读写信号R/W为低电平(低电平宽度PWEH不小于90 ns),在R/W的上升沿将AD0~AD7上的数据写入DSl2CR887,在R/W的上升沿要求AD0~AD7的数据稳定时间不为小于70ns(即tdsw>70 ns),通过上述时序,才完成一次写操作。读操作同样首先将数据线(AD0~AD7)上的信号锁存为DS12CR887需要的地址,然后DS12CR887才能在AD0~AD7上输出有效数据。

DSP TMS320VC33在一次操作中,数据线输出数据,地址线输出地址。从这个特点出发,设想用TMS320VC33的两次操作产生的时序来完成DS12CR887的一次操作。具体思路如下:首先在TMS320VC33的数据线D0~D7上输出DS12CR887需要的地址:如果是写操作,经过一定延迟后在数据线D0~D7上输出需要写入到DS12CR887的数据:如果是读操作,则经过一定延迟后通过数据线D0~D7读人数据。

下面给出CPLD中的源程序,采用Verilog HDL语言编写。其中Address[5:0]分别对应A21、A20、A3、A2、A1、A0;在DSP的程序中设置总线控制寄存器为软件等待2个H1时钟周期。[page]

DSP源程序采用C语言编写,读写时钟芯片所分配地址如下:






5 结束语

由于DS12CR887是地址/数据复用总线时序,与DSP的读写时序不同,所以在接口设计时对DSP、时钟芯片的时序分析就非常重要。与时钟的控制类似,此系统可以方便地控制人机接口、A/D采样、开关量等外围接口电路。DSP+CPLD系统可以搭建简单、稳定、灵活的微机保护系统硬件平台。在此硬件平台上已成功开发出微机保护系统软件.取得了良好的效果。

关键字:DSP  DS12CR887  时钟 引用地址:微机保护中DSP与时钟DS12CR887的接口设计

上一篇:PCI9054芯片接口设计中若干问题的深入研究
下一篇:基于P89C61x2和ISP1581的USB接口电路的设计

推荐阅读最新更新时间:2024-05-02 22:03

基于DSP 的电压闪变监测系统设计与实现
    摘要: 电压 ,用户对电能质量的要求越来越重视。然而,随着各种冲击性负荷、非线性负荷的大量使用,造成了电网负荷的急剧变化。电网谐波、电压波动、闪变、三相电压不平衡等问题时有发生,严重影响了电能质量,给电力系统的安全运行带来直接或潜在的危害。        电压波动和闪变是衡量电能质量的重要指标。为了抑制和治理电压波动和闪变,电网已经投入了一定的补偿设备。这些设备的研制和整定均需要准确详细的闪变参数,以提供正确的治理决策,因此,对电压波动和闪变实时监测,即准确测量短时间闪变值Pst,长时间闪变值Plt是治理电压波动和闪变的基础。        IEC 6100-4-15和GB 123262—2000给出了
[嵌入式]
VxWorks for x86系统中实时时钟的应用
   0 引言   VxWorks是美国WRS(Wind River System)公司推出的一个具有微内核、可裁剪的高性能强实时操作系统,该实时操作系统在航空、广播、运输、医疗、自动化生产和科学研究等领域中有着广泛的应用,尤其是在国防和军事上的一些高精尖技术及实时性要求极高的领域中,就更体现出了其优越的性能。   X86或80X86是Intel公司开发的微处理器体系结构的泛称。采用X86架构的Intel CPU及其兼容CPU都使用X86指令集,作为个人计算机的标准平台,它们构成了当今数量最大的CPU阵营。VxWorks可支持多种不同体系结构的32位CPU,其中就包括现在使用最为广泛的X86系列CPU。    1  V
[嵌入式]
ATmega16 空闲模式
当SM2..0 为000 时, SLEEP 指令将使MCU 进入空闲模式。在此模式下,CPU 停止运行,而LCD 控制器、SPI、USART、模拟比较器、ADC、USI、定时器/ 计数器、看门狗和中断系统继续工作。这个休眠模式只停止了clkCPU和clkFLASH,其他时钟则继续工作。 象定时器溢出与USART 传输完成等内外部中断都可以唤醒MCU。如果不需要从模拟比较器中断唤醒MCU,为了减少功耗,可以切断比较器的电源。方法是置位模拟比较器控制和状态寄存器ACSR 的ACD。如果ADC 使能,进入此模式后将自动启动一次转换。
[单片机]
STM32RBT6时钟问题总结
这两天碰到关于CAN总线的问题,当检查配置与CAN分析仪都没问题的时候,陷入了迷茫期,之后在程序中找到对于CAN总线时钟的理解,想到了APB1的时钟可能有问题,对于在这里就对时钟再一次的进行总结。 关于时钟的文件主要有两个:1.system_stm32f10x.c ,2.stm32f10x.h 1.首先在启动文件中我们找到SystemInit()函数 我们可以看到关于时钟的配置是在main函数之前的,接下来就看system_stm32f10x.c文件内: void SystemInit (void) { /* Reset the RCC clock configuration to the default res
[单片机]
STM32RBT6<font color='red'>时钟</font>问题总结
基于DSP实现的一种新颖开关逆变电源
 1 引言   随着工业和科学技术的发展,用户对电能质量的要求越来越高。包括市电在内的所有原始电能可能满足不了用户的要求,必须经过处理后才能使用,逆变技术在这种处理中起到了重要的作用。传统的逆变技术多为模拟控制或模拟与数字相结合的控制系统,其缺点为   1)控制电路的元器件比较多,体积庞大,结构复杂;   2)灵活性不够,硬件电路一旦设计完成,控制策略就不能改变;   3)调试比较麻烦,由于元器件特性的差异,致使电源一致性差,且模拟器件的工作点漂移,会导致系统参数的漂移,从而给调试带来不便。   因此,传统的逆变器在许多场合已不适应新的要求。   随着高速、廉价的数字信号处理器(DSP——Digital S
[电源管理]
基于<font color='red'>DSP</font>实现的一种新颖开关逆变电源
一种DSP与PCI总线的接口设计
1 引言   DSP+PCI数字信号处理方案可利用PC的强大功能实现对DSP的操作控制、数据分析和操作监视等。DSP+PCI方案能充分满足数字图像、语音处理、高速实时数据处理等领域的应用,为DSP系统的低成本实现提供了解决方案。      2 TS101S型DSP介绍   本系统采用美国Analog Device公司的   高性能TIGER SHARC 101S(简称TS101S)作为主处理器。TS101S处理器劫持32bit和64bit浮点,以及8、16、32和64bit定点处理。它的静态超量结构使其每周期能执行多达4条指令,进行24个16bit定点运算和6个浮点运行。其内部有3条相互独立的128bit
[嵌入式]
一种<font color='red'>DSP</font>与PCI总线的接口设计
msp430系统时钟详解
  SP430 系列单片机基础时钟主要是由低频晶体振荡器,高频晶体振荡器,数字控振荡器(DCO),锁频环(FLL)及 FLL+等模块构成。由于 430 系列单片机中的型号不同而时钟模块也将有所不同。虽然不同型号的单片机的时基模块有所不同,但这些模块生出来的结果是相同的。在MSP430F13、 14中是有TX2振荡器的, 而MSP430F11X,F11中是用LFXT1CLK来代替XT2CLK时钟信号的。在时钟模块中有3个(对于F13,F14)时信号源(或 2个时钟信号源,对于F11X、F11X1):   1-LFXT1CLK: 低频/高频时钟源。由外接晶体振荡器,而无需外接两个振荡电容器常使用的晶体振荡器是32768HZ。   2-
[单片机]
msp430系统<font color='red'>时钟</font>详解
基于DSP控制的全数字UPS逆变器设计
1 引言 随着信息处理技术的不断发展,尤其是计算机的广泛应用和Internet的迅猛发展,供电系统的可靠性要求越来越高,因此对不间断电源(UPS)技术指标的要求也越来越高。UPS的核心部分是一个恒频恒压逆变器,由于传统模拟控制需要使用大量的分立元器件,老化和温漂严重影响了系统的长期稳定性。基于DSP的数字控制技术能大大改善产品的一致性,同时增加了控制的柔性,提高了整个系统的稳定性和可靠性 。本文主要提出了一种数字控制的UPS逆变器结构,详细论述了控制系统的参数设计。 2 系统结构 图1是本文提出的数字控制UPS逆变器的结构框图。主电路采用了全桥结构,控制电路是以TI公司的电机控制专用DSP芯片TMS320F240为
[应用]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved