机载冗余图像处理系统的设计与实现

发布者:AngelicHeart最新更新时间:2014-03-18 来源: 21ic关键字:真彩色  高清视频  冗余设计 手机看文章 扫描二维码
随时随地手机看文章

0 引言

DVI(数字视频接口)是当前数字显示领域研究和应用的热点,面向DVI输出的视频处理技术不仅解决了显示器高分辨率、高刷新率等问题,而且提高了稳定性和显示性能,并进一步降低了平板显示器的成本。因此,面向DVI输出的视频控制器的研究具有十分重要的现实意义。

根据DVI标准,一条TMDS通道可以达到165 MHz的工作频率和10 b接口,也就是可以提供1.65 Gb/s的带宽,这足以应付1 920x1 080@60 Hz(23寸LCD)的显示要求。另外,为了扩充兼容性,DVI还可以使用第二条TMDS通道,这样其带宽将会超过3 Gb/s。也正是由于其较高的带宽优势,目前DVI已经成为了IT业界最具前途的规范。

DVI具有支持高带宽数据传输和高清晰图像显示的优点。模拟视频的显示是通过数字到模拟到数字的转化实现的,而DVI接口无需进行这些转换,直接数字到数字,避免了信号转换而带来的图像质量损失,使图像的清晰度和细节表现力都得到了大大提高。基于以上优点,DVI接口被广泛应用于航空、航天等领域。

1 总体方案设计

1.1 总体方案原理框图

用户输入4路DVI信号,然后根据输入信号特性进行选择,将视频信号实时显示在液晶屏上。另外,将实时显示的图像回送给记录仪,此时记录仪实时记录当前的信息以及故障信息,确保在全任务阶段图像显示的正确性。根据设计要求,选择Altera公司生产的FPGA芯片EP2S30 F1020I4为主控芯片,配置芯片选用EPCS16SI16N。利用FPGA内部丰富的逻辑资源和强大的IP核,配以相应的外部电路,构建出一个灵活、简洁、可靠的机载视频图形处理系统的嵌入式硬件模块。其总体方案原理框图如图1所示。

1.2 DVI编解码设计

在很多设计中,设计人员为了方便,简化电路,可能不会增加均衡器,对输入信号不进行处理。从而在后期的产品试验过程中,很容易就会出现信号显示质量差,兼容性差的缺陷,导致整个产品重新设计或整改,延缓了产品交货进度。根据用户输入的视频特性,本文采用均衡器+DVI编、解码器的方式,对输入、输出信号进行转换处理。这样处理有如下优点:传输距离较长,信号干扰小;外围电路简单,设计灵活、可靠;系统速度快、灵活性强、功能可扩展,系统兼容性好。

在本系统中,选用TI公司生产的均衡器DS16EV5110,该器件具有功耗低、体积小、外围电路简单等特点。另外,DVI编解码芯片选用TI公司生产的芯片TFP401和TFP410,同样具有功耗低、体积小、外围电路简单等特点。该器件控制引脚直接连接至FPGA,可以很好控制这些器件的工作状态,以便减小功耗。并且,整个FPGA内部逻辑控制简单、可靠。[page]

在硬件电路设计中,还需要考虑高频特性对信号的影响。整个系统显示的分辨率为1 600x1 200@60Hz,信号位为真彩色24 b,采用奇偶方式,参考时钟162 MHz,DVI编码时钟为10×162 MHz=1.62 GHz,其编码码元理论宽度仅为t=1/1.62 Hz=0.62 ns,则码元的最大变化时间应在0.62/4=0.16 ns之内。考虑数据传输的可靠性和稳定性,采用双像素传输,可以大大降低信号采样频率。此外,还要考虑到PCB布局地线的完整性和供电去耦特性。其编解码芯片混合信号的供电参考电路如图2所示。

2 SDRAM视频缓存设计

2.1 SDRAM选择依据

整个系统显示的分辨率为1 600x1 200@60 Hz,信号位为真彩色24 b,则一帧图像所需需要存储的容量C=1 600×1 200×24=46 080 000 b≈47 Mb;考虑到SDRAM乒乓操作和容量等问题,选用MICRO公司生产的容量为128M的MT48LC4M3282TG-6器件,速度等级6,时钟频率达到166 MHz。该器件具有32根数据线和12根地址线,还有一些控制线。通过在FPGA内部搭建逻辑控制单元,可以很好的控制SDRAM视频信号的翻转等操作。

2.2 FPGA内部原理逻辑框图

FPGA内部原理逻辑框图如图3所示。

2.2.1 FPGA内部逻辑功能介绍

(1)信号输入模块

这部分的主要功能是接收外部输入的视频信号,增强输入信号的驱动能力,为信号的后续处理做准备。其用Verilog语言实现的逻辑代码如下所示:

(2)数据流选择模块

根据需要选择两路输入视频信号中的一路进行输出。

(3)SDRAM乒乓操作和控制模块

由于SDRAM乒乓操作具有节省缓冲区空间、流水线式算法以及低速模块处理高速数据流的特点。因此,本设计采用乒乓操作SDRAM。

SDRAM作为整个图像处理系统的缓存,起着至关重要的作用。它将外部输入的图像按帧存入SDRAM中,然后按帧将图像数据送到外部继续处理。FPGA的控制逻辑所需要完成的功能有:接收来自外部的图像数据,并进行缓冲和数据重组,产生符合SDRAM控制器位宽的数据信号;产生对SDRAM的读、写命令和地址,并将它们寄存在FIFO中,随时供SDRAM控制器提取。因此,系统需要一个地址产生逻辑;对SDRAM进行直接控制,将用户产生的地址命令进行解析,产生读/写、刷新等一系列操作,对SDRAM发出的各种命令要符合特定的时序要求。在上电的时候还必须完成对SDRAM的初始化工作;建立用户与SDRAM的数据通道,在SDRAM和用户接口之间传递需要写入或者读出的数据,并且调整对应读/写操作的DQS信号时序,使其满足SDRAM的要求;缓存从SDRAM中读出的数据,由于直接读出的速度非常高,直接处理会对后端产生很大的压力。因此,需要进行缓存之后才送到后续处理。[page]

(4)输出时序生成模块

这部分模块的主要功能是对SDRAM进行操作,生成需要的视频时序信号以及生成驱动液晶屏的视频信号。

2.2.2 SDRAM操作

为了满足前后端数据流匹配,并实时发送,这里采用了SDRAM读写交替进行的读写方式。

SDRAM读到写时序图如图4所示。写入和读出操作的发起是由行激活命令开始的,命令为10011,发起的同时sdram_addr送入列地址,发起写入读出命令时送入行地址。写入命令与数据同步,读出命令在发出后潜伏期时间后送出数据到端口,sdram_data为SDRAM的输入输出数据端口。预冲方式采用了自动预冲,即在发起读写命令时将地址位A10置高就可以在读写操作后SDRAM内部自动进行预冲操作,不需要发出额外命令,自动预冲占用4个时钟周期。

3 仿真分析以及测试结果

读写操作交替进行仿真图如图5所示。图5中包含了两个写入操作,一个读取操作。

SDRAM在完成读写操作的同时还需要完成每64 ms全行(4 096行)自动刷新操作,为所有行进行充电,不然就会导致SDRAM内的数据丢失。自动刷新时序图如图6所示。这里将自动刷新操作穿插在读写当中,经计算为15μs需进行一次自动刷新操作,通过一个计数器每15μs发起一次自动刷新请求,程序检测到自动刷新操作请求后进行自动刷新操作然后再进行读写操作,自动刷新操作占用10个时钟周期。图7为写和读之间穿插了一次自动刷新操作,操作命令为10001。

测试结果证明,该缓存系统实现了预定功能,可以对视频数据进行更方便的操作与管理。SDRAM操作前与操作后图形效果对比如图8所示。

4 结语

本文介绍了某机载实时冗余视频图形处理系统的硬件电路设计方案,该系统利用FPGA设计结构化状态机实现对SDRAM的控制,完成了对数据的缓存设计,实现了对多路DVI视频冗余信号的解码、编码、实时处理以及输出显示。该系统电路设计简洁,具有速度快、可靠性高、灵活性强和功能可扩展等优点。并且,由于信号通道增加冗余设计,因而加强了系统显示的稳定性和可靠性。本系统已经投入使用,其性能可靠、稳定,实用性强。该方法值得推广。

关键字:真彩色  高清视频  冗余设计 引用地址:机载冗余图像处理系统的设计与实现

上一篇:能量采集时代:物联网和可穿戴设备需能自我供电
下一篇:基于DM642平台的智能视频分析系统设计

推荐阅读最新更新时间:2024-05-02 23:02

DCS控制器中采用ARM处理器的冗余设计
在自动化的许多领域,有效性的要求越来越高,因而对自动化系统的容错水平的要求也变得越来越高,尤其在设备停机代价非常大的场合。为了满足这些严格的要求,在DCS系统中通常采用冗余技术,这样才能够满足这些领域所需要的安全性、可靠性和有效性的标准。 在DCS控制系统中,分布处理单元是系统关键的部分。当前这些分布处理单元的控制器往往是基于86系列CPU建构的,这种架构目前被广泛采用。但是由于86系列分布处理单元的特点,导致现在的控制器处理单元存在很多的缺点,如放热量大等。而且在封闭的环境中,这些问题始终很难解决。随着很多低功耗技术的发展和低功耗控制器的出现,分布处理单元的CPU可以有更多的选择,尤其是低功耗的控制器产生很少的热量,且可以使系统
[嵌入式]
机载冗余图像处理系统的设计与实现
0 引言 DVI(数字视频接口)是当前数字显示领域研究和应用的热点,面向DVI输出的视频处理技术不仅解决了显示器高分辨率、高刷新率等问题,而且提高了稳定性和显示性能,并进一步降低了平板显示器的成本。因此,面向DVI输出的视频控制器的研究具有十分重要的现实意义。 根据DVI标准,一条TMDS通道可以达到165 MHz的工作频率和10 b接口,也就是可以提供1.65 Gb/s的带宽,这足以应付1 920x1 080@60 Hz(23寸LCD)的显示要求。另外,为了扩充兼容性,DVI还可以使用第二条TMDS通道,这样其带宽将会超过3 Gb/s。也正是由于其较高的带宽优势,目前DVI已经成为了IT业界最具前途的规范。 DVI具
[嵌入式]
富士通推出用于高清视频的1394 Automotive芯片
富士通微电子(上海)有限公司今日宣布推出业界首款用于高清视频的“1394 Automotive”(IDB-1394)(*1)控制器芯片。此款芯片MB88395基于IDB-1394车载多媒体网络协议,能够实现高清(HD) (1,280点 × 720行)视频传输,还能同时在汽车上传输多个流,例如从Blu-Ray DVD传输高清视频、数字电视、音频和汽车导航图片。而能实现这些功能,是因为此款芯片利用了高速800 Mbps物理层(*2)及具有富士通自主知识产权的SmartCODEC(能够高速压缩)进行高清视频传输,无显著滞后,从而不仅为后座乘客带来了丰富的高清体验,还降低了车载多媒体网络的系统成本达30%,同时还使线束(电缆)数量减
[汽车电子]
富士通推出用于<font color='red'>高清视频</font>的1394 Automotive芯片
慷智9颗高清视频传输SERDES芯片通过车规级AEC-Q100 G2的验证测试
慷智集成电路(上海)有限公司的9颗车载高清视频传输SERDES芯片日前通过了AEC-Q100 Grade 2的车规级验证,测试完全遵循AEC-Q100 标准,包括静电防护(ESD)及辐射电磁波(EMI)等,满足环境温度-40°C到105°C范围的车载高清视频传输应用的要求,包括智能驾舱、ADAS/APA、环视/DMS/OMS等。 本次测试历时半年多,一次性通过了所有AEC-Q100 Grade 2验证项目。通过测试的9颗芯片中包含了慷智新一代车载高清视频传输SERDES产品系列。新一代车载SERDES芯片系列采用自主研发并拥有完整知识产权的Automotive High Definition Link - II(AHDL
[汽车电子]
慷智9颗<font color='red'>高清视频</font>传输SERDES芯片通过车规级AEC-Q100 G2的验证测试
单片机多机冗余设计及控制模块的VHDL语言描述
本文提出一种表决式单片机多机冗余设计方案。该方案不同于中央系统的多机冗余设计。大规模系统冗余大多采用完善而复杂的机间通讯协议实现系统重构,不太注重系统的实时性。本方案结构简单,易于实现,具有极强的实时性,没有电子开关切换总线的咔嗒声输出。单片机价格低廉、功能灵活,也使得该设计在类似仪器仪表的小系统中的运用成为可能。 1 设计原理 设计结构如图1所示。 完成整个冗余设计的电路被置于一个核心控制模块中,如果该模块以FPGA实现也就是一块芯片。图1中单片机1、2、3被假定为冗余的三个单片机,它们的输入总线并联,接收核心控制模块中输入缓冲的输出。输出总线分别接到模块的输出总线仲裁器。核心控制模块包括输入缓冲、输出
[单片机]
4万亿超高清视频规划,编解码市场如何借风
3月1日,国家工信部等印发《超高清视频产业发展行动计划(2019-2022年)》,明确提出促进我国信息产业和文化产业整体实力提升,按照“4K先行、兼顾8K”的总体技术路线,大力推进超高清视频产业和相关领域的应用。2022年,我国超高清视频产业总体规模将超过4万亿元。 随着国家政策的加码扶持,5G规模商用渐行渐近,不难预见未来3年将是中国超高清视频产业技术发展的最佳机遇期。除面板产业外,硬件设备、拍摄设备以及播放设备等都将迎来升级换代,市场前景巨大。 《超高清视频产业发展行动计划(2019-2022年)》主要内容,来源:天风证券 超高清视频产业链主要包括有处理芯片、液晶面板、拍摄设备、内容、存储、传输带宽、编解码等。目
[网络通信]
4万亿超<font color='red'>高清视频</font>规划,编解码市场如何借风
2021世界超高清视频(4K/8K)产业发展大会在穗举办
5月8日-10日,由工业和信息化部、国家广播电视总局、中央广播电视总台、广东省人民政府共同主办的2021世界超高清视频(4K/8K)产业发展大会在广州召开。5月9日,广东省委书记李希出席开幕式,工业和信息化部部长肖亚庆、广东省省长马兴瑞、国家广播电视总局副局长孟冬、中央广播电视总台编务会议成员姜文波出席开幕式并致辞。 肖亚庆在致辞中指出,工业经济稳中向好,新动能新业态不断涌现。超高清视频等新业态在其中表现得尤其亮眼:在打造新兴产业增长引擎上,4K超高清电视市场占比超过70%,8K电视加速渗透,一批国产化摄像机、采编播系统实现产业化并投入使用;在促进产业数字化上,超高清视频与5G、人工智能加快融合创新,在文教娱乐、远程医疗、工业
[家用电子]
2021世界超<font color='red'>高清视频</font>(4K/8K)产业发展大会在穗举办
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved