JESD204B协议解析

发布者:SereneMeadow最新更新时间:2014-10-13 来源: dzsc关键字:JESD204B  协议解析 手机看文章 扫描二维码
随时随地手机看文章

  在使用最新模数转换器(ADC)和数模转换器(DAC)设计系统时,我已知道了很多有关JESD204B接口标准的信息,这些器件使用该协议与FPGA通信。有一个没有深入讨论的主题就是解决ADC至FPGA 和FPGA 至DAC链路问题的协议部分,这两种链路本来就是相同的TX 至RX系统。作为一名应用工程师,所需要的就是了解其中的细微差别,这样才能充分利用JESD204B通过现有LVDS和CMOS接口提供的优势。

  有了JESD204B,无需再:

  ● 使用数据接口时钟(嵌入在比特流中)

  ● 担心信道偏移(信道对齐可修复该问题)

  ● 使用大量I/O(高速串行解串器实现高吞吐量)

  ● 担心用于同步多种IC的复杂方法(子类1 和2)

  我们来考虑一种由ADC 等数字源向FPGA发送数字数据的简单情况。在正确发送或接收数据之前,有几件事必须要做,如图1所示以及下文所说明的那样。

  图 1  JESD204B 协议状态图

  1. 代码组同步(CGS)- 不需要接口时钟,因此RX必须将其数位及字边界与TX串行输出对齐。RX 可向TX发送SYNC请求,让其通过所有信道发送一个已知的重复比特序列,本例中每字符每K 是K28.5。确切的字符比特序列可在标准中找到。RX 将移动每个信道上的比特数据,直到找到4个连续的K28.5字符为止。这时,它不仅将知道比特及字边界,而且已经实现了CGS。随后,它会取消对SYNC的断言,而TX和RX则都会进入下一个状态:初始信道对齐序列(ILAS)。

  2. ILAS - JESD204B 协议的一个良好特性可实现通过RX模块中的一些FIFO/缓冲器吸收信道偏移。在实现CGS后,TX 可在每个信道上发送已知的字符帧集合,称为信道对齐序列(以每字符每R K28.0 开始,以每字符每A K28.3 结束)。收到对齐序列后,RX 会对数据进行FIFO缓冲,直到所有信道都收到完整的对齐序列。由于已经知道了整个序列,因此信道随后可重新对齐,这样每个信道上的任何信道偏移都可通过FIFO存储器吸收,而且,信道随后还可在相同的时间点、在RX 模块内释放该数据。这可缓解为串行解串器信道提供匹配布局的需求,因为信道偏移可通过FIFO存储器吸收。

  3. 用户数据 - 在代码组同步及信道对齐后,就可正确接收用户数据。如果在该最后状态时用户数据无效,则需要重新启动本过程,RX 会发送一个SYNC请求重新开始该过程。

关键字:JESD204B  协议解析 引用地址:JESD204B协议解析

上一篇:SiTime宣布完成新一轮2500万美元融资
下一篇:MIPI联盟发布最新音频接口规范SoundWire

推荐阅读最新更新时间:2024-05-02 23:12

Modbus协议完全资料与程序解析
1简述,modbus是一种工业用的多设备之间的主从通信协议。只要两台设备之间,是采用modbus协议的主从关系,并连接到相同网络,即可互相通信。因为Modbus只是协议,而且只规定了数据帧,底层连接,可以是232,485或者以太网。设备一般采用232和485进行通信,因为成本低。当然要是考虑远距离传输和多卖钱的话,也会采用以太网,不过应该就会相应复杂一些了。 2模式,modbus有两种模式,一种叫RTU模式,另一种叫acsii模式,RTU模式是纯二进制的,而acsii模式,一个信息中的每8位字节作为2个ascii字符传输的,这种模式的主要优点时允许字符之间的时间间隔长达1秒,也不会出现错误。而较acsii模式,RTU模式的优点是用最
[单片机]
ADI推出集成JESD204B串行接口的8通道超声接收器
中国,北京——Analog Devices, Inc. (ADI),全球领先的高性能信号处理解决方案*供应商和医疗成像行业的长期合作伙伴,最近推出业界首款8通道超声接收器AD9671,集成片内JESD204B串行接口。通过集成该5Gb JESD204B接口,ADI的全新AD9671 8通道接收器与其它数据接口标准相比,可减少多达80%的超声系统I/O数据路由。减少路由可满足制造商设计小型、高性能超声系统的需要,在简化超声设备电路板设计的同时,更符合业界对更高数据速率、更多通道数和更佳图像分辨率的要求。 AD9671接收器能够调理8通道射频到基带频率数据;与其他器件相比,可降低至少50%的系统FPGA(现场可编程门阵列)处
[模拟电子]
ADI推出集成<font color='red'>JESD204B</font>串行接口的8通道超声接收器
时钟宽带GSPS JESD204B ADC
随着使用多模数转换器(ADC)的高速信号采集应用的复杂性提高,每个转换器互补时钟解决方案将决定动态范围和系统的潜在能力。 随着新兴每秒一千兆样本(GSPS) ADC的采样速率和输入带宽提高,系统的分布式采样时钟的能力和性能变得至关重要。 以高频测量为目标的系统解决方案,例如电气测量仪器仪表和多转换器阵列应用,将需要尖端的时钟解决方案。 选择专门的辅助时钟解决方案对防止ADC动态范围受限非常重要。 根据目标输入带宽和频率,时钟抖动可能会反过来限制ADC的性能。 转换器的高速JESD204B串行接口的低抖动和相位噪声、分配链路和对齐能力都是对优化系统性能极其重要的时钟属性。 支持带JESD204B输出ADC的多通道低抖动GH
[模拟电子]
时钟宽带GSPS <font color='red'>JESD204B</font> ADC
小广播
热门活动
换一批
更多
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

更多精选电路图
换一换 更多 相关热搜器件
更多每日新闻
随便看看
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved