格芯今日宣布推出其具有7纳米领先性能的(7LP)FinFET半导体技术,其40%的跨越式性能提升将满足诸如高端移动处理器、云服务器和网络基础设施等应用的需求。设计套件现已就绪,基于7LP技术的第一批客户产品预计于2018年上半年推出,并将于2018年下半年实现量产。下面就随嵌入式小编一起来了解一下相关内容吧。
2016年9月,格芯曾宣布将充分利用其在高性能芯片制造中无可比拟的技术积淀,来研发自己7纳米FinFET技术的计划。由于晶体管和工艺水平的进一步改进,7LP技术的表现远优于最初的性能目标。与先前基于14纳米FinFET技术的产品相比,预计面积将缩小一半,同时处理性能提升超过40%。目前,在格芯位于纽约萨拉托加县的全球领先的Fab 8晶圆厂内,该技术已经做好了为客户设计提供服务的准备。
格芯CMOS业务部高级副总裁Gregg Bartlett先生表示:“我们的7纳米FinFET技术正在按计划进行开发。我们看到,格芯在2018年计划出厂的多样化产品对客户有着强大吸引力。在推动7纳米芯片于未来一年中实现市场化的同时,格芯正在积极开发下一代5纳米及其后续的技术,以确保我们的客户能够在最前沿领域内获取世界级的技术蓝图。”
格芯还将持续投资下一代技术节点的研究与开发。通过与合作伙伴IBM和三星的密切合作,2015年格芯便宣布推出7纳米测试芯片。此后,格芯又于近日宣布业内首款基于硅纳米片晶体管的5纳米的样片。目前,格芯正在探索一系列新的晶体管架构,以帮助其客户迈进下一个互联的智能时代。
格芯的7纳米FinFET技术充分利用了其在14纳米FinFET技术上的批量制造经验,该技术于2016年初2月8日在Fab 8晶圆厂中开始生产。自那时起,格芯已为广泛的客户提供了“一次成功”的设计。
为了加快7LP的量产进程,格芯正在持续投资最新的工艺设备能力,包括在今年下半年首次购进两个超紫外光(EUV)光刻工具。7LP的初始量产提升将依托传统的光刻方式,当具备批量生产条件时,将迁移至EUV光刻技术。
引言:
“我们很高兴看到格芯先进的7纳米工艺所带来的领先技术。AMD与格芯的合作集中于创造高性能的产品,从而带来更沉浸式和更直观的计算体验。”
—— Mark Papermaster,AMD高级副总裁兼首席技术官
“虽然晶体管结构并非技术成功的唯一重要因素,但仍然承担着极其关键的作用。这是7纳米芯片批量生产历程中的重要里程碑,证明了格芯的工艺流程已经成熟到足以开始进行真正的客户产品设计。同时,该公司已经在向5纳米及更精细的芯片市场迈进。目前世界上能驾驭此种领先创新技术的公司屈指可数,格芯无疑是这个精英团队中的重要一员。”
—— Patrick Moorhead,Moor Insights & Strategy公司总裁兼首席分析师
“格芯不断展现了美国在前沿技术领域中的领先地位,如果能继续在7纳米芯片的研究中进步,格芯将成为第一个跨过该领域全部技术节点的公司。在过去,有很多人还没有走到格芯今天的这一步,便失败了。这是从摩尔定律中汲取价值而产生的一种全新战略方式,在艰难绕过10纳米领域后,格芯发力攻克7纳米领域。其他公司则是把资源分散,来进行半程或四分之一节点处的研发。”
—— Dan Hutcheson,VLSI Research公司总裁兼董事长
以上是关于嵌入式中-格芯交付7纳米FinFET技术在即 与原14纳米FinFET相比,将提升40%的性能的相关介绍,如果想要了解更多相关信息,请多多关注eeworld,eeworld电子工程将给大家提供更全、更详细、更新的资讯信息。
关键字:格芯 7纳米 FinFET 半导体技术
引用地址:
格芯交付7纳米FinFET技术在即 与原14纳米FinFET相比,将提升40%的性能
推荐阅读最新更新时间:2024-05-03 01:14
三星明年重新为iPhone代工7纳米芯片
据《韩国先驱报》北京时间7月18日报道,在2013年被台积电夺走iPhone芯片代工订单后,三星电子将于明年再次为苹果公司的新iPhone生产芯片。 三星已在近期购买了极紫外光刻机专为iPhone生产7纳米移动处理器。极紫外光刻机是最先进的芯片制造设备。消息称,三星负责芯片和其它零部件业务的联席CEO权五铉(Kwon Oh-hyun)为这笔交易的达成发挥了关键作用,他在上月造访了苹果总部。 “权五铉可能说服了苹果高管,要利用好双方在OLED屏幕上的密切合作关系,”行业消息称。三星目前是全球最大移动OLED屏幕制造商,市场份额高达95%,也是今年即将推出的新iPhone的独家OLED屏幕供应商。 三星一直是苹果的主要芯片代工商,直到
[半导体设计/制造]
华芯通半导体技术获得ARM®v8-A架构授权
2016年7月12日,上海讯 华芯通半导体技术有限公司(以下简称 华芯通半导体 )已获ARM v8-A架构授权。中国成为全球第二大数据中心市场,该授权将帮助华芯通半导体在快速扩张的中国服务器市场加快先进服务器芯片组技术。这项多年的授权将帮助中国企业在本土市场提供基于ARM的服务器技术,从而推动最高效服务器解决方案的大规模部署。 华芯通半导体是中国贵州省人民政府与美国高通公司合资创办的企业。该公司位于贵州省,是中国第一个建立大数据发展产业集群的省份。该地区已成为数据中心集群,拥有250多万台服务器,聚集了包括中国电信、中国联通和中国移动在内的公司。 ARM执行副总裁和产品事业部总经理Pete Hutto
[单片机]
台积电7纳米制程技术已导入量产 占比达10%
据韩国媒体报导,三星装置解决方案部门新设晶圆代工研发中心,在原有存储器、封装及面板等8个研发中心之后,正逐步强化晶圆代工能实力。然而法人认为,台积电制程技术仍居领先地位,全球晶圆代工龙头地位稳固。 据悉,台积电7纳米制程技术已导入量产,预计第4季7纳米制程比重将超过20%水准,今年全年7纳米制程比重将达10%水准,由此推测,台积电下半年仍将独拿苹果(Apple)iPhone新处理器订单。 台积电加强型7纳米制程也将于今年试产,5纳米制程将紧接着于2019年试产,法人认为,台积电制程技术仍将居领先地位。台积电去年晶圆代工市占率已攀高至56%,已连续8年攀升,全球晶圆代工龙头宝座稳固。
[嵌入式]
ST联手现代Autron共同推进混动/电动汽车半导体技术研发
横跨多重电子应用领域的全球领先的半导体供应商意法半导体(STMicroelectronics,简称ST;纽约证券交易所代码:STM)与现代Autron汽车电子公司合作,在韩国首尔开设了一个联合开发实验室。Autron-ST联合开发实验室(ASDL)将汇聚两家公司的工程师,共同开发环保型汽车半导体解决方案,重点研发动力总成控制器。 双方曾有5年以上的合作经验,基于此点,联合实验室的开设将提升意法半导体和现代Autron的竞争优势,加强下一代汽车电子产品的开发效率,满足汽车客户严格的质量和性能要求。 意法半导体主管亚太区销售与市场的执行副总裁Jerome Roux表示:“此前我们在与现代Autron的首次汽车电子控制系统合作中
[汽车电子]
台积电采用Cadence的16纳米FinFET单元库特性分析解决方案
Virtuoso Liberate特性分析解决方案搭配Spectre电路模拟器,倍增16纳米FinFET单元库的特性分析速度。 亮点: • 输出单元库符合台积电对16纳米FinFET STA关联性的严格的精度目标 • Cadence的16纳米FinFET v1.0单元库特性分析现已运用于制程和STA工具认证 • 16纳米FinFET单元库特性分析工具现已在台积电网上设置实现 美国加州圣何塞,2014年9月3日---全球知名电子设计创新领先公司Cadence设计系统公司 (NASDAQ: CDNS),今日宣布台积电采用了Cadence®16纳米FinFET单元库特性分析解决方案。由Cadence和台积电共同研发的单元库
[半导体设计/制造]
GLOBALFOUNDRIES为下一代芯片设计而强化了14nm FinFET的设计架构
GLOBALFOUNDRIES与设计伙伴合作,为采用先进工艺技术设计的客户提供数字设计流程 美国加利福尼亚州,圣克拉拉,2015年6月2日 通过与领先的EDA供应商Cadence,Mentor Graphics和Synopsys进行合作,Globalfoundries开发出了新的数字设计流程。 新的数字设计流程包括了工艺设计工具包(PDK)和标准单元库。新的设计流程已针对14nm FinFET关键设计规则进行了优化并解决了相关问题。 GLOBALFOUNDRIES,世界先进半导体制造技术的领导者,今天宣布了其为14 nm FinFET工艺技术而开发的强化过的设计架构,在帮助那些采用
[半导体设计/制造]
格芯以eVaderis超低耗电 MCU 参考设计强化 22FDX® eMRAM 平台
美国加利福尼亚圣克拉拉,(2018 年 2月 27 日)——今日,格芯 与 eVaderis共同宣布,将共同开发超低功耗MCU参考设计方案,该方案基于格芯22nm FD-SOI(22FDX®)平台的嵌入式磁性随机存储器(eMRAM)技术。双方合作所提供的技术解决方案将格芯22FDX eMRAM优异的可靠性与多样性与 eVaderis的超低耗电IP结合,适合包括电池供电的物联网产品、消费及工业用微处理器、车用控制器等各种应用。 eVaderis 的 MCU 设计充分利用了 22FDX 平台高效的电源管理能力,相较于上一代 MCU,电池续航力可提高到10 倍以上,同时芯片尺寸大幅降低。这项由格芯FDXcelerator™合作项目(
[半导体设计/制造]
眺望下一代半导体技术
按国际半导体工艺路线图ITRS的要求,半导体工艺技术在2004年进入90nm,似乎工艺技术的进展并没有拖工业进步的后腿。 按国际半导体工艺路线图ITRS的要求,半导体工艺技术在2004年进入90nm,2006年进入65nm时代。客观上应该承认,截止到现在,经过全球半导体工业界的共同努力,己经克服了许多困难,如铜互连及低k介质材料等。似乎工艺技术的进展并没有拖工业进步的后腿,其中浸入式光刻技术具有突破性的成就。所以全球半导体业界顺利地经过130nm、90nm,开始进入65nm时代。 技术己经跨越45nm 随着工艺微细化的进步,栅极的长度和绝缘膜厚度两方面都会呈比例地缩小,有效地减少了芯片的面积。例如,采用65n
[焦点新闻]