新形ReRAM存储器带来低能耗设计

发布者:颐真阁最新更新时间:2018-01-10 来源: 21IC中国电子网关键字:ReRAM  存储器 手机看文章 扫描二维码
随时随地手机看文章

物联网(IoT)通过广泛的应用,如智能家庭,智能楼宇,智能工厂以及智慧城市,将所有的设备和人们彼此互联互通,因而具备了驱动价值数万亿美金应用的巨大潜力。摩尔定律在开创更快速、更小巧、更低廉的设备方面仍然发挥着作用。其它先进技术,诸如可以将各种微小的传感器和基于云端应用互联的低功耗、低成本的通信系统,开创了从信息共享方式中收获颇丰的新型商业模式。然而,这也面临着诸多障碍。


克服下一代物联网设备中的高能耗操作带来的障碍


更多的互联设备在每一秒中都创建了更多的数据。这些数据被存储,被处理,被上传,被共享。包括了温度、压力、方向、速度、重量、步伐、心跳、亮度等等大量的传感器,将会产生潮水般的信息。这些信息等待着被传送。物联网设备的能耗预算极其有限。而不间断的无线数据传输是一种高能耗的操作。它要消耗远大于依赖电池供电应用系统所允许的能量。


下一代物联网设备将会是低成本、高集成度的系统。这会需要具备更多功能的专用SoC。这其中绝大多数将会在单一电池供电甚或是从环境中供电的条件下,运行5到10年。这在诸如大面积部署于城市间的智能传感器应用场景下的远程应用中尤为关键。常规的电池充电几乎没有可能也不经济。


为了满足能耗预算,必须采取一些节能策略。很多设备被设计成在绝大部分时间里是处在待机状态或其它节能状态。它们只在执行某些必要功能时被激活。设计者不仅会寻求尽可能少量地发送数据,而且会尽量降低发送数据的频次和持续时间来节省能耗。这些能耗预算的严格限制,需要系统中的存储器能够比今天的存储器所能实现的功耗更低、集成度更高。而今天的存储器技术功耗太高、速度太慢、不够可靠也不易于制造。


物联网设备需要创新型的、高能效的存储器技术


创新型的存储器技术将会帮助人们应对物联网中最关键的能耗挑战。更低的功耗和更低的操作电压、单片集成技术、更快速的读写、非易失性以及更高的容量是存储器技术助力物联网实现更高功效的所有途径。通过设计,非易失性存储器可以在电源完全关闭的状态下,保存需要存储的信息。


更强大、却更低功耗的微处理器使通过对传感器待发送的数据进行预处理来降低数据发送量成为可能。然而,高效率的处理能力要求有更大的本地存储容量来存储待处理的数据和要执行的程序。为了降低数据发送的频度,设计者将会最大限度地利用本地数据缓存,利用批量发送数据的方式从而大量的减少了数据发送的频度。更快的读写使数据发送地更快,从而减少了每一次发送的持续时间,优化了开/关的占空比。


因为缺少全球范围认同的物联网互联标准,需要设备能够支持多种标准的协议栈,从而需要更多的存储器用来确保互操作性。今天的片上存储器技术不能微缩到更加经济的工艺节点和实现更大的密度,因此SoC的设计者们被迫依赖于外部存储芯片来满足这些更多的存储器需求。


ReRAM来拯救这一现状


阻变随机存储器在创新型的、低能耗、更加微缩性、高容量、高性能以及高可靠性的存储解决方案的开发竞争中被广泛认为是最有前途的技术。典型的ReRAM存储单元,在两个金属电极之间,像三明治结构那样,部署使用了转换介质材料,从而使转换介质材料在加载特定的电压条件下,表征为不同的电阻特性。依赖于所选取的不同转换介质材料和存储单元的组织架构,所能获取的性能差异是显著的。


不同于闪存,ReRAM是可以比特/字节级寻址的,而且可以实现可独立重写的小页面架构。片上存储通过避免了闪存所必需的数据管理所带来的大量的后台存储器访问,从而极大地简化了微控制器的复杂程度。它还可以使用更宽的存储器总线,突破多个计算核和存储之间的带宽瓶颈。ReRAM在减小读写延迟、降低能耗和延长产品寿命等方面取得了显著的优势。


在存储单元层面,ReRAM提高了写性能,降低了功耗;在系统层面,片上存储器减少了相较于外部非易失性存储器高达50倍的能耗。而且,更低的、更易预测的访问延迟可以减少代码提取和数据流的执行时间,从而降低了能耗。


对各个组件进行不同的机械互连和为应对不同复杂度的各种方法会降低良品率并提高总的制造成本。而存储器的单片集成不再需要这些机械互连和应对不同复杂度的方法。而且,ReRAM技术可以很容易地被集成到标准的CMOS逻辑电路中并且很容易地利用现有的CMOS代工厂进行制造。相较于蓝牙低功耗BLE的无线发送能耗,更多的片上存储可以使数据日志应用节省40倍的能耗。


ReRAM解决方案带来了互连中的物联网领域的伟大创新。能够很容易地、大容量地与逻辑电路、模拟电路和RF组件集成于单个SoC中,并能够在无须电池充电的条件下运行多年的低能耗、快速、非易失性大容量存储器,也使得未来的智能设备在物联网、消费类电子产品和工业应用实现纵横跨越成为可能。

关键字:ReRAM  存储器 引用地址:新形ReRAM存储器带来低能耗设计

上一篇:Cell:重磅!首次构建出人头颈癌的完整细胞图谱
下一篇:AMD推全新处理器产品,重新定义高性能计算

推荐阅读最新更新时间:2024-05-03 02:17

存储器测试开发低成本的解决方案
便携式技术的发展使人们越来越依赖蜂窝电话、PDA和导航系统这类便携式装置。随着处理器技术的不断进步,过去几年中大容量存储器件的设计和开发呈指数级增长。例如,从苹果公司的iPod Mini到尺寸更小的iPod Nano产品,重新设计的关键部件不是速度更快的处理器,而是采用闪存取代了硬盘。这些装置的可靠性取决于存储器的正确设计和测试。 在开发和测试存储器件方面,工程师面临着许多挑战。要获得更低的消费价格,就要不断削减测试成本和时间。一直以来,设计团队不得不为每个设计购买或租赁昂贵的高端存储器测试设备。而PC的普及和FPGA技术的发展则催生出一种用于验证存储器件的新型、低成本测试设备。基于PC的混合信号平台,诸如图1所示的PXI(用于
[测试测量]
为<font color='red'>存储器</font>测试开发低成本的解决方案
52单片机存储器的扩展
STC89C52RC是STC公司生产的一种低功耗、高性能CMOS8位微控制器,具有8K字节系统可编程Flash存储器。STC89C52使用经典的MCS-51内核,但是做了很多的改进使得芯片具有传统51单片机不具备的功能。在单芯片上,拥有灵巧的8 位CPU 和在系统可编程Flash,使得STC89C52为众多嵌入式控制应用系统提供高灵活、超有效的解决方案。 52单片机存储器的扩展----系统扩展结构 为减少连线,简化组成结构,可把具有共阳性的连线归并成一组公共连线,即总线--传送信息的公共通道(BUS)。 STC98C52单片机属于总线型结构,片内各功能部件都是按总线关系设计并集成为整体的。 三总线:地址总线(AB)、数据总
[单片机]
52单片机<font color='red'>存储器</font>的扩展
存储器起伏 尔必达会是下个奇梦达?
    存储器的起起伏伏     跟随着全球PC业的成长,存储器早己成为半导体业中的敏感点。80年代日本半导体超越美国依靠的是存储器,紧接其后韩国半导体的崛起也是通过它。如今全球存储器业中几乎50%是韩国天下。 据统计,全球存储器业己经经历了五次大的整合, 如1999年全球存储器有14家主要生产商,到2001年-2002年整合剩下10家,2003年-2004年时全球存储器己形成五大阵营,分别为三星、海力士加茂德、尔必达加力晶与中芯国际、奇梦达加南亚科、华亚科与华邦以及美光;2007-2008年时仍是五大阵营,仅是中芯国际退出,及台湾新成立瑞晶;到2009-2010年时奇梦达退出,存下如今的四大阵营,分别是三星、海力士、尔必达及
[手机便携]
S3C6410存储器、地址映射与芯片启动
S3C6410第一章 存储器、地址映射与芯片启动简介 在尚观听了一阵课了,收获目前还算一般,并没有特别兴奋的点。截止今日ARM内容已经结束,有些课并不是很有兴趣去听。根据本人一向颇为难以理解的习惯,当时不听事后琢磨,现在是仔细写下东西的时候了。那么,也不嫌再多单片机文档的繁琐,重新开始这个从裸机到U-BOOT的小过程。 目前我们使用的是ARM11核心的三星S3C6410作为处理器。事实上不搭系统就是单片机的类型,起码我一直是这么称呼的。深深的希望内核驱动课程给我以启发,否则就太无趣了。 很显然,我们的S3C6410微处理器是封装了ARM1176JZF-S的核,关于ARM11另开博文再讲自己的学习,这里仅仅针对高一层的641
[单片机]
S3C6410<font color='red'>存储器</font>、地址映射与芯片启动
非易失性存储器的特点及应用介绍
随着消费者要求新产品定期增加功能或提高应用灵活性,开发人员对修改系统应用功能的快捷性和简便性要求越来越高。从存储器角度看,这预示着可能需要用性能更高、合格检测更快的先进产品更换现有产品。新一代非易失性存储器应具备各种参数微调功能,能够缩减应用电路板的工程周期。   1.应用灵活性   不同应用在不同的容性负载下需要不同的工作频率,这项要求与芯片组的性能以及电路板布局和复杂性紧密相关。例如,高频工作环境通常对电性能的优化要求严格,设计工程师需要考虑整个电路板上的电噪声,以降低线路的寄生电容。在这种情况下,降低存储器输出驱动器的强度更加受欢迎。此外,还必须根据工作频率优化指令执行速度。有时候,要想在发送命令后取得适合的高效的吞吐量,就
[模拟电子]
非易失性<font color='red'>存储器</font>的特点及应用介绍
TMS320C32的存储器接口设计
 1 TMS320C32的外部 存储器接口 的特点   TMS320C32是一个32位微处理器,它可以通过24位地址总线、32位数据总线和选通信号对外部存储器进行访问。其外部存储器接口结构如下图l所示。      图1,TMS320C32的外部存储器接口图   在图1中,引脚(引脚,又叫管脚,英文叫Pin。就是从集成电路(芯片)内部电路引出与外围电路的接线,所有的引脚就构成了这块芯片的接口)PRGW是用来配置外部程序存储器的宽度的。当PRGW引脚为低电平时程序存储器宽度为16位;当PRGW引脚为高电平时程序存储器宽度为32位。STRBO和STRBl各为一组访问外部存储器的选通信号,各有4个信号引脚(STRB
[嵌入式]
TMS320C32的<font color='red'>存储器</font>接口设计
采用SD卡移动存储器实现电能耗用记录仪的应用方案
SD卡作为新型移动存储设备,以体积小、速度快、抗震动、通用性强的特点各受青睐。以SD卡作为存储介质来保存企业的电能耗用参数,可以有效提高数据保存的可靠性。采用SD卡结合ARM处理器LPC2l48设计的多参数电能耗用记录仪,将现场采集的各类电能耗用数据按文件方式存储到SD卡中,并且可以方便地与PC等上位机进行数据交换,从而满足现场数据采集、室内进行数据分析的要求,特别适合于长时间、大容量数据采集的场合。 1、系统硬件设计 电能耗用记录仪硬件电路如图1所示,ARM核处理器LPC2l48是整个系统的核心,其工作频率高达60 MHz,内置5l2 KB的闪存和16 KB的SRAM,并且带有SPI总线、两路A/D转换器、实时时钟等多种片内
[单片机]
采用SD卡移动<font color='red'>存储器</font>实现电能耗用记录仪的应用方案
TMS320C54x DSP在线烧写FLASH存储器并实现自举引导的方法
摘要:通过一个完整的实例,详细阐述了TMS320C54x系列DSP芯片在线烧写FLASH存储器。并实现自举引导的方法。给出了硬件连接方案和完整的C语言烧写程序。 关键词:TMS320C54x FLASH 烧写 自举引导 在DSP系统中通常贴片式FLASH存储器保存程序,并且在上电或复位时再将存储在FLASH中的程序搬移到DSP片内或者片外的RAM中全速运行。这个“程序搬移”的过程叫做自举加载。 本文以TMS320C5416 DSP对MBM29LV400BC存储器的操作为例,详细阐述了在线烧写FLASH并实现自举加载的方法。该方法适合于大多数C54x系列DSP对符合JEDEC标准的FLASH的操作。为便于读者使用,本文的程序
[应用]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved