EUV微影前进7nm制程,5nm仍存在挑战

发布者:采菊东篱下最新更新时间:2018-01-24 来源: 电子产品世界关键字:EUV  7nm 手机看文章 扫描二维码
随时随地手机看文章

  EUV微影技术将在未来几年内导入10奈米(nm)和7nm制程节点。 不过,根据日前在美国加州举办的ISS 2018上所发布的分析显示,实现5nm芯片所需的光阻剂仍存在挑战。下面就随嵌入式小编一起来了解一下相关内容吧。

  极紫外光(extreme ultraviolet;EUV)微影技术将在未来几年内导入10奈米(nm)和7nm制程节点。 不过,根据日前在美国加州举办的年度产业策略研讨会(Industry Strategy Symposium;ISS 2018)所发布的分析显示,实现5nm芯片所需的光阻剂(photoresist)仍存在挑战。

  同时,EUV制造商ASML宣布去年出货了10台EUV系统,今年将再出货20至22台。 该系统将拥有或至少可支持每小时生产125片晶圆所需的250W雷射光源。

  IC Knowledge总裁Scotten Jones表示:「在7nm采用EUV的主要部份已经到位,但对于5nm来说,光阻剂的缺陷仍然高出一个数量级。 」

  经过20多年的发展,新的和昂贵的系统均有助于为下一代芯片提供所需的优质特性,并缩短制造时间。 Scotten说,这些系统将首先用于制造微处理器等逻辑芯片,随后再应用于DRAM,但现今的3D NAND闪存芯片已经不适用了。

  「EUV大幅减少了开发周期以及边缘定位的误差...,但成本降低的不多,至少一开始时并不明显。 此外,还有其他很多的好处,即使没什么成本优势,它仍然具有价值。 」

  Jones预计,ASML将在2019-2020年之间再出货70台系统。 这将足以支持在Globalfoundries、英特尔(Intel)、三星(Samsung)和台积电(TSMC)规划中的生产节点。

  

  除了EUV系统本身,其他重要的挑战还包括薄膜、光罩测试仪和抗蚀剂(来源:ASML)

  Jones表示,ASML计划将系统的正常运行时间从现在的75%提高到90%,这同时也是微影技术业者最关切的问题。 此外,他表示相信该公司将会及时发布所需的薄膜,以保护EUV晶圆避免微尘的污染。

  为了开发针对5nm可用的抗蚀剂,「我们有12到18个月的时间来进行重大改善。 业界将在明年产出大量晶圆,这将有所帮助。 」Jones并估计,到2019年晶圆厂将生产近100万片EUV晶圆,到了2021年更将高达340万片晶圆。

  ASML的目标是在2020年时,将其250W光源所能达到的每小时145片晶圆的吞吐量提高到155片/时。 ASML企业策略和营销副总裁Peter Jenkins在ISS上指出,该公司已经展示实验室可行的375W光源了。

  目前该公司的薄膜已经能通过83%的光线了,至今也以245W光源进行超过7,000次的晶圆曝光测试了。 然而,第二代7nm节点在搭配用于250W或更高的光源时,预计还需要一个传输率达到90%的薄膜。

  GF、英特尔、三星与台积电的7nm版本

  Jones谈话中最有趣的部份内容就是对于10nm、7nm和5nm节点的详细分析。 台积电去年秋天通过7nm制程,目前正使用现有的光学步进器实现量产。 他说,Globalfoundries将在今年晚些时候推出类似的制程。

  两家公司计划在明年初量产第二代7nm制程,采用EUV制作触点和通孔,将15个光学层数减少到5个EUV层。 这一制程可望缩短周期时间,而且不需要薄膜。

  Globalfoundries去年六月份宣布在2019年采用EUV实现7nm的计划。 Jones「台积电私下告诉客户也计划如此。 」琼斯说。

  芯片制造商可能必须使用30mJ/cm2剂量的抗蚀剂,这高于其目标的20mJ/ cm2。 他们还可能必须使用电子束系统检查光罩的缺陷,而不是像EUV系统一样使用13.5mm波长寻找缺陷的光化系统。

  Globalfoundries、三星和台积电除了使用触点和通孔外,还计划为不同的7nm版本使用EUV和薄膜来制作1x金属层。 这些制程将提供微缩,并使23层光学层减少到9层EUV。

  这正是三星将在明年初推出的首款7nm节点,即7LPP。 台积电的7FF+版本,预计将在2019年中期推出,Globalfoundries则将在明年年底推出7LP+。

  

  Jones详细介绍了他预计到2020年将会看到的各种10nm、7nm和5nm制程版本

  Jones表示,英特尔目前使用的10nm制程采用光学步进器实现量产,提供的密度相当于其竞争对手所能实现的最佳7nm版本。 他预期英特尔将在2019年采用EUV升级10nm+制程。

  三星和台积电已经在讨论可能在2019年底前提供5nm制程。 他们应该会是第一批使用EUV制造1D金属层的制造商。 他说,如果有更好的抗蚀剂出现,这个制程就能使用EUV减少多达5个切割光罩,让FinFET减少到仅使用1个光罩。

  另外,Jenkins表示,ASML已经为支持高数值孔径(NA)的EUV系统完成光学设计部份了,而且整体设计「顺利」。 该公司已于2016年底宣布计划在2024年量产该新系统。

  尽管EUV是推动半导体产业制造更小芯片的重要里程碑,但预计并不至于颠覆目前的芯片制造设备和装置市场。 Jones说,晶圆厂将会持续需要大量的现有资本设备和供应,才能与EUV一起迈向未来的制程节点。

    以上是关于嵌入式中-EUV微影前进7nm制程,5nm仍存在挑战的相关介绍,如果想要了解更多相关信息,请多多关注eeworld,eeworld电子工程将给大家提供更全、更详细、更新的资讯信息。

关键字:EUV  7nm 引用地址:EUV微影前进7nm制程,5nm仍存在挑战

上一篇:2017年全球电视面板出货京东方窜升至第二
下一篇:Linux之父炮轰英特尔Spectre修补是全然的垃圾

推荐阅读最新更新时间:2024-05-03 02:21

精益求精,ASML正在开发下一代EUV光刻机
ASML的副总裁Anthony Yen日前表示,他们已经开始研发下一代光刻机。他表示,在他们公司看来,一旦现有的系统到达了极限,他们有必要去继续推动新一代产品的发展,进而推动芯片的微缩。 据介绍,较之他们的客户三星、Intel和台积电都正在使用的3400系列,ASML 5000将会有更多的创新。Yen在本周于旧金山举行的IEEE国际电子设备会议上告诉工程师,其中最引人注目的是机器数值孔径(numerical aperture)从现在的0.33增加到0.55 。数值孔径是无量纲(dimensionless quantity)的数量,与光的聚焦程度有关。数值孔径越大意味着分辨率越高。改变EUV机器中的数值孔径将需要更大,更完美抛光
[半导体设计/制造]
精益求精,ASML正在开发下一代<font color='red'>EUV</font>光刻机
Meta自研芯片最新成果曝光:7nm制程 集成RISC-V CPU
据外媒ROAD TOVR消息,Meta Reality Labs的研究人员已经制造了一款VR头戴设备原型机,该原型机可以支持Codec Avatars项目的渲染,并且搭载了专门用于AI处理的定制加速器芯片。 早在Facebook更名为Meta前,该公司就一直致力于Codec Avatars项目,该项目旨在使VR实现“如照片般逼真”的虚拟化身。这一系统结合AI处理和设备上的眼动追踪、嘴巴追踪等传感器,将使用者的脸以最接近真实的方式投射进虚拟世界。 Codec Avatars研究的早期版本得到了NVIDIA Titan X GPU 强大算力的支持。但在Meta最新的Quest 2一体机等设备上,并不能完全发挥其功能。 也正
[物联网]
Meta自研芯片最新成果曝光:<font color='red'>7nm</font>制程 集成RISC-V CPU
英特尔预计在2020年量产7nm 实在不行就再拖一年
电子网报道:相比TSMC、三星在10nm以及未来的7nm、5nm工艺上的激进,Intel在新工艺上要落后一两年时间——尽管Intel对此不服气,早前表示其他家的半导体工艺宣传有水分,他们的14nm、10nm工艺在技术先进上要远胜友商,为此Intel还提出了新的衡量半导体工艺的公式。不过对公众来说,Intel在新制程上挤牙膏的“罪名”是坐实了,三星、TSMC和GF将在2018年量产7nm,Intel的计划是在2020年量产,但是万一遇到难题了,他们会拖到2021年再量产。 说到制程工艺升级换代,早前执行Tick-Tock战略的Intel所向无敌,Intel自己在PPT里都说工艺领先友商三五年,不过在14nm节点Intel就慢下来
[半导体设计/制造]
ASML新款EUV光刻机将于明年出货,产能提升24%?
ASML 公司日前发布2018年Q3季度财报,当季营收27.8亿欧元,净利润6.8亿欧元,出货了5台 EUV光刻机 ,全年预计出货18台,明年将增长到30台,而且明年下半年会推出新一代的NXE:3400C型光刻机,生产能力从现在的每小时125 晶圆 提升到155片晶圆以上,意味着产能提升24%。   台积电前不久试产了7nm EUV工艺,预计明年大规模量产,三星今天宣布量产7nm EUV工艺,这意味着EUV工艺就要正式商业化了,而全球最大的光刻机公司荷兰ASML为这一天可是拼了20多年。ASML公司日前发布2018年Q3季度财报,当季营收27.8亿欧元,净利润6.8亿欧元,出货了5台EUV光刻机,全年预计出货18台,明年将增长到3
[嵌入式]
EUV光刻取得成功,Lasertec功不可没
在经历了二十多年的研发之后,芯片制造商在一项能够大幅度提升硅片上晶体管密度的技术上压下了重注,那就是EUV光刻。他们能够取得成功,日本东京郊区的一家名为Lasertec小公司功不可没。 Lasertec是世界上为数不多的做光罩缺陷检验的公司。我们知道,在芯片生产过程中,光罩必须是完美的,如果出现任何差错,即使是微小的差错,最终都会导致芯片无法使用,而Lasertec就是为光罩质量保驾护航的。 过去几十年,在摩尔定律的推动下,芯片制程已经推进到了7nm,这就使得传统的DUV光刻无法再继续按照这个规律演进,产业界经过多年的探索,就将目光投向了EUV。但作为一项难道极大的技术,产业链在各个环节上面临挑战。而Lasertec就是为
[半导体设计/制造]
ASML载具供应商家登精密谈中国EUV的发展,面临诸多挑战
  载具对于曝光机发挥保护、运送和存储光罩等功能十分重要。家登精密多年来致力于研究曝光机载具,并为全球最大的半导体设备制造商 ASML 提供载具相关技术。下面就随嵌入式小编一起来了解一下相关内容吧。   我们主要研究 EUV 的配套技术,例如 EUV 的载具以及 EUV 的配套光罩,是7nm向5nm进阶的突破口。随着5nm技术的升级,EUV的重要性逐渐凸显出来,而载具的研究也越发紧迫。过去几年,家登精密一直专心做一件事,那就是载具的配套研究。去年,我们的技术产品已经达到国际先进水平,这是一个值得自豪的成绩。未来,7nm工艺逐渐向5nm升级,技术的研究会越来越困难。封装、3D封装、以及更高级的集成封装,都将会是我们以后关注的技术,
[嵌入式]
放弃7nm后,看格芯的发展重点在哪里
    集微网消息,2018年8月29日,继今年年初格芯宣布汤姆·嘉菲尔德(Tom Caulfield)接任首席执行官后,格芯迎来了今年最大的一次变革。 格芯将重新部署具备领先优势的FinFET发展路线图,以服务未来几年采用该技术的下一波客户,同时重塑其技术组合,依照嘉菲尔德所阐述的战略方向,重点关注为高增长市场中的客户提供真正的差异化产品。 格芯为什么放弃7nm 按照格芯公布的消息显示,今后格芯将会相应优化开发资源,让14/12纳米 FinFET制程能够被更多的客户所使用,同时还提供包括射频、嵌入式存储器和低功耗等一系列创新IP及功能。 因此,为支持此次战略调整,格芯将搁置7纳米 FinFET项目,并调整相应研发团队来支持强化
[手机便携]
Mentor支持TSMC 7nm FinFET Plus和12nm FinFET工艺技术
电子网消息,Mentor, a Siemens business 今日宣布 Mentor Calibre® nmPlatform 和 Analog FastSPICE™ (AFS™) Platform 获得 TSMC 12nm FinFET Compact Technology (12FFC) 和最新版本 7nm FinFET Plus 工艺的认证。Nitro-SoCTM 布局和布线系统也通过了认证,可以支持 TSMC 的 12FFC 工艺技术。  TSMC 设计基础架构营销部高级总监 Suk Lee 说道:“TSMC 很荣幸与 Mentor 展开密切合作,Mentor 为工具流程提供了更多功能,以便支持我们的全新 12nm
[半导体设计/制造]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
随便看看
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved