基于FPGA实现摄像机传感器接口

发布者:HeavenlyWhisper最新更新时间:2018-02-19 来源: eefocus关键字:摄像机  FPGA  传感器接口 手机看文章 扫描二维码
随时随地手机看文章

图像传感器可以说是在数字视频或静止相机中视频或静止图像处理流水线的最重要部分。如果没有传感器,就没有图像信号可进行处理。众所周知传感器是非标准化的。在采用的方案中,它们有以下的不同之处:

转换可见光或红外光为电信号的方式;尤其是在该信号离开这块芯片之前,对这个信号采用的编码和压缩(有时)的方式。

对传感器内部的寄存器进行编程的方式,以调整增益、曝光时间、传感器模式(如线性、HDR),传感器图像坐标等。

实现特殊功能的方式,如高(或宽)动态范围(HDR/WDR);例如通过在同一封装中的多个传感器,对于同一图像帧多次曝光等。

这些传感器厂商采用的接口,以使这些电子图像信号离开传感器,并进入下游的处理逻辑。

FPGA提供一个具成本效益的,尺寸非常小的可编程逻辑平台,可以轻松地将信号从不同的图像传感器接口转换到数字信号,以供下游的逻辑进行处理。FPGA提供具有成本效益的可编程机制,以适应各种信号编码方案、寄存器管理方案和传感器接口,从而为不同类型的传感器提供可编程支持。

图像传感器技术

根据用于将可见光转换成电信号的基本技术,图像传感器可分为两大类。它们是CCD(电荷耦合器件)传感器和CMOS(互补金属氧化物半导体)传感器。到目前为止,出货量最多的图像传感器是CMOS传感器。本文只关注CMOS传感器接口。

在视频处理链中典型的图像传感器的应用如图1所示。

如今有几个著名的图像传感器制造商,它们是Aptina、OmniVision Technologies、索尼、三星、松下、东芝和Altasens。

如前所述,传感器制造商配置了一系列接口,用于将离开其芯片的图像信号传至下游逻辑进行处理。非常普遍的是,同一传感器制造商根据需要从芯片中提取的数据量使用不同的接口。例如,具有兆像素分辨率的现代传感器需要在给定的周期时间传出比仅具有VGA级分辨率的传感器多得多的数据。像高动态范围(HDR)这样的要求还增加了数据量,需要从每个图像帧的图像传感器读取数据,而为支持平滑、低延迟高品质的视频,需要在给定的时间内从传感器芯片提取帧数,这也影响了传感器接口的选择。

图像传感器接口的演进

到目前为止,所有传感器都可连接到并行LVCMOS接口,如图2所示。传感器分辨率和帧速率已经提高到一个水平,此时以前的主流CMOS并行接口已不能处理所要求的带宽。

由于兆像素传感器的问世,对更高速度的需求激增,HDR和对支持更高帧速率、新型、更高速度传感器的需求正使用不同的接口来克服并行LVCMOS的局限性。例如,索尼和松下使用并行的子LVDS接口,OmniVision使用MIPI或串行LVDS。另一个例子是,为支持更高带宽的需求,Aptina Imaging已经推出了称为HiSPi(高速串行像素接口)的高速串行接口。HiSPi接口可以工作在1-4个串行数据通道,加上1个时钟通道。每个信号是子LVDS差分信号,以 0.9V的共模电压为中心。每个通道可以运行在高达700Mbps下。

 

 

HiSPi与并行传感器接口桥接的需求

多个传感器接口给标准化下游视频处理逻辑的制造商提出了一个问题,因为用一个ASSP支持许多不同的传感器接口非常困难。

大多数ISP(图像信号处理)器件支持传统的CMOS并行传感器接口,但通常缺乏对高速串行接口的支持。很多ISP并行接口的运行速度远远超过了传感器的并行接口。但是,由于传感器已迁移到不同串行接口,ISP器件需要逻辑以转换到并行接口。因此FPGA桥接器件需要将高速串行数据转换到并行格式。对于视频信号处理ASSP的制造商(他们拥有支持更快的并行CMOS传感器接口的现成产品),FPGA解决了连接至高速串行传感器的问题。FPGA提供在高速传感器和传统图像信号处理ASSP之间的简单、具有成本效益的可编程桥接。这个概念如图3所示。

基于FPGA的串行传感器桥接参考设计示例

一个实际例子是,针对Aptina Imaging的HiSPi串行接口至TI DSP并行接口的桥接,LatticeXP2-5非易失性FPGA提供了高效、具有成本效益的解决方案,如图4所示。

该参考设计在输入端用HiSPi串行接口,在输出端用TI TMS320DM3X5连接至Aptina传感器。评估硬件已测试了Aptina的A-1000传感器MT9M034/MTM024和MT9J003。该参考设计支持分组(Packetized)和Streaming SP HiSPi格式:1-4通道运行速度高达每通道700Mbps。它还模拟并行传感器输出,输出总线宽度为8、10、12、14或16位。并行接口可配置为1.8V、2.5V或3.3V LVCMOS电平。参考设计的模块图如图5所示。

FPGA在传感器接口桥接上的挑战

可编程逻辑作为图像传感器和ASSP之间的桥接面临三个方面的挑战。首先,FPGA必须为接口信号提供电信号支持。第二,FPGA的I/O必须有足够的gearing逻辑来支持快速串行传感器接口。第三,FPGA必须提供符合成本效益的非常小的外形尺寸,以适应现代摄像机对于紧凑外形的要求。

具有完备子LVDS文档支持的LatticeXP2非易失FPGA系列已被证实解决了图像传感器桥接的电气需求。集成PLL、专用时钟沿和I/O gearing逻辑解决了高速串行传感器接口。最后,莱迪思半导体(Lattice)的 XP2提供了具有成本效益的8×8mm面积。此外,由于其非易失的特性,LatticeXP2系列器件无需外部引导PROM,从而进一步节省了电路板空间,这使得他们成为传感器接口的具有吸引力的可编程逻辑平台。图像信号处理(ISP)IP的可用性也使更大型的LatticeXP2器件可提供各种功能,如传感器数据线


关键字:摄像机  FPGA  传感器接口 引用地址:基于FPGA实现摄像机传感器接口

上一篇:笔记本电脑中VGA信号的切换
下一篇:低功耗蓝牙与专有射频技术在HID的应用概述

推荐阅读最新更新时间:2024-05-03 02:29

S2C升级FPGA原型开发软件TAI Player至5
加利福尼亚州,圣何塞— 2014年9月3日– S2C公司今日宣布TAI Player Pro 5.1版本正式发布。此次最新版本将帮助用户加速FPGA原型开发、提高工程师的生产力,以及实现最高的原型性能。 “新版本的TAI Player Pro提高了我们整个产品线的能力与强度,” S2C 首席执行官林俊雄先生表示,“它是一款功能强大的配置工具 – 我们的一位客户最近用它成功的将高达3亿门的逻辑设计分割到24颗FPGA内。 此外, 实时运行功能还可以通过网络对多块基于FPGA的原型平台进行控制和监测。我非常高兴我们可以向客户提供这种新的能力。” 关于TAI Player Pro TAI Player Pro
[嵌入式]
S2C升级<font color='red'>FPGA</font>原型开发软件TAI Player至5
金属机身360度全景监控,萤石新款摄像机C6P正式上市
3月28日萤石2017新品发布会上,拥有精致内在,强悍外观的新品C6P全景摄像机一亮相,便吊足了观众胃口。这款能够“以一顶四”的黑科技新品,将于6月初登录各大渠道正式开售。 黑科技一:“上帝模式”袭来,夜视效果喜人 C6P拥有360度全景拍摄功能 “传统的监控摄像机总有死角存在,需要多台机位进行监控区域的互补。这不仅让商铺、家庭用户增加了使用成本,还给了小偷窃贼可趁之机。C6P的出现就是为了解决监控盲区问题。”据萤石前端产品经理透露,C6P的最大特性是其超强的360度全景拍摄功能,它不仅可用于教室、客厅、便利店,还足以应付银行大厅、餐馆、商铺等复杂环境。小巧玲珑的C6P支持壁装和吊装,只要安装得当,监控范围可以覆
[安防电子]
FPGA演进 兼顾灵活性和高功效
    未来十年,FPGA架构的演进将会继续,可以利用这种兼顾的架构不断拓展应用领域。 在英特尔的一份关于灵活性与效率的报告中,列举了一个衡量标准,即每毫瓦百万运算次数。通用处理器的功效相对比较低,但是它的灵活性相对比较高。DSP的功效处在中间,功效最高的是一些专用的硬件,比如说ASIC、ASSP等,但是它的灵活性相对会很低。报告指出,在一个要兼顾灵活与功效的系统中,最好的方案就是处理器与专用硬件相结合。 如果在FPGA中集成了处理器,会同时兼具硬件与软件的灵活性。同时,如果我们把ASIC和ASSP的一些特性加入FPGA,又可为这个系统带来更高的功效和更低的成本,这是硅片融合的一个趋势。 FPGA厂商有天然优势 作
[嵌入式]
采用FPGA IP实现DDR的读写控制的设计与验证
前言 随着高速处理器的不断发展,嵌入式系统应用的领域越来越广泛,数字信号处理的规模也越来越大,系统中RAM规模不断增加,比如视频监控、图像数据采集等领域,图像处理的实时性对RAM带宽的要求不断增加,传统的SDRAM在带宽上已经逐渐无法满足应用要求,DDR SDRAM(双倍速率SDRAM)采用在时钟CLK信号的上升和下降沿,双沿做数据传输;比传统的SDRAM只在时钟上升沿传输的方式,传输带宽增加了一倍。DDR RAM已开始广泛应用于嵌入式系统中,正逐步取代传统的SDRAM。 DDR RAM操作速度的提高,对设计者来说,对控制时序的设计有了更高的要求;并且,DDR内存采用的是支持2.5V电压的SSTL-Ⅱ标准,不再是SDRAM使用的
[嵌入式]
采用FPGA的红外密集度光电立靶测试系统
光电靶的基本原理是:当 光幕 内的光通量发生足够大的变化时,光电 传感器 会响应这种变化而产生电信号。这就是说,一些非弹丸物体在穿过光幕时也会使得光幕内光通量发生变化以至 光电传感器 产生电信号。从原理上,这种现象并非异常,而对 测试 来讲则属于干扰。在具体靶场测试中,当干扰严重时会导致测试根本无法进行。因此,如何排除干扰,保证系统的正常运行,是一个必须解决的问题。   红外密集度光电立靶 测试系统 是一种新型的用于测量低伸弹道武器射击密集度的测试系统,既测试无须进行任何特殊处理的金属弹丸,又可测试非金属弹丸,更有反映灵敏、精度高而稳定、操作简单、容易维护等优点,已被许多靶场投入使用。    理论分析   光电靶在工作时, 光
[嵌入式]
采用<font color='red'>FPGA</font>的红外密集度光电立靶测试系统
如何通过RTL分析、SDC约束和综合向导进行FPGA设计
大多数  FPGA  设计人员都充满热情地开展专业化问题解决和创造性工作,当然,他们工作压力也相当大,工作流程也非常单调乏味。幸运的是,EDA 公司和 FPGA 厂商不断开发新的工具和方法,推进繁琐任务的自动化,帮助设计团队集中精力做好创造性工作。下面我们就来看看 FPGA 工具流程的演进发展,了解一下现代  FPGA  团队是如何利用  RTL 分析、约束生成和综合导向来减少设计迭代的。 如果您已经是一名FPGA设计专业人士,那么将拥有辉煌的职业发展前景,因为越来越多传统上需要 ASIC 实现的设计现已改用 FPGA。随着新一代芯片工艺技术的推出,设计 ASIC的成本正呈几何级数增加。与此同时, FPGA  厂商则能利用最新工艺
[电源管理]
如何通过RTL分析、SDC约束和综合向导进行<font color='red'>FPGA</font>设计
CPU vs FPGA 图像处理谁更“应景”?
机器视觉在工业自动化系统中的应用已经有一定的历史,它取代了传统的人工检查,提高了生产质量和产量。 我们已经看到了相机在计算机、移动设备和汽车等日常生活设备中的迅速普及,但是机器视觉的最大进步莫过于处理能力。随着处理器的性能以每两年翻一番的速度不断提升,以及多核CPU和FPGA等并行处理技术日益受到关注,视觉系统设计人员现在可以应用复杂的算法来可视化数据,并创建出更加智能的系统。 性能的提高意味着设计人员可以获得更高的数据吞吐量,从而实现更快速的图像采集,使用更高分辨率的传感器,并充分利用市场上具有最高动态范围的一些新款相机。性能的提高不仅可让设计人员更快速地采集图像,而且还能更快速地处理图像。预处理算法(如阈值和滤波)或处理算法(
[嵌入式]
Rokid公司采用莱迪思FPGA实现工业级X-Craft AR头盔的视频功能
Rokid公司采用莱迪思FPGA实现工业级X-Craft AR头盔的视频功能 中国上海——2022年6月22日—— 莱迪思半导体公司 ,低功耗可编程器件的领先供应商,今日宣布Rokid公司选择莱迪思CrossLink™系列FPGA用于其最新的工业级、5G X-Craft增强现实(AR)头盔。X-Craft专为石油和天然气、电力、航空、铁路运输等复杂和高风险的环境而设计,采用了低功耗、高可靠性和小尺寸的莱迪思FPGA来实现头盔的MIPI®视频接口。 Rokid硬件产品总监刘志能先生表示:“我们很高兴与莱迪思合作,他们的低功耗、小尺寸、高带宽解决方案产品可以帮助我们优化用户体验并提高效率,这些方案在Rokid X-Craft等
[嵌入式]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved