近日,中国电科14所牵头研制的华睿2号DSP芯片顺利通过工信部组织的“核高基”课题正式验收,成为国家十二五“核高基”重大专项高端芯片中首个通过验收的DSP项目,标志着我国在高端DSP研制领域再次取得重大突破,为我国自主芯片谱系增加了浓墨重彩的一笔。下面就随嵌入式小编一起来了解一下相关内容吧。
据悉,国家“核高基”重大专项是2006年国务院发布的《国家中长期科学和技术发展规划纲要》中与载人航天、探月工程并列的16个重大科技专项之一。在工信部的统一部署下,“十一五”和“十二五”期间,中国电科持续承担了“核高基”重大专项研制任务,突破了高端DSP研发核心技术,实现了“核高基”研制成果的批量应用,在重大工程及装备中取得显著成效。
本次通过验收的华睿2号DSP为全自主设计芯片,在研发过程中突破了多核异构架构、自主指令集、动态可重构、矢量化编译等10余项核心技术,取得发明专利、布图设计和软件著作权等知识产权40余项。芯片工作主频为1GHz,每秒可完成4000亿次浮点运算,支持64位标准双精度。与华睿1号相比,华睿2号实现了工作主频提升1倍、运算能力提升6倍、从点到面的全国产化软件生态链等十大提升,芯片内集成了4个自主创新设计的可重构处理核,支持典型信号处理算法硬件加速,综合处理性能优于国际主流DSP芯片,可支持中国电科32所ReWorks操作系统和人大金仓嵌入式数据库,建立了从编译器到操作系统的全国产化软件生态链,极大提升了应用开发便捷性。
在四年芯片研制和两年应用验证中,华睿2号DSP形成了以芯片为核心,以整机设备为载体的完整产品线,能提供从芯片、软件、模块、平台到系统的整体解决方案。同时,面向不同性能需求的应用,还形成了华睿2号高端、中端等系列化产品,可广泛在安防监控、安全计算机等民用领域和雷达、通信、电子对抗等军用领域全面推广应用。
以上是关于嵌入式中-我国高端DSP研制再获重大突破的相关介绍,如果想要了解更多相关信息,请多多关注eeworld,eeworld电子工程将给大家提供更全、更详细、更新的资讯信息。
关键字:DSP
引用地址:
我国高端DSP研制再获重大突破
推荐阅读最新更新时间:2024-05-03 02:55
基于DSP的1553B总线通讯检测仪的设计
MIL-STD-1553B是一种时分制,命令/响应,集中控制式多路传输的半双工串行数据总线,其传输速度为1Mb/s,字长为20b,数据有效长度为16b,信息量最大的长度为32个字。其信息格式有总线控制器BC(Bus Controller)到远程终端RT(Remote Terminal),RT到RC,RT到RT,广播式和系统控制式。
MIL-STD-1553B总线协议已经发展成为国际公认的数据总线标准,广泛地应用于航空电子综合系统中,目前国内外开发的各种1553B总线采集卡,大多采用的是美国DDC公司生产的BU-6150接口芯片,但是该芯片价格比较昂贵,开发成本较高,另许多商家望而兴叹。本文介绍的基于DSP的1553B总线通讯模
[嵌入式]
基于DSP与双目CMOS摄像头的数字图像处理系统
摘 要:介绍了基于浮点DSP处理器与双CMOS摄像头的数字图像采集处理系统,探讨了系统的基本原理和设计方法,并给出了系统的实现方案。在该系统中,数据采集由两个相互独立的CMOS摄像头完成,并由DSP进行图像处理,FPGA协同DSP完成时序逻辑控制和组合逻辑控制。处理后的图像可以通过1394接口输出。该系统主要由FPGA和DSP实现,设计灵活,具有很强的重构性。
关键词:图像 图像处理 DSP FPGA IEEE1394
传统的数字图像处理通常采用图像采集卡,将模拟电视信号转换成数字信号,然后由PC机进行软处理。这样不仅不够灵活,处理能力也受到PC机和软件的限制。随着CMOS成像芯片工艺的改进和数字信号处理器功能
[应用]
一种基于CPLD的DSP人机接口模块设计
CPLD(Complex programmable Logic Device,复杂可编程逻辑器件)是在传统的PAL、GAL基础上发展而来的,具有多种工作方式和高集成、高速、高可靠性等明显的特点。 在超高速领域和实时测控方面有非常广泛的应用,日前的CPLD普遍基于E2PROM和Flash电可擦除技术,可实现100次以上擦写循环。 CPLD选择及其扩展模块的设计 由于TMS320LF2407A是3.3v电平供电的,所以CPLD我们也选择3.3v电平供电的XL型号。XC95144XL是Xilinx公司XC9500系列的一种。它的性能指标为;IO口可配置为3.3v或5v操作。所有输出都提供24mA驱动能力;XC2
[嵌入式]
基于DSP的混沌数字图像加密与硬件设计
摘要 介绍了在 DSP 基础上,实现数字图像的 混沌加密 及 硬件实现 方法。根据离散化和数字化处理技术,对三维Lorenz混沌系统作离散化处理,用C语言和DSP技术产生三维Lorenz混沌迭代序列,分别对数字图像的红、绿、蓝三基色信号进行混沌加密和解密。基于芯片型号为TMS32 0VC5509A的DSP开发平台,以bmp格式的灰度图像为例,设计了Lorenz混沌序列对数字图像进行加密与解密算法,给出了DSP硬件实现结果表明,改善了安全性、提高了速度、满足了实时性要求。 随着计算机及通信技术的发展,图像处理及应用愈加广泛。现代DSP技术的发展和应用为实现图像处理奠定了基础。高性能的DSP处理器作为图像处理
[安防电子]
DSP的最高主频能从芯片型号中获得吗?
TI的DSP最高主频可以从芯片的型号中获得,但每一个系列不一定相同。 1)TMS320C2000系列: TMS320F206-最高主频20MHz。 TMS320C203/C206-最高主频40MHz。 TMS320F24x-最高主频20MHz。 TMS320LF24xx-最高主频30MHz。 TMS320LF24xxA-最高主频40MHz。 TMS320LF28xx-最高主频150MHz。 2)TMS320C3x系列: TMS320C30:最高主频25MHz。 TMS320C31PQL80:最高主频40MHz。 TMS320C32PCM60:最高主频30MHz。 TMS320VC33PGE150:最高主频7
[嵌入式]
DSP+CPLD空间瞬态光辐射信号实时探测系统
探测系统对输入的空间瞬态光辐射信号进行实时识别处理,反演估算出空间瞬态信号能量大小并报告发生时刻。采用DSP+CPLD的数字处理方案,利用dsp的高速数字信号处理特性及cold的复杂逻辑可编程特性,可实现对瞬态信号的实时识别和处理。其中用cpld实现a/d变速率采样,解决了嵌入式系统线路板面积有限与实时处理需要大容量存储空间的矛盾。 实时处理我国现役空间瞬态光辐射信号探测系统中,老型号较多,大部分没有配备自动检测和录取设备。空间瞬态信号的录取、数据的处理和上报大多由人工进行,难以胜任复杂环境下快速、准确录取信号以及气象情报入网的要求。为适应现代化气象分析的要求,采用dsp+cpld的方式将极大地提高现有空间瞬态信号探测
[工业控制]
CEVA DSP的内核蜂窝基带处理器出货量超越高通
CEVA公司宣布,其DSP架构已成为蜂窝基带处理器部署的领先DSP架构。由CEVA DSP内核助力的蜂窝基带处理器的出货量已超越了高通、德州仪器和Mediatek公司。全球研究咨询机构Strategy Analytics指出,2010年第三季针对手机和非手机应用提供的蜂窝基带处理器数量为4.98亿个 (注1),而同期带有CEVA DSP内核的蜂窝基带处理器出货量超过了1.78亿个 (占据市场的36%)。最近,CEVA又攀上了另一个重要的里程碑,由其内核助力的蜂窝基带处理器的全球出货量超过了10亿个。 表1:Strategy Analytics——全球基带处理器出货量* 目前,全球八大手机OEM厂商中就有七家出
[嵌入式]
德国初创公司发力模拟等效电路,欲取代传统DSP
位于德国慕尼黑的无晶圆厂半导体公司Aspien GmbH旨在用专有的简单的模拟等效电路(analog equivalents)来取代常规数字信号处理器和数字功能模块。 Aspien由慕尼黑科技大学(Technical University of Munich)剥离出来,创立于2005年6月。最初该公司将其模拟信号处理结构瞄准几乎在所有形式的数字通信中出现的前向纠错应用(FEC)。在与贝尔实验室朗讯科技及慕尼黑大学(Munich University)合作的项目中成功研制出两款原型芯片后,该公司信心倍增。 1997年Joachim Hagenauer教授所获专利覆盖了回到模拟信号处理的概念。这一想法来自当时Hagenauer的一
[焦点新闻]