正确的技术诀窍能让摩尔定律在未来三十年将继续适用?

发布者:恬淡岁月最新更新时间:2019-09-23 来源: eefocus关键字:台积电  摩尔定律  英特尔 手机看文章 扫描二维码
随时随地手机看文章

  如果您认为英特尔是推动并维持摩尔定律的最大贡献者,那您可能还没有听说过Philip Wong对这个问题的观点。Wong是台积电的研发副总裁,最近在Hot Chips会议上做了一个演讲。他说,摩尔定律不仅现在还在奏效,而且,如果有了正确的技术诀窍,在未来三十年它将继续适用。


  “摩尔定律并没有死,”他告诉Hot Chips的参会者。“它没有慢慢走向死亡,而且现在还很管用。”


  Wrong表示,维持摩尔定律的关键是不断提高器件的密度。他承认,随着Dennard缩放定律的死亡,时钟速度已经达到了稳定水平,但是晶体管的密度将继续提高芯片的性能和能效。

640.webp (4).jpg

  最终,采用什么样的方式实现更高的密度并不重要。根据Wong的介绍,只要半导体公司能够在更小的空间内集成更多的晶体管并提高能效,摩尔定律就可以延续。在短期内来看,可能需要通过传统方式实现这一点,即改进CMOS工艺技术,从而制造出具有较小栅极长度的晶体管。


  台积电目前正在蚀刻7纳米的晶体管,正在前往下一站-5纳米。Wong表示,5纳米节点的设计生态系统已经准备就绪,台积电已经开始了风险生产。也就是说,工艺节点和设计工具都已经完成了,并且正在试生产晶圆。在上一次财报电话会议上,台积电表示,计划将在2020年上半年开始量产5纳米芯片。而且,根据台积电的产品线技术路线,接下来还会有3纳米节点。

  但是,所有这些技术都是用来构建平面芯片的,这种方法最终将走到终点。“如果你继续二维缩放,我们的晶体管最终只包含几百个原子,最后将被原子这种基本粒子拦住前行的道路。”他解释道。


  但是,平面制造工艺的终点并不意味着密度提升的终结。他指出,即使在Dennard缩放定律死亡后,半导体制造领域依然有很多创新,使晶体管密度保持着上升走势。特别是,在采用了应变硅和高K金属栅极技术之后,以及引入了3D结构的FinFET之后。现在,业界正在探索一种被称为DTCO(设计和工艺协同优化)技术,来推动7纳米以下晶体管的发展。


  推动所有这些创新的原动力都来自于需要为那些需要更快、更节能的硬件的应用开发出新的计算平台。计算平台的演变已经走过了将近半个世纪的历史,从上个世纪70年代的小型计算机,到80年代的个人电脑,到90年代的互联网,再到现在的移动计算。每一个计算平台都对晶体管密度提出了更高的要求,这些要求都需要半导体制造工艺技术的进步来实现。Wong认为,下一个重大动力来自于人工智能和5G。

640.webp (3).jpg

  那么,为了保持摩尔定律的延续,需要进行哪些方面的创新呢?

  短期内,在2.5结构上使用小芯片构建多芯片封装将提高整体计算和存储密度,尽管芯片本身并没有变得更密集。Wong表示,和单个小芯片的工艺节点技术相比,更重要的是将这些小芯片集成在同一个封装中的技术。


  现在,台积电有自己的2.5D封装技术-晶圆级封装技术(CoWoS),英特尔的竞争性封装技术是嵌入式多芯片互联桥(EMIB)。CoWoS技术在硅片中介层上放置小芯片和合适的存储器件,并使用硅通孔(TSV)连接它们,从而构建起多芯片封装。其中,最值得一提的是英伟达的Tesla V100 GPU加速器,它采用CoWoS技术将GV100 GPU与高带宽内存(HBM)模块封装在了一起。此外,英特尔、AMD和赛灵思即将推出的器件将实现更高级别的集成,更多数量的小芯片。


  但是,2.5D结构实现的密度提升已经没有多少空间了。更好的密度提升方案需要真正的3D封装技术。Wong说,现在最好的技术选项是N3XT,这是一种基于新型纳米材料的3D单片设计,可以在较细的粒度上将内存和逻辑器件集成在一起。N3XT是纳米工程计算系统技术的代表,学术界早在2015年就开始了对它的研究,但是现在,有了台积电这样的巨头的介入,它无疑将具有很大的商业化机会。


  Wong放了一张幻灯片,显示了一个N3XT芯片的样子。它由多层高能效逻辑器件(黄色)、高速内存(红色)和大容量非易失性存储器(绿色)组成,各类器件以交错的方式堆叠在一起。所有这些都位于传统的硅逻辑硅片(紫色)之上。

640.webp (2).jpg

  这个技术的关键是将所有这些不同的组件与一种被称为ILV的东西连接起来,ILV是层间通孔(Inter-Layer-Via)的缩写。它和微米级的TSV不同,ILV可以在纳米级的尺寸上形成。这是N3XT技术中非常重要的一部分,但是Wong没有给出太多说明。显然,ILV是台积电一直在研究的技术,并且申请了很多专利。


  在这些3D封装中,交错式的存储器和逻辑组件很重要,因为交错方式减少了这些组件之间的距离,这就有可能实现5G和人工智能等应用需要的高带宽、低延迟通信。对于CMOS工艺来说,存储器和逻辑组件不可能交错放置,因为逻辑组件需要大约1000摄氏度才能进行蚀刻,这将破坏掉相邻的组件。为了交错,你需要一种可以在400摄氏度下操作的材料。


  正巧的是,过去几年中研究的一些新材料似乎比较适合在相对较低的温度下进行高性能晶体管额制造。和目前广泛用于半导体器件的块状硅基材料不同,这些新材料是一些过渡金属二硫化物(TMD),基于钼、钨和硒等元素。


  TMD材料还有很高的载流子迁移率,即电子能够轻松地通过它们流动,但是流动管道比较薄。如果您正在构建2纳米或3纳米以下的晶体管,TMD材料的这些属性正是您想要的。Wong表示,台积电已经在实验室内使用二硫化钨制造了实验性质的TMD晶圆。


  另外一种新型纳米材料是碳纳米管。Wong表示,台积电已经制造出了具有良好半导体性能的实验版晶圆。实际上,业界已经推出了基于碳纳米管的逻辑器件和SRAM器件原型,包括麻省理工学院研究人员最近实现的RISC-V器件。


  在存储器方面,Wong表示最有可能进行3D集成的是自旋扭矩MRAM(SST-MRAM)、相变存储器(PCM)、电阻RAM(ReRAM)、导电桥RAM(CBRAM)和铁电RAM(FeRAM)。这些新型存储器都具有RAM的关键属性,还能实现非易失性,而且在写入之前不需要擦除。其中一些已经商业化,包括Everspin的MRAM、三星的嵌入式MRAM、Crossbar的ReRAM和英特尔的3D XPoint(大多数人认为它是PCM的一种变体)。

640.webp (1).jpg

  研究人员已经仿真了N3XT器件的性能,并使用各种机器学习推理基准测试,把它们和在逻辑和存储容量配置方面相似的传统平面型芯片进行了比较。研究结果表明,和2D竞争者相比,N3XT器件的效率提升幅度在63倍到1971倍之间。

640.webp.jpg

  所有这些听起来都很鼓舞人心,但是Wong没有详细说明这些技术如何在未来三十年内维持摩尔定律的提升速度。比如,对于晶体管密度,切换到新的纳米材料上肯定会比2D器件有一次大幅度的提升,但是最终您也会遇到原子极限。


  从理论上来说,如果每隔18个月将3D器件的堆叠高度翻倍,类比地产商盖房子的角度,至少也可以实现密度的提升。但是,对于移动设备和其它嵌入式设备而言,这样形成的器件将变得非常笨重,即使对于对尺寸没有太大要求的数据中心计算机,这样迭代七代或者八代后,也能达到12英尺的高度。


  为了让摩尔定律继续工作几十年,必须同时开发其它创新性的技术,Wong并没有在其演讲中提到要进行哪些创新,以使得密度提升速度符合摩尔定律。但是,对于台积电这样的芯片制造商,它们的研究人员肯定会源源不断地进行创新,开发各种备选技术。在新的、更苛刻的应用的推动下,这些技术的商业化进程便会加快。回望历史,展望未来,这些新应用肯定会出现在不久的地平线。

关键字:台积电  摩尔定律  英特尔 引用地址:正确的技术诀窍能让摩尔定律在未来三十年将继续适用?

上一篇:全球机器人产业趋势及特征分析
下一篇:台积电已启动2nm工艺研发,2024年问世

推荐阅读最新更新时间:2024-10-26 17:42

台积电英特尔、三星都进军先进封装,如何超越摩尔定律
台积电、英特尔与三星在先进制程激战之际,也同步积极布局并卡位先进封装业务,究竟先进封装有什么魔力,能吸引大厂争相跨入?业界以“芯片高级的乐高游戏”来形容先进封装,并预期能借此不断超越摩尔定律限制,推动先进制程。 先进封装吸引大厂争相投入,特别是晶圆代工大厂背后最大关键原因是来自客户成本考量、市场需求的推动。国际半导体产业协会(SEMI)全球行销长曹世纶指出,后摩尔定律时代,先进封装能协助芯片在面积不变下, 拥有更高的效率。 晶圆代工结合先进封装能提升晶圆设计效率,同时减少客户成本负担,台积电、三星、英特尔,都已发展专属先进封装的专利与代号。 业界分析,过去芯片技术的运算提升多半运用制程升级,如今芯片运算效能提升与创新,
[半导体设计/制造]
遵循摩尔定律 英特尔台积电开发32纳米技术
当全球半导体行业把目光锁定在向先进的45纳米制造工艺转换时,包括英特尔和台积电在内的主要芯片制造商正在加紧开发更先进的32纳米技术。 英特尔公司技术策略主管Paolo A Gargini 日前在描述计算机芯片巨头英特尔开发32纳米制造技术时说“开发情况良好”。 在中国台湾新竹(Hsinchu)举行的国际半导体技术发展路线图(ITRS)论坛讲演时技术策略主管表示,摩尔定律预期还可以应用十年至十五年或更长的时间。但技术策略主管预言,未来在开发22纳米和更先进的制造技术时,摩尔定律将面临挑战。 来自半导体行业的消息称,全球最大的代工芯片制造商台积电公司在开发32纳米制造技术上有所突破,已经对32纳米晶圆原型进行了数次测试。台积电公司
[焦点新闻]
大摩意外降评了台积电摩尔定律成本优势结束”
摩根士丹利证券近日发布报告,将台积电投资评等降至“中立”,与外资圈主流意见相左,推测合理股价为580元新台币,低于市场共识23%的股价预期。 报告指出,台积电凭藉商业化“摩尔定律”,取得极大成功,带动过去长时间的本益比扩张,但5nm制程后的资本支出强度会更高,先进制程晶圆代工的投资回报率(ROI)出现结构性下滑。 大摩认为,根据3nm晶圆的初步定价,成本不会进一步下降,摩尔定律的成本优势已经结束。替代技术(例如先进的3D封装)也可以达到提升芯片性能,可能削弱市场对3nm、2nm制程的一些需求。 因此,鉴于先进制程ROI下降,台积电在半导体上行周期中维持50%毛利率已不容易,且万一产业进入下行周期,投资者或还将重新思考台积电长期营运
[手机便携]
台积电实现2nm工艺突破,如何能给“摩尔定律”续命?
今年,因为美国对华为、中芯国际的禁令的关系,台积电这家原本处在芯片产业的后端的芯片制造企业,被一次又一次地搬到聚光灯前,接受外界对其里里外外的检视。 恰好此时,台积电正在迎来其发展的高光时刻。虽然在 9 月份华为禁令生效之后,台积电失去了华为的大额订单,但是空出来的产能立刻被苹果、高通等公司瓜分,并处在满载生产状态。叠加疫情下电子消费产品增长等因素,台积电将在今年迎来超过全球晶圆代工厂的产业成长率高出 10%的增长。 特别是台积电领先其他晶圆代工厂的 5nm7nm 制程的营收占比超过 43%,营收能力堪比“印钞机”。与此同时,台积电在更先进制程的研发和设备投入上更加不遗余力。 为应对新制程工艺产能扩大的需求,台积
[嵌入式]
<font color='red'>台积电</font>实现2nm工艺突破,如何能给“<font color='red'>摩尔定律</font>”续命?
台积电罗镇球:有EDA和EUV光刻机后,摩尔定律可持续推进
1995年,EDA企业新思科技进入中国。2020年正值新思科技进入中国25周年,新思科技举办了武汉全球研发中心落成投入使用仪式。并邀请了诸多业内学者、产业合作伙伴参与此次活动。芯片制造与EDA有着紧密合作,芯片制造企业台积电(南京)总经理罗镇球,阐释了EDA如何与芯片制造结合来推进工艺制造的不断提升。 图示:台积电(南京)总经理罗镇球 罗镇球指出,不管是5G、AI,或者过去的电脑、移动计算的产品,都离不开集成电路。 在集成电路领域,非常重要的就是像新思科技这样的EDA企业和台积电这样的芯片制造企业,建立了一个非常好的创意平台,进而使得5G、AI或者是计算机、移动计算的相关产品能够实现。 罗镇球指出,在过去这十几年里,台积电和新
[手机便携]
制程能做到0.1nm?台积电摩尔定律仍有效
集微网消息,对于摩尔定律有没有走到极限一直是一个业界争论不休的问题。 近日,台积电研发负责人、技术研究副总经理黄汉森在本周开幕的第31届HotChips大会专题演讲中表示,毋庸置疑,摩尔定律依然有效且表现良好,它没有死掉、也没有减缓。 对于未来的技术路线,黄汉森认为像碳纳米管(1.2nm尺度)、二维层状材料等可以将芯片变得更快、更迷你;同时,PRAM、STT-RAM等会直接和处理器封装在一起,缩小体积,加快资料传递速度;此外还有3D堆叠封装技术。 这不仅仅是台积电第一次表达这一观点。 此前,台积电全球营销主管 Godfrey Cheng就在台积电官网发表一篇名为《摩尔定律未死》的文章,他表示,摩尔定律可以被视为观察半导体器件或
[手机便携]
台积电摩尔定律还活着,晶体管密度还可更进一步
翻译自——tomshardware 摘要:摩尔定律的核心理念是提高晶体管的密度,现在我们通过并行化或者改进封装来实现。 台积电表示,尽管最近的时代思潮与摩尔定律相反,但摩尔定律依然存在。台积电还展示了一个巨大的2500平方米的硅中介层,包括8个HBM内存芯片和两个大处理器。本文讲述了台积电如何利用多层堆叠的方法来提高芯片性能。 台积电新任全球营销主管Godfrey Cheng在博客中写道:摩尔定律与性能无关,而是与晶体管密度有关。传统的方法,虽然性能是通过提高时钟速度和体系结构来提高的,但今天是通过硅架构创新和计算工作负载的线程化或并行化达到高性能目的,因此这需要增加芯片大小。这就说明了晶体管密度的重要性,因为芯片成本
[半导体设计/制造]
<font color='red'>台积电</font>:<font color='red'>摩尔定律</font>还活着,晶体管密度还可更进一步
台积电高管重申:摩尔定律并没死
近日,台积电全球市场部主管Godfrey Cheng在台积电官网上发表了一篇题为《摩尔定律没有死》的文章。 Cheng 在文章中提到, 自2000 年开始,电脑的处理效能已不再通过提升时脉方式加快速度,而是通过架构创新及多线程平衡处理方式来提升效能。提升速度也不再是以推升时脉进行,而是增加更多的晶体管来进行运算,而摩尔定律就是与晶体管的密度有关,Cheng 认为有很多方法可以提高密度,例如通过多层堆叠和先进封装技术。 Cheng指出,以台积电最近宣布的N5P工艺为例,这是台积电5nm工艺的增强版,在优化了前端及后端工艺后,可在同等功耗下带来7%的性能提升,或者在同等性能下降功耗降低15%。 但Cheng表示,N5P工艺还不是
[手机便携]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved