据IEEE报道,我们口袋中的大多数智能手机都包含基于Arm架构的计算机芯片,而Intel的x86架构在笔记本电脑,台式机和服务器硬件中占据主导地位。但是近年来,在美国,欧洲,尤其是亚洲,越来越多的公司已经转向使用称为RISC-V的开源芯片体系结构。因为它允许初创公司设计定制芯片,而无需支付使用专有芯片体系结构所需的昂贵许可费用。RISC-V最初由加利福尼亚大学伯克利分校的研究人员于2010年开始开发的,是许多指令集体系结构(ISA)中的一种,该体系结构允许程序员和他们编写的软件直接控制计算机硬件。经历了过去多年的发展,RISC-V的开源灵活性使其受到计算存储巨头希捷(Seagate)和西部数据公司(Western Digital Corp.)和中国电子商务巨头阿里巴巴(Alibaba)等公司高度关注,就连由美国军方国防高级研究(Defense Advanced Research)支持的政府计划项目局(DARPA)也对其产生了浓厚兴趣。
RISC-V International首席技术官Mark Himelstein表示:“有很多跨领域的公司不赞成将所有的鸡蛋都放在一个篮子上。”这些公司包括仍然主导市场的竞争对手英伟达,这家GPU巨头正在努力收购Arm公司,同时他们也在其图形处理单元(GPU)芯片中使用了RISC-V架构。英特尔还通过其扩展的代工业务来帮助加速RISC-V的采用,该业务旨在为其他公司生产x86,ARM或RISC-V架构的芯片。这些迹象都表明,RISC-V与更大的竞争对手相比有足够的发展空间。时代变化的另一个迹象是,被不少消费电子设备使用的MIPS芯片架构的所有者——Wave Computing最近以MIPS的名义从破产中解脱出来,并制定了开发基于RISC-V的芯片的新计划。更名后的公司还宣布已加入RISC-V International组织。 RISC-V组织于2020年在瑞士更名并成立,目前他们在北美约有三分之一的成员,在欧洲拥有三分之一的成员,在亚太地区拥有37%的成员。在RISC-V的采用方面,亚太地区拥有最快的增长速度,印度和巴基斯坦等国家甚至已经将RISC-V作为其本土芯片开发的国家指令集体系结构。尽管大多数中国科技公司仍然严重依赖Arm和x86架构,但中国也已成为RISC-V的主要采用者。2019年,阿里巴巴透露,已通过其半导体子公司平头哥开发了基于RISC-V架构的XuanTie 910处理器。“我们有五个来自中国科学院的本科生在四个月内用12,000美元创建了RISC-V芯片,他们正朝着一个学生,一款芯片的弄湿方向发展,” Himelstein说。有人猜测,英伟达(Nvidia)以400亿美元的价格收购Arm之后,是否会因为美国的出口黑名单而使中国公司对继续使用Arm架构变得更慎重,这种不确定性可能为更多中国公司采用RISC-V提供另一个令人信服的理由。但是无论如何,Arm似乎更渴望抓住中国客户。Arm物联网业务副总裁Mohamed Awad表示:“我们预计该交易不会对Arm在中国的运营产生任何不利影响。” “英伟达将维持Arm的开放许可模式和合作伙伴关系方法,为全球任何行业的客户提供服务。”截至2019年,Arm架构在智能手机中占据着95%的市场份额,在所有类型的芯片和处理器中占据34%的市场份额。但是Arm无疑已经意识到RISC-V日益普及带来的威胁。Awad强调:“Arm仍然是开源社区和运动的最大支持者之一,我们有500多个致力于开源项目的工程师。”但是,Awad还指出,在大规模生产的芯片中获得广泛的商业采用时,开源硬件可能会面临一些验证和支持挑战。RISC-V International似乎意识到了这些挑战。该组织目前拥有数十个技术工作组,以确保RISC-V架构能够很好地与各种标准兼容,满足多种芯片应用程序的需求,并具有强大的芯片安全性。尽管型号不同,但RISC-V International和Arm似乎都同意,芯片开发的未来将涉及各种各样的芯片架构。Awad设想开放源代码将与IP许可和电子设计自动化工具的传统模型一起,在未来的芯片设计中发挥作用。同样,Himelstein认为“很多处理器可以在世界上共存”,尽管他指出RISC-V的开源和免许可证模型是该芯片体系结构的竞争优势。Himelstein说:“越来越多的人看到可以控制自己的命运机会。” “这就是Linux教给他们的,这就是他们想要的硬件。”
关键字:RISC-V
引用地址:
每个人都从RISC-V看到了控制自己命运的机会
推荐阅读最新更新时间:2024-11-11 13:09
SiFive与UltraSoC结盟通过DesignShare产业生态加速RISC-V开发
电子网消息,首家客制化、开源嵌入式半导体产品无晶圆厂模式提供商SiFive日前宣布:UltraSoC将为基于RISC-V开源处理器规范的SiFive Freedom平台提供调试与追踪技术,此举将是DesignShare计划的一部分。UltraSoC的嵌入式分析半导体知识产权(IP)将通过最近发布的SiFive DesignShare生态系统对外提供,该生态系统为任何公司、发明人和创客都提供了驾驭客制化芯片动力的能力。UltraSoC的调试与追踪功能将支持Freedom平台的用户去广泛对接其设计中所用到的各种工具与接口。 DesignShare概念支撑了一整套应用,诸如SiFive、UltraSoC这样的公司及其他生态系统伙伴已
[半导体设计/制造]
利用GreenWaves的RISC-V打造纳米无人机大脑
日前,某研究团队发表了一篇论文,展示了一种并行超低功耗(PULP)处理器和卷积神经网络(CNN),可以赋予现成的Crazyflie 2.1纳米无人机实现 顶级自主导航能力 ——尽管体积和重量都很小。 “人工智能驱动的袖珍型空气机器人有可能彻底改变物联网生态系统,充当自主、不显眼和无处不在的智能传感器。 该团队在论文摘要中声称。 凭借几平方厘米的外形尺寸,纳米大小的无人驾驶飞行器(UAV)是室内人机交互任务的天然适配,我们在工作中解决的姿态估计问题也是天然适配。 然而,由于纳米UAV有限的有效载荷和计算能力,使机载大脑只能使用100mW以下的微控制器。我们的处理器在新型并行超低功耗(PULP)架构范式和深度神经网络(DNN
[物联网]
聚焦RISC-V,关注发展最新动向
中国近年来积极发展半导体产业,其中又以RISC-V近年来成长动能强劲,布局RISC-V架构已久的32/64位嵌入式CPU核心供货商晶心科技(Andes Technology),将于3月19、21日分别在上海及深圳举办「RISC-V CON」,除了介绍晶心AndeStar™ V5高效能处理器核心25系列的新产品及最新小面积的22系列,还邀请到RISC-V基金会中国顾问委员会主席方之熙博士及中国开放指令生态(RISC-V)联盟秘书长暨中科院计算所研究员包云岗博士,分享中国RISC-V的最新发展动向。 精简、可模块化、可扩充的RISC-V正以惊人的速度袭卷全球。目前RISC-V基金会成员已超过200, 包含国际知名的系统公司、半导体
[物联网]
SiFive携全新产品和商业模式让RISC-V触手可及
中国,上海 – 2017年5月8日 – 由免费开源RISC-V指令集架构发明者创建的企业SiFive于今日在上海参加RISC-V基金会主办,NVIDIA和上海交通大学联合承办的第六届RISC-V技术研讨会,首次在中国与到会的200余名国内外顶尖学者和企业共同分享RISC-V指令集和其相关前景应用。作为首家基于免费开源RISC-V指令集架构的定制半导体公司,SiFive还在研讨会上分享了公司的最新进展 – SiFive即将推出目前访问RISC-V内核最快捷也最简单的方式 – Coreplex IP产品。随着RISC-V生态系统的快速发展,SiFive Coreplex IP设计已成为RISC-V内核的实际领导者,拥有比任何其他RIS
[半导体设计/制造]
兆易创新联手IAR Systems发布全新RISC-V解决方案
日前,IAR Systems®,面向未来的嵌入式开发软件工具与服务供应商,宣布与兆易创新,业界领先的Flash和MCU供应商达成合作伙伴关系,并为兆易创新基于RISC-V内核的MCU产品提供性能强大的开发工具。 IAR Systems推出的C/C ++编译器和调试器工具链IAR Embedded Workbench®,具备了领先的代码性能(包括容量和速度),以及完全集成的调试器(包括模拟器和硬件调试支持)等广泛调试功能。自1983年以来,IAR Systems的解决方案为超过一百万套嵌入式应用提供了开发质量、可靠性和效率的保障。IAR Systems久负盛名的支持和服务体系也提
[嵌入式]
CHIPS Alliance宣布将RISC-V SweRV内核引入开源社区
芯片联盟(CHIPS Alliance)宣布对RISC-V SweRV Core EH2和SweRV Core EL2进行加强,后者是由Western Digital为开源社区开发的内核。 自今年早些时候引入该内核以来,CHIPS Alliance一直与其社区合作,通过透明和严格的过程来验证内核,并纳入各种新的更新。 SweRV核心EH2是世界上第一款双线程商用嵌入式RISC-V核心,专为支持数据密集型edge、AI和IoT应用的嵌入式设备而设计。 SweRV核心EL2是一个超小型,超低功耗RISC-V核心优化应用,如状态机定序器和波形发生器。 新更新的内核现在可以免费提供给每个人,CHIPS Alliance将于
[嵌入式]
Codasip 700系列正式问世,赋能定制计算!
如今,利用新的方法来创造差异化的产品是当今技术创新者们所追求的目标。当半导体扩展规律已经显示出极限时,我们该如何满足对更高计算性能的需求?办法只有一个:为特定需求定制计算。具体来说满足定制计算需要具备架构优化、应用剖析、硬件/软件协同优化,以及建立在强大设计基础上的领域专用加速等要素。这些要素加上尽可能简洁的设计流程以提高效率,并缩短上市时间,同时可以让客户掌握自主权并保持灵活性。 用于定制计算的下一代 RISC-V处理器 - Codasip全新700系列 Codasip的全新700系列是一个可配置且可定制的RISC-V基准处理器系列,可实现无限创新。700系列是对Codasip广受欢迎的嵌入式内核的补充,它提供了一个
[半导体设计/制造]
Codasip推出Bk7 64位 RISC-V内核
Codasip宣布Bk7正式发布。据该公司称,Bk7是迄今为止RISC-V处理器IP的Codasip系列中最先进,其构建考虑了特定领域及定制的优化。 Bk7非常适合大多数现代应用,从安全到实时AI处理,尤其是在需要嵌入式Linux的地方。 Codasip Bk7是一个64位处理器内核,具有一个顺序7级流水线,完全符合RV64IMAFDC指令集体系结构(ISA)。与所有Codasip Bk核心一样,开放的RISC-V标准可以随意配置和扩展核心,以满足客户特定领域的需求。 基于RISC-V的处理器可以进行定制,但这种可定制性对芯片制造商在上市时间方面提出了挑战。用于设计Bk7的CodasipStudio工具集通过自动化所有
[半导体设计/制造]