Debian 13“Trixie”Linux 发行版有望将带来 RISC-V 64 位支持

发布者:csw520最新更新时间:2023-06-12 来源: IT之家关键字:Debian  RISC-V 手机看文章 扫描二维码
随时随地手机看文章

6 月 12 日消息,Debian 是最为古老的 GNU / Linux 发行版之一,该操作系统以稳定性为重,不追求高速迭代,因此在新版本发布很早以前,就会揭晓一系列新特性。目前 Debian 项目宣布,在未来的 Debian 13 “Trixie” 中,将带来 RISC-V 64 位支持。


日前 Debian 发布团队分享的更新邮件中,Debian 开发人员 Jonathan Wiltshire 透露了 RISC-V 架构下 Debian 的现状:“虽然 RISC-V 64 位移植在此前取得了良好进展,但最终还是并未实装到 Debian 12 中。未来该特性有望在 Debian 13 中进一步完善,之后提供官方 RISC-V 支持。”

▲ 图源 Debian 开发人员 Jonathan Wiltshire 


现在发布的 Debian 12 支持九种架构: AMD64、AArch64、ARMEL、ARMHF、i386、MIPS、64 位 MIPS、POWER 和 IBM System Z,其中并没有作为官方移植的 RISC-V 64 位架构。


而 Debian 13 “Trixie”的新架构鉴定需要在 Debian Trixie 周期的后期进行,这项工作预计将在一年半到两年后的 Debian 13 Beta 版本正式开始,因此到最终 RISC-V 64 位架构落地,还需要等待相当长的一段时间。


RISC-V 是一个新兴崛起的开源指令集架构,目前已出货超 100 亿颗核心,主要活跃于性能较低的低功耗嵌入式设备中。RISC-V 指令集可以“自由地用于任何目的”,任何人都可以自由设计、制造和销售 RISC-V 芯片和软件。


关键字:Debian  RISC-V 引用地址:Debian 13“Trixie”Linux 发行版有望将带来 RISC-V 64 位支持

上一篇:AI 能做的远超你的想象!Windows 11 用户的好消息
下一篇:Linux 6.5内核增加对高通开源GPU Adreno 690的支持

推荐阅读最新更新时间:2024-11-16 20:29

CRAFT计划迈出重要一步,496个核心的RISC-V芯片诞生
对于那些不熟悉Celerity的人,我可以告诉你,这是在多家大学共同努力下,而创造的一个开源多核RISC-V分层(tiered)加速器芯片。该项目是DARPA快速电路实现(Circuit Realization At Faster Timescales:CRAFT)计划的一部分,该计划希望将定制集成电路的设计周期从几年缩短到几个月甚至几周。Celerity团队首先在Hot Chips 29上展示了该芯片。 去年,在VLSI 2019上,Celerity又回来谈论其第二代芯片的PLL和NoC。演示文稿由密歇根大学的Austin Rovinski进行。 下面我们先对整个Celerity SoC进行快速概述:它是一个多核多层(m
[嵌入式]
CRAFT计划迈出重要一步,496个核心的<font color='red'>RISC-V</font>芯片诞生
基于RISC-V 架构设计 GD32V 上运行 RT-Thread
这块开发板小巧精美,供电、烧录、调试信息打印都是通过一个 Type-C USB 接口进行,更重要的是它所搭载的主控芯片 GD32VF103 是一颗采用 RISC-V 内核设计的 MCU,这对于对 RISC-V 感兴趣的同学来说,具有十足的吸引力。 GD32VF103 系列 SOC 是兆易创新与芯来科技合作,基于 RISC-V 架构设计的一款面向 IOT 领域的 MCU,主频最高 108 MHZ,根据定位差异,片内 Flash 16~128 KB,片上 SRAM 8~32 KB。 在定制这块板子的时候,陈老大为我们选了 Flash 和 SRAM 容量最大的那颗,所以在选择上大家不用纠结。 更加难能可贵的是兆易开放了完整的用户
[单片机]
基于<font color='red'>RISC-V</font> 架构设计 GD32V 上运行 RT-Thread
芯昇科技推中国移动首款RISC-V低功耗大容量MCU芯片
12月17日,在首届滴水湖中国RISC-V产业论坛上,芯昇科技有限公司MCU产品经理王斌介绍了该公司CM32M43xR系列产品情况,该系列产品是中国移动首款RISC-V低功耗大容量MCU芯片。 据王斌介绍,芯昇科技是中国移动通信集团中移物联网有限公司出资成立的全资子公司,围绕物联网芯片国产化,致力于成为“最具创新力的物联网芯片及应用领航者”。 王斌指出,万物互联时代,通信芯片与MCU芯片结合越来越紧密,芯昇科技将依托中国移动在市场、品牌、渠道等方面的资源禀赋,打造“通信芯片+MCU芯片+安全芯片”的物联网整体解决方案,为行业应用提供高品质的产品和服务。 本次论坛上,芯昇科技带来的CM32M43xR系列混合信号MCU是中国移动首款基
[手机便携]
芯昇科技推中国移动首款<font color='red'>RISC-V</font>低功耗大容量MCU芯片
沁恒微电子RISC-V系列MCU+亮相首届RISC-V中国峰会
首届RISC-V中国峰会主会于2021年6月22日盛大开幕,作为国内迄今为止规模最大的以RISC-V为主题的峰会,吸引了100多家厂家参会。峰会覆盖产业界最新技术介绍及产品发布、学术界前沿成果交流。沁恒微电子作为RISC-V国际基金会战略会员受邀参会。 沁恒微电子自成立后,从自研8位RISC内核、自研E8051到引入ARM等内核的MCU,已有十多年的MCU发展历程。 近年来,结合USB3.0、低功耗蓝牙、千兆以太网等接口的设计经验,深入研究RISC-V指令集,在压缩指令集、硬件压栈、快速中断等实际应用方向上进行优化,研发多款RISC-V内核IP,并基于32位通用MCU架构外加USB高速PHY、蓝牙收发器、以太网PHY等专业
[单片机]
沁恒微电子<font color='red'>RISC-V</font>系列MCU+亮相首届<font color='red'>RISC-V</font>中国峰会
RISC-V应用创新井喷!2022玄铁杯RISC-V大赛赛果出炉
2022玄铁杯RISC-V应用创新大赛结果揭晓,碳中和项目摘得头奖 11月23日,经过7个月的激烈角逐,2022玄铁杯RISC-V应用创新大赛揭晓获奖名单。 基于阿里平头哥玄铁C906的开发板,一批RISC-V创意项目涌现,落地碳中和、智能家居、智慧工厂等场景,最终冠军由华东师范大学“萌新队”获得。 本届大赛自4月18日启动以来,共吸引来自 华东师范大学、北京邮电大学、西安电子科技大学、华南理工大学等高校及企业的1398人报名组队参赛 。参赛队伍在平头哥RISC-V“云上实验室”上调试项目,共提交379份完整创意方案,最终39个项目闯进决赛,由褚君浩院士等组成的专家组评审出一二三等奖,分获3万元、1万元、5000元奖金。
[嵌入式]
​<font color='red'>RISC-V</font>应用创新井喷!2022玄铁杯<font color='red'>RISC-V</font>大赛赛果出炉
跃昉科技发布重磅可量产新品,引领自主RISC-V芯生态迈向工业高端应用
中国,深圳——智慧工业物联芯片解决方案的引领者,同时也是聚焦研发基于RISC-V开源指令集架构SoC芯片产品的高科技公司 跃昉科技于8月16日在深圳举办“跃昉智慧物联芯,助力双碳新基建”新品发布会暨媒体沟通会,并于会上重磅发布全球首款定位高端工业级应用的可量产12nm RISC-V SoC芯片NB2及其配套板卡产品,预计Q4量产。 四核1.8G的CPU,算力超过32000 DMIPS,850MHz 的GPU,1.4GHz NPU,支持Linux+ RTOS + OpenAMP异构OS运行环境,这款64位边缘智能处理器NB2用一系列指标将性能拉满,真正打开中国工业高端芯片自主化格局。 图1. 跃昉科技创始人、CEO及CTO江
[物联网]
跃昉科技发布重磅可量产新品,引领自主<font color='red'>RISC-V</font>芯生态迈向工业高端应用
错过RISC-V 可能又要错过一个时代
    从政策层面来说,要实现国产RISC-V自主可控发展,必须完善扶持机制,否则将举步维艰。从企业自身来说要做到三点,一是,不能以盈利为目的进行RISC-V IP核的开发,否则只会适得其反;二是,一定要以市场为导向,找准自己的市场定位和客户群,且在IP核开发时就跟市场衔接好;三是赶紧行动,如果等上个三五年,就真的难有机会了。 目前,全球微处理器指令集架构被Arm和Intel X86垄断。RISC-V指令集的横空出世,有可能打破这一格局,并给大陆处理器IP带来“自主可控”的发展契机。然而,美国和台湾RISC-V指令集IP已开始商用,大陆厂商为何迟迟不动?如何才能跟上节奏? Arm和X86垄断成型,RISC-V以“开源”制胜 在探讨
[手机便携]
进一步降低RISC-V芯片的门槛,西部数据核心开源
近来,一个名为SweRVolf 项目亮相,这是一个完全开放的片上系统,也是Western Digital 的 RISC-V SweRV 内核的参考平台。最近,它宣布了一个重要的新版本,承诺为那些希望进行实验的人降低进入门槛。 “Western Digital于 2018 年发布了第一个 SweRV 内核 EH1,”Qamcom 高级数字设计工程师兼自由和开源硅 (FOSSi) 基金会主任 Olof Kindgren 告诉The Register。 “虽然它是一个了不起的内核,并且至少在当时是最快的 32 位 RISC-V 内核,但他们还是开源芯片领域的新手,并问我他们应该怎么做才能让其他人更容易选择起来。 “我的一个建
[半导体设计/制造]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved