日前,为配合高性能RISC-V处理器昉·天枢Dubhe应用,赛昉科技发布了“赛昉科技Perf性能分析工具”。
Perf是基于Linux的开源性能分析工具,提供对硬件事件、跟踪点、固件事件和动态探测的性能监控。通过Perf分析工具,用户可以使用可编程的硬件性能监控计数器监测预定义的硬件事件、预定义的硬件缓存事件和硬件原始事件的性能数据。Perf能针对硬件事件的每个任务、每个内核和每个工作负载的计数器进行采样。
赛昉科技已完成昉·天枢Dubhe的硬件性能监控(HPM)及微架构层级事件与Perf工具的适配。该Perf工具提供了昉·天枢Dubhe可靠的性能验证平台,为广大客户进一步与赛昉探讨该处理器技术规格提供便利,有助于RISC-V处理器在高性能应用领域加速落地。
此前,赛昉科技宣布自主研发的高性能RISC-V处理器“昉·天枢”正式交付客户。作为基于RISC-V指令集架构设计的64位超高性能内核,昉·天枢Dubhe提供至今最完整的指令集,包括RV64GC、位操作扩展(B)以及适合高性能计算领域的向量扩展V(Vector)V1.0与管理程序扩展H(Hypervisor)。昉·天枢在微架构设计上采用了超标量、深度乱序执行等设计要素,同时深度优化了性能和频率。
关键字:RISC-V 赛昉科技
引用地址:
全球最高性能RISC-V处理器的Perf性能分析工具发布
推荐阅读最新更新时间:2024-11-11 13:28
Arm高管:先过这5关,RISC-V才能片大好
ARM停止和华为合作,让全世界半导体产业为之震动,也再次证明这家公司在半导体产业的龙头地位。 今年的台北国际电脑展上,安谋的竞争对手RISC-V也积极串连,这是一个利用开放平台,开发半导体运算技术的新技术阵营。去年上海市首次出台政策,鼓励相关产业发展,中国也成立两个协会,广邀各国好手合作,想在AI和异质运算的时代,弯道超车。 5月28日,安谋IP产品事业群总裁雷内.哈斯(Rene Haas)在君悦酒店接受《财讯》专访,他首次分析安谋如何看待新竞争模式带来的挑战,他也摊开安谋在AI时代继续帮助客户获利,扩大影响力的策略蓝图。 ▲安谋IP产品事业群总裁哈斯(Rene Haas)(右),和安谋车用暨嵌入式产品总经理凡卡妮(
[物联网]
RISC-V主要发明人将率SiFive核心专家团来华,三城巡讲报名火爆备受期待
指令精简、模块化、可扩展……已于2022年利用7年时间达成出货量100亿颗的里程碑,RSIC-V正在充分发挥自身的开放开源优势,一路开疆拓土。身为RISC-V的发明者与领导厂商,SiFive正发挥开源生态叠加未来计算新范式的“链主”效应,致力于将RISC-V的无限潜力引领至高性能处理器与高算力场景应用中。 同时, 100亿颗RISC-V处理器芯片中,近一半产自中国的亮眼数据有目共睹,RISC-V在中国市场信心持续走高 ,在此大环境背景下,SiFive亲自运营中国市场与业务,希望和中国一起见证RISC-V和生态的腾飞。由RISC-V主要发明人、SiFive共同创办人兼首席架构师Krste Asanovic,和SiFive企业营销
[嵌入式]
联想投资RISC-V芯片厂商睿思芯科
7月6日消息,据企查查资料显示,睿思芯科(深圳)技术有限公司(以下简称“睿思芯科”)发生工商变更,新增联想集团旗下联想(北京)有限公司为股东,持股0.4504%。值得一提的是,联想集团旗下深圳联想天使科技创业投资合伙企业(有限合伙)也是睿思芯科股东,持股2.8757%。 工商资料显示,睿思芯科是一家RISC-V芯片研发商,其公司成立于2018年,注册资本2451.11万元,经营范围包含:半导体技术、集成电路、芯片技术、计算机系统及软硬件的设计等。 资料显示,睿思芯科于2018年创立于深圳,主要研发基于RISC-V指令集的高端处理器和DSP/AI芯片,可应用于高端音视频、机器视觉、汽车等场景中。 2021年9月,睿思芯
[嵌入式]
每个人都从RISC-V看到了控制自己命运的机会
据IEEE报道,我们口袋中的大多数智能手机都包含基于Arm架构的计算机芯片,而Intel的x86架构在笔记本电脑,台式机和服务器硬件中占据主导地位。但是近年来,在美国,欧洲,尤其是亚洲,越来越多的公司已经转向使用称为RISC-V的开源芯片体系结构。因为它允许初创公司设计定制芯片,而无需支付使用专有芯片体系结构所需的昂贵许可费用。 RISC-V最初由加利福尼亚大学伯克利分校的研究人员于2010年开始开发的,是许多指令集体系结构(ISA)中的一种,该体系结构允许程序员和他们编写的软件直接控制计算机硬件。经历了过去多年的发展,RISC-V的开源灵活性使其受到计算存储巨头希捷(Seagate)和西部数据公司(Western Digi
[嵌入式]
欧盟RISC-V芯片的更多细节曝光
近日,一个由来自 10 个欧洲国家的 28 个合作伙伴组成的,旨在帮助欧盟在 HPC 芯片技术和 HPC 基础设施方面实现独立的项目EPI(The European Processor Initiative)宣布 ,已成功发布其基于RISC-V架构的EPAC1.0 测试芯片。 EPI 活动的一个关键部分是开发和演示基于 RISC-V 指令集架构的完全由欧洲开发的处理器 IP,提供名为 EPAC(欧洲处理器加速器)的高能效和高吞吐量加速器内核。使用 RISC-V 指令集架构将允许在硬件架构和软件级别利用开源资源,并确保独立于非欧洲专利计算技术。 EPAC 结合了多种专门用于不同应用领域的加速器技术。测试芯片如上图所示,
[半导体设计/制造]
e络盟扩充产品组合,引入BeagleV®-Ahead单板计算机
BeagleV®-Ahead是BeagleBoard最新发布的首款大规模生产的专业RISC-V SBC板 中国上海,2023年7月24日–安富利旗下全球电子元器件产品与解决方案分销商e络盟现货供应BeagleV®-Ahead,这是由BeagleBoard最新推出的首款大规模生产的开源专业RISC-V单板计算机(SBC)。 BeagleV®-Ahead采用BeagleBone® Black的外形,具有与其相同的P8和P9 子板连接端口,让开发者可以在其上搭载自己最喜欢的BeagleBone子板,以扩展其性能。BeagleV®-Ahead采用强大的四核RISC-V处理器,是一款经济实惠且支持RISC-V的袖珍计算
[工业控制]
MachineWare发布高速RISC-V模拟器
总部位于德国亚琛 (Aachen)的 MachineWare 在今年 5 月受到了多方关注,主要是因为 SIM-V 采用了革命性的半导体设计。该公司的旗舰产品 SIM-V 是高速多功能的 RISC-V 模拟器,结合了前所未有的模拟性能和卓越的可定制性,适用于从最小的嵌入式设备到仓库规模的超级计算机等各种应用。 SIM-V 使软件开发人员能够实时测试完整的软件堆栈 - 包括固件、操作系统内核和复杂的用户空间应用程序,例如 (Java-) 虚拟机或丰富的图形环境。 今天的硬件-软件系统变得越来越复杂,即使是微小的边缘系统也可以执行数百万行代码。 SIM-V 使软件开发人员在没有物理硬件的情况下,以交互方式调试最复杂的设计。将
[嵌入式]
RISC-V成功的研发,将给ARM带来冲击
RISC-V的成功,也就意味着软银旗下ARM受到严重影响。ARM正试图将智能手机领域的主导地位拓展至其他市场。ARM最近更是搬起石头,砸了自己的脚。不知出于什么考虑,ARM前段时间发布了一个网站,专门用来攻击他们的竞争对手、开源芯片架构RISC-V。 全球嵌入式领导企业ARM正在备受煎熬,这种煎熬来自于他的母体——RISC,可能正像RISC的读音一样,ARM即将risk(危险)了。近日华米科技发布的黄山1号芯片,号称全球智能穿戴领域中第一个人工智能芯片,它使用的正是RISC-V架构而非传统的ARM架构,因此也是全球第一款RISC-V开源指令穿戴处理器。RISC-V的成功,也就意味着软银旗下ARM受到严重影响。 黄山一号:具
[嵌入式]