音频处理器的架构_音频处理器的延时怎么调整

发布者:HarmonyJoy最新更新时间:2024-01-26 来源: elecfans关键字:音频处理器  架构  延时 手机看文章 扫描二维码
随时随地手机看文章

  音频处理器的架构

  音频处理器又称为数字处理器,是对数字信号的处理,其内部的结构普遍是由输入部分和输出部分组成。它内部的功能更加齐全一些,有些带有可拖拽编程的处理模块,可以由用户自由搭建系统组成。那么,音频处理器常见架构有哪些?常见的有简单的音箱处理器、多功能数字音频处理器、带有网络音频传输功能的数字音频处理器和大型集中处理的数字音频矩阵。接下来跟着小编一起看看详细知识。

  1、简单的音箱处理器

  譬如DA系列的2进4出、2进6出、2进8出、4进6出、4进8出等等,内部带有简单的固定处理模组,如参量均衡、分频、延迟、混音等。用以连接调音台到功放之间,取代模拟周边设备,做信号处理用途。


  2、多功能数字音频处理器

  一般是8进8出,或者更大一些;输入通道全部带有幻象供电,可以直接接会议鹅颈话筒。它内部的功能更加齐全一些,有些带有可拖拽编程的处理模块,可以由用户自由搭建系统组成。此类处理器一般可以在会议系统中取代小型调音台和周边设备组成的模拟系统。往往都带有网络接口,可以通过以太网接入计算机进行编程和在线实时控制。

  3、带有网络音频传输功能的数字音频处理器

  它们和上面的2项功能类似,但是增加了网络的音频传输功能(一般是支持CobraNet),可以在一个局域网内互相传输音频数据,便于多会议室的互联互通。音频网络同样支持控制功能,也能实现网络集中控制或分散控制的灵活操作。

  4、大型集中处理的数字音频矩阵

  它是一台处理能力极其强大的主机,各个房间的音频通过接口箱打包成网络数据,发送给总控制室的处理主机,经过主机处理完成后再通过网络发送给个房间重放。此类音频网络一般是基于千兆以太网的CobraNet或其他协议,同时支持实时传输和控制。主要应用在大型广播系统或会议中心等场所。和上面的第三项相比来说,小型网络音频处理器是分散式系统,每个房间都有独立的小主机,可以单独使用或联合互通;而这种大型处理矩阵都是集中放置在某个机房里,所有房间的处理控制都要由总机房的机器来完成,因此无论使用1间或多间房间,总机房的处理器必须随时保持开机。


  音频处理器的延时怎么调整

  音频处理器中的延时是扩声系统工程师经常会用到的功能,在这里我们简单归纳一下调节延时的主要方法。

  我们知道,延时数值只能够输入正值,无法输入负值。因此,在采用延时功能时,

  第一种方法步骤:

  1、测量出每一个单元(扬声器或扬声器系统)到达参考测试点需要的时间,并做记录;

  2、以最大值对应单元为参考,捕捉其响应曲线,在测量软件中插入所测时间;

  3、分别测量其他单元的传输时间,根据测量软件自动计算的差值提示,将时间差值输入至音频处理器的延时数据框。

  4、根据声学分频点(频率交叉点)处两个单元之间的相位角度差值,通过:(1000/Fc)×(θ/360)=Td公式计算出一个周期内的延时,并增加到需要延时的单元即可完成相位重合。当然也可以根据调节延时数据的同时观察两条相位曲线的重合状况。

  (注:Fc为声学分频点,单位为赫兹Hz;θ为相位差值,单位为度°;Td为延迟时间,单位为毫秒ms)

  例如:

  1、测量结果为全频通道5ms,超低15ms;

  2、捕捉超低曲线,测量软件延时框中插入15ms;

  3、测量全频,查找延时,在处理器中全频通道输入计算出的延时差值10ms;

  4、假如声学分频点所对应的相位曲线为:全频位于上,超低位于下,分频点100Hz,相位差值90度,此时需要在处理器中再次为全频增加的延时数值则为(1000/100)×(90/360)=2.5ms,即10+2.5=12.5ms。

  第二种方法步骤:

  1、事先在处理器中每个通道输入一个固定延时数值,如:100ms;

  2、查找全频或超低的延时,软件延时框中插入二者任一对应延时;

  3、测量并查找,在处理器中原始数值上增加或减小计算出的差值;

  4、在每一个通道上减去全部中最小的数值,得到最终的延时数值;

  5、根据声学分频点(频率交叉点)处两个单元之间的相位角度差值,通过:(1000/Fc)×(θ/360)=Td公式计算出一个周期内的延时,并增加到需要延时的单元即可完成相位重合。当然也可以根据调节延时数据的同时观察两条相位曲线的重合状况。

  (注:Fc为声学分频点,单位为赫兹Hz;θ为相位差值,单位为度°;Td为延迟时间,单位为毫秒ms)

  例如:

  1、在处理器中的全频和超低通道分别预设100ms延时;

  2、查找全频延时为105ms,测量软件延时框中插入105ms;

  3、查找超低延时为115ms,计算差值为-10ms,在处理器中超低通道预设值上减去10ms,结果为90ms;

  4、理器全频通道100-90=10ms,超低通道90-90=0ms;

  5、假如声学分频点所对应的相位曲线为:全频位于上,超低位于下,分频点100Hz,相位差值90度,此时需要在处理器中再次为全频增加的延时数值则为(1000/100)×(90/360)=2.5ms,即10+2.5=12.5ms。

  为便于理解,我们将频段简化为“全频”和“超低”两部分,对于更多的频段,如:高、中、低、超低,上述方法同样适用,特别是第二种方法,应用起来非常简便。

  附注:

  我们常常会发现,使用Smaart的Find功能总是无法将超低音的延时数值准确捕捉,原因主要有两点:

  1、超低频段声波的波长较长,实际应用环境中易引起反射声,测量MIC处于混响半径之外;

  2、声频测量软件Smaart Find功能的运算能力局限。

  超低音延时参考测量方法:

  1、使用IR(Impulse Response)脉冲响应功能测量;

  2、同等位置放置全频音箱测量(使用Find查找或IR脉冲响应功能);

  3、使用卷尺或激光测距仪测量(换算结果需加入系统延时,主要来自A/D及D/A转换)。


关键字:音频处理器  架构  延时 引用地址:音频处理器的架构_音频处理器的延时怎么调整

上一篇:关于云视频会议视频传输方式的解析介绍
下一篇:音频处理器怎么调_音频处理器调试教程

推荐阅读最新更新时间:2024-11-03 22:27

一种ARM+DSP协作架构的FPGA验证实现
介绍了以 ARM + DSP 体系结构为基础的FPGA实现。在其上验证应用算法,实现了由ARM负责对整个程序的控制,由DSP负责对整个程序的计算,最大程度地同时发挥了ARM和DSP的各自优势。   ARM通用CPU及其开发平台,是近年来较为流行的开发平台之一,而由ARM+DSP的双核体系结构,更有其独特的功能特点:由ARM完成整个体系的控制和流程操作,由DSP完成具体的算法和计算处理。这样,不但可以充分地发挥ARM方便的控制优势,同时又能最大限度地发挥DSP的计算功能。这在业界已逐渐成为一种趋势。   本文的FPGA的Demo验证,是在基于一款DSP内核处理器的研发基础上,对其功能进行验证的一个小目标识别算法的实现。考虑到软件环
[新品]
先进自动驾驶汽车传感系统的架构、技术挑战及解决策略
随着汽车产业朝着半自动和全 自动驾驶 汽车的概念迈进,各种复杂且灵敏的电子系统大大增加。从社会效益角度看,自动化有望使道路更安全,更少发生事故,并能主动缓解交通拥堵。自动驾驶需要多个高性能的互连 传感器 和子系统,才能可靠和安全地运行。电动或混合动力汽车的应用环境在电气层面非常严酷,且具有嘈杂的噪声,使可能存在的技术挑战进一步复杂化。系统可能会由于内部干扰源(例如EMI)、瞬态和外部影响(例如路边C2X基础设施)而导致影响其他重要系统的运行。 先进驾驶员辅助系统(ADAS)是车辆自动驾驶的基础,在完全自动驾驶时,它可以与更高级、更复杂的其它应用协同工作。当汽车以任何半自动模式(Level 1~Level 3)运行时,这种ADA
[汽车电子]
先进自动驾驶汽车传感系统的<font color='red'>架构</font>、技术挑战及解决策略
KNX总线的智能照明系统的特点、系统组成和架构
1、引言     在环境污染和能耗问题日趋严重的今天,人们也开始关注建筑的节能。据统计我国建筑能耗的总量逐年上升,在能源总消费量中所占的比重已达到 27.45%,而且随着城市化进程的加快和人民生活质量的改善,该比重还将上升至 35%。如此巨大的比重,让我们看到建筑节能的前景,将来更多建筑能源的节省要从采用合适高效的控制系统来获得。     节约能源是当今社会的主题。安科瑞ASL系列智能照明控制系统能够通过合理的管理,根据不同日期、不同时间、不同的照度,按照各个功能区域的运行情况预先进行光照度的设置,不需要照明的时候,保证将灯关掉。使用最经济的能耗提供最舒适的照明,从而大大降低了建筑的能耗。 2、KNX总线简介    安科
[嵌入式]
M16延时函数
#ifndef _DELAY_H_ #define _DELAY_H_ #define uint unsigned int #define uchar unsigned char void delay_1us( void ); //延时1us void delay_1ms( void ); //延时nms void delay_nus( uint n );//延时1ms void delay_nms( uint n );//延时nms void delay_ns( uchar n ); #endif #define _DELAY_C_ #include DELAY.H //用户自己定义的头文件 //1us延时函数 voi
[单片机]
三种C51单片机上电复位延时电路图
  下面几种延时复位电路,都是利用在单片机RST引脚上外接一个RC支路的充电时间而形成的。典型复位电路如图(a)所示,其中的阻容值是原始手册中提供的。图(b)是简化后的复位电路,图(c)在图(a)的基础上加上一个二极管D,有助于电容C的快速放电,为下一次上电复位延时做准备。在经历了一系列延时之后,单片机才开始按照时钟源的工作频率,进入到正常的程序运行状态。   
[电源管理]
三种C51单片机上电复位<font color='red'>延时</font>电路图
多核处理器架构及调试方法介绍
    认识多核基本架构   多核处理器在同一个芯片中植入了多个处理器引擎,这就可以提供更高的CPU性能、功能特性和分区能力。一般说来,多核有两种实现形式。   第一,SMP( Symmetric multiprocessing,对称多处理)。在这种情况下,开发人员面对的是单一的抽象化硬件平台,由SMP操作系统来决定具体由哪一个内核来运行哪 个任务,其中每个内核都是相同的,而且在同一个操作系统的管理控制之下,共享同一个内存。   第二,AMP (Asymmetric multiprocessing,非对称多处理)。在这种情况下,各个处理器内核都运行着各自独立的操作系统。这种独立性意味着,其中各个处理器内核既可 以是
[嵌入式]
汽车电子发展的蓝图:汽车超级ECU架构变化
在整理汽车电子发展的时候,看到了一个欧盟赞助的项目是有关于高运算能力的计算平台的发展,这个项目的名称是《European Processor Initiative》它是欧洲发展高运算能力计算平台,面向未来的AI和5G社会的一个研究项目。 在这个研究项目里面,BMW的前瞻研究工程师开了脑洞,在我们已知的域控角度,谈到了2025年和2030年的汽车电子发展的蓝图。如下所示: Processing units of automotive ECUs from past to future 汽车计算平台的发展是硬件和软件集成到一定程度的需求,核心驱动力是随着整个 芯片产业 的发展,汽车电子里面硬件资源也在不断增
[嵌入式]
汽车电子发展的蓝图:汽车超级ECU<font color='red'>架构</font>变化
ST音频处理器基于ARM7TDMI和FFX
  意法半导体推出一个新的采用ARM7TDMI内核和ST独有的FFX(全灵活放大)数字调制技术的音频处理器。STA331音频处理器集成了高效的D类音频编解码器,从而扩展了ST的Sound Terminal™ 系列的应用范围。   功耗极低,处理速度达75MHz,STA331可用于便携和固定两种设备应用,同一芯片可用于多种不同的产品,例如,机顶盒(STB)、家庭音响系统、迷你和小型组合音响系统、无线扬声器和耳机。当与ST专门为FFX驱动器设计的数字功率放大器芯片STA510F配合使用时, STA331可以驱动每声道100W的音频功率。   因为产品差异化对中档音频处理应用至关重要,STA331的模拟和数字音频外设还让它成为一个理
[新品]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved