探究最佳的结构化ASIC设计方法

发布者:RadiantRiver最新更新时间:2007-09-28 来源: 嵌入式在线关键字:定制  后端  验证  逻辑 手机看文章 扫描二维码
随时随地手机看文章
由于与深亚微米标准单元ASIC相关的非重复性工程费用(NRE)越来越大,设计周期又很长,因此利用结构化ASIC进行定制IC设计的吸引力正变得越来越大。结构化ASIC能以极具竞争力的单位成本提供优秀的硅片性能,并且NRE费用极低。结构化ASIC的多样性意味着它即可以用作系统主芯片,也可以用作高性价比的小型辅助芯片。

许多物理设计问题在结构化ASIC的片设计中已经得到解决,因此后端版图设计的时间可以大大缩短,从而导致更快的验证确认和原型提供。不过ASIC片具有预定义的结构,因此设计师必须合理安排芯片资源才能获得理想的性能。

FPGA是ASIC的另外一个替代品,它们一般基于查找表和可配置的逻辑单元。与相应的ASIC技术相比,FPGA的面积效率较低,功耗较大。当年产量超过5000片时,使用结构化ASIC通常具有更好的性价比。当然,FPGA在许多应用领域中仍是理想的原型设计工具,可以提供快速周转和较低的前端成本。

如果采用FPGA做设计原型,那么规划好向所选结构化ASIC的移植非常重要。最好是尽早采用FPGA和ASIC库做协同开发。不过即使不这样做,少许的规划努力也能使移植工作更加顺利。

建议

  • 采用可以避免失配的综合工具策略。通常设计师可以使用他们选择的前端环境将设计转换成供应商网表或寄存器转移级的HDL描述;但FPGA综合和ASIC综合很可能使用不同的工具或同一工具的不同版本。利用代码检查器和‘最小公分母’编程风格可以避免结果的失配。这样也可确保不同的工具不会对RTL代码作出不同的解释。
  • 提供时序细节。ASIC供应商需要这些信息执行综合、时序为主导的版图和后版图静态时序分析。精确的系统时钟信息和I/O系统时序预算,以及FPGA综合脚本上的任何错误/多循环路径信息都有助于加快版图设计速度。
  • 尽早与ASIC提供商讨论可测性设计要求。虽然测试电路不需要纳入FPGA原型中,但ASIC中不可测试的电路将降低器件的故障覆盖率,并有可能使故障元件通过测试仪器的测试。一些ASIC供应商在NRE中包含了测试插入和自动测试程序产生费用;但仍可能要求专门的功能复用性测试引脚和额外的测试电路。
  • 增加复位和初始化逻辑。即使FPGA不需要,但增加复位和初始化逻辑能使在完整原型上使用的测试向量产生与仿真相同的结果。
  • 尽早决定封装类型和引脚输出。结构化ASIC供应商可以提供各种完全满足设计要求、可以节省成本和电路板面积的封装,但封装选择对FPGA来说是有限制的。如果要求与FPGA原型保持引脚兼容,那么应该尽早与ASIC供应商讨论引脚输出和封装选择以满足设计要求。

图:对于结构化ASIC和FPGA协作开发项目,提前规划很重要。

避免

  • 使用与ASIC不匹配的原型FPGA RAM功能。虽然ASIC RAM通常是高度可配置的,不同的RAM容量不是问题,但要确保整个RAM容量和实例数量的可用性。异步访问和不对称地读写具有不同字宽的端口可能无法实现,或要求增加额外的辅助电路和逻辑。
  • 选择ASIC产品中不能提供的FPGA I/O。因此需要检查ASIC库并寻求匹配性。这样可以避免在原型板上插入ASIC时发生奇怪的问题。
  • 使用FPGA供应商提供的私有知识产权。要坚持使用有信誉的供应商提供的很容易用于FPGA和ASIC的可综合IP。当使用诸如锁相环等模拟IP时,要确保目标ASIC供应商可以匹配设计所要求的频率产生或降斜率要求。
  • 使用长的互连线。虽然后端工具通过紧邻放置互连电路可以很好地减少互连延时,但结构化ASIC中的RAM位置是固定的,连接裸模顶部的RAM和固定在底部与I/O相关的电路将增加延时。如果有任何重要的时序接口,应避免会导致版图设计后出现长互连的引脚输出和RAM指配。
  • 使用异步逻辑,如果可能的话。你可能无法在结构化ASIC中再生FPGA异步逻辑路径。
关键字:定制  后端  验证  逻辑 引用地址:探究最佳的结构化ASIC设计方法

上一篇:片上系统中断机制的可靠性设计
下一篇:嵌入式系统中可配置式GPIO模拟SPI总线方法

推荐阅读最新更新时间:2024-05-02 20:38

富士通开发出适用于功率放大器的CMOS逻辑
富士通微电子(上海)有限公司近日宣布,富士通实验室和富士通株式会社联合开发出一款具有高击穿电压并基于逻辑(1)制程的CMOS高压晶体管,该晶体管适用于无线设备的功率放大器。作为先进科技的先驱,富士通开发完成了世界上第一代基于45纳米工艺的CMOS晶体管,能够处理10 V功率输出,这使得晶体管能够处理用于WiMAX(2)和其它高频应用的功率放大器的高输出要求。这一新技术能够将功能放大器和CMOS逻辑控制电路在同一块芯片上集成,可实现单芯片的工作模式,从而使生产出高性能和低功耗的功能放大器成为可行。 今年12月15日到17日在旧金山举办的2008年IEEE国际电子元器件大会(IEDM)上已展示该技术的详细信息(会议/报告
[模拟电子]
富士通开发出适用于功率放大器的CMOS<font color='red'>逻辑</font>
用于下一代汽车专用集成电路(ASIC)的嵌入式现场可编程逻辑门阵列(eFPGA)
对于最近研究过新车的任何人来说,很难不注意到汽车电子产品的发展是多么的迅速。仅仅将三年前的汽车安全性技术与今天的技术进行对比,您就会发现摄像头数量已显著增加,以支持诸如全景可视、驾驶员注意力分散监测器、立体视觉摄像头、前向摄像头和多个后视摄像头等应用。除了摄像头,系统功能也增强了,包括自动紧急制动、车道偏离警告、后方盲点检测和交通标志识别等。这一趋势表明,汽车电子类产品在持续快速地创新,但这也给汽车原始设备制造商(OEM)带来了全新的挑战,包括: ● 当研发一辆新车的平均时间从48个月缩短至24个月左右,同时还要支持长达10年以上的生命周期时,如何快速开发新特性和安全性功能? ● 平台架构的确定都比车辆上市提前数年,如
[汽车电子]
用于下一代汽车专用集成电路(ASIC)的嵌入式现场可编程<font color='red'>逻辑</font>门阵列(eFPGA)
基于DDX技术的全数字功放解决方案
前言 随着数字音源与数字音频技术的迅速发展,直接对数字音频信号进行功率放大而不需要进行模拟转换(DAC)的数字音频放大器得到了迅速发展,它具有效率很高并且能与数字音源直接对接,实现端到端的纯数字音频处理和放大等优点。这种DDX音频放大器可以接受来自DSP直接输入的数字音频编码信号,采用专利的DDX信号处理技术来控制高效的功率器件,不需要为每个声道准备D/A转换器,从而减少了中间不必要的转换层级,音质得到显著的改善,成本也随着零部件数目的减少而下降,从而把高音质、低功耗和低制造成本带到人气很旺的高速增长的应用领域,如平板电视机、无线产品和个人音响系统。 DDX音频放大器包括2个主要部分:第一部分是采用专利DDX技术的调制器,它把
[嵌入式]
CADENCE公司推出通用验证组件
首个基于验证计划的验证 IP 集成了兼容性管理和多语言支持 Cadence 设计系统公司( NASDAQ: CDNS )今天推出了 Universal Verification Components (UVCs) 。它是可复用验证 IP ( VIP )的一个新产品,能将兼容性管理和多语言的灵活性与基于模拟的测试环境先进技术相集成。 UVC 能降低质量和进度延迟的风险,以及对特殊协议专业技术的要求。这使得设计公司能将精力集中在自己的核心商业价值上-设计差异化。 全新的 Cadence 验证组件 IP 包括一个独特的可执行验证计划( vPlan ),用以驱动验证过程的管理并自动检验协议的兼容性。此外, U
[新品]
是德科技推出针对氮化镓的定制功率分析方案
用于动态功率器件分析仪/双脉冲测试仪(PD1500A)的定制氮化镓(GaN)测试板使汽车Tier1和OEM的功率转换器设计人员,能够缩短原型周期并加快新产品的推出。 为了促进功率转换器设计的进步,新型宽禁带(WBG)半导体技术进行关键商业化,以改善速度,电压和热性能。这提高了效率,同时减小了尺寸并降低了成本。但事实证明,由此产生的高性能功率转换器难以设计。 为了提供一致、可靠的WBG半导体测试特性,是德科技开发了PD1500A动态功率器件分析仪平台。 PD1500A是模块化的,可对基于离散硅(Si)和碳化硅(SiC)的功率器件进行表征测试。有了定制的GaN测试板,是德科技的PD1500A为快速开关设备提供可重复且可靠
[测试测量]
是德科技推出针对氮化镓的<font color='red'>定制</font>功率分析方案
美商务部将27个中国实体从“未经验证清单”中剔除
当地时间8月21日,美国商务部工业和安全局(BIS)发布声明,称将33个实体从“未经验证清单”(Unverified List,简称UVL)剔除,其中27个实体位于中国,其他实体位于印度尼西亚、巴基斯坦、新加坡、土耳其和阿拉伯联合酋长国。 BIS声明截图 声明称,这一决定于21日对外公开展示,并将于次日(22日)在《联邦公报》上公布后生效。 美国商务部负责出口执法事务的助理部长马修·阿克塞尔罗德称,“我们将33家实体排除在(清单)外,表明了当企业或东道国政府与工业和安全局合作,并成功完成最终用途核查后,它们会得到切实利益。” 去年2月7日,美商务部宣布将33家中国实体列入出口管制“未经验证清单”。中国商务部对此回应
[半导体设计/制造]
美商务部将27个中国实体从“未经<font color='red'>验证</font>清单”中剔除
Actel Libero IDE v8.1备有全新功率驱动布局和先进的功率分析功能
独特的电池寿命评估功能为便携产品设计人员提供具价值的分析信息 为了扩展其业界领先的专门针对芯片级和系统级节省功率的解决方案,Actel 公司宣布推出全新版本Libero 集成设计环境 (IDE),具备崭新的重要功能包括功率驱动布局,使设计人员得以进一步优化设计,并可减少典型设计的动态功耗达30%。通过在Libero的SmartPower工具中内置先进的功耗分析功能,这个强化的分析环境将可首次让用户在设计的所有功能模式下深入了解其功率应用。此外,便携产品设计人员更可透过其创新的电池寿命评估功能,以其FPGA设计的功耗曲线为基础,精确计算出电池寿命 — 这是首次在现场可编门阵列 (FPGA) 设计工具中实现的功能。 ?Actel软
[半导体设计/制造]
英诺达发布EDA硬件云白皮书,分享上云实践经验
(中国成都,2022年8月2日)英诺达(成都)电子科技有限公司在线上发布了《云上加速——EDA仿真加速器云平台白皮书》,成都市集成电路行业协会、复星投资、Cadence中国及伊顿公司等代表出席了线上发布会并发表致辞。 随着云服务的普及以及对云平台接受度的提高,越来越多的芯片厂商逐渐将目光聚焦到了云端,期待利用云的算力与灵活性,降低芯片设计成本、加快产品面世时间。尤其在需要大量计算资源的设计验证领域,一般是通过专门的硬件来提供这样庞大的资源池。《云上加速》白皮书分析了厂商在使用本地数据中心解决计算资源时面临的问题,从而提出将硬件放在云端这一解决方案,彻底变革传统复杂芯片设计的验证环节,打通设计需求与硬件资源的渠道。 英诺达创
[半导体设计/制造]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved