当信号的占空比或振幅发生变化,或当它的平均电平不可预测地在某个特定直流电范围内变化时,把频带有限的 NRZ(非归零)数据转换到一种适合于微处理器和其它数字系统的数字格式,会产生一些问题。利用交流电耦合把信号传输到某个固定的基准比较器,会产生糟糕的结果,这是因为占空比的变化导致平均信号电平的变化,后者导致输出信号时序的抖动或失真。
包络线跟踪器以二极管和 RC 网络为基础,在输入信号的偏移之间产生电压(参考文献 1)。比较器利用中点电压作为基准来产生数字输出信号,它如实地复制了原始信号的时序信息。基于二极管的电路虽然对较大信号非常有效,但对那些与二极管正向电压降相比较小的输入,或者当输入的平均电平朝电路的两个电源电压轨中的任何一个漂移时,这种电路会引入误差甚至完全失效。
图1 中的单电源电路不需要二极管,就能重建一个频带有限的 NRZ 数据流,它的占空比变化范围是从低于 5% 到超过 95%,振幅变化范围是从低于100 mV到电源电压5V 等等。而且,该电路容忍在两个电源线之间变化的平均信号电平。该电路包含三路模拟开关IC1、双比较器IC2 以及几个无源元件。
该电路对输入信号的高电平和低电平 VU 和 VL 采样,并在电容器 C3 和 C4 上产生相应的直流电平 VUC 和 VLC,由此起到自时钟包络线跟踪器功能。C3和C4 之间的两个等值电阻器 R4 和 R5 产生第三个电压 VMID,它等于输入信号的中级电压 VM。电容器 C2 平滑并过滤 VMID,后者充当输出比较器 IC2B 的基准电位。R2、R3 和 C1 提供时间上的滞后作用,从而即使对较小的输入也能确保 VOUT 的干净开关。
为了了解电路的工作,假设 C4、C2 和 C3 都放电,即 VLC、VMID 和 VUC 都为 0V。由于输入信号 VIN 大于 VMID 以及在 IC2A 的反相输入端的电位,因此两个比较器的输出都变高,并导致三个模拟开关处于图 1 中的位置。现在,假设 VIN 处于正峰值振幅 VU。电容器 C3 现在通过 R1 和三个开关的接通电阻充电。只要 C3 不是太大,VUC 就会迅速达到约等于 VU 的值。
当 VIN 降至低于 VUC 时,比较器 IC2A 的输出变低,迫使模拟开关 IC1C 改变状态,并把 C3 从 VIN 断开。忽略比较器输入偏置电流并假设开关泄漏电流可忽略不计,则 C3 现在只通过 R4 放电。如果 R4 足够大,则较慢的放电速率允许 VUC 仍然约等于 VU。
在 C3 的充电间隔期间,C2 也通过 R4 充电。根据 C2 和 R4 的值以及输入信号的正向脉冲的持续时间,电压 VMID 也许会超过输入信号的低电平 VL。如果 VMID 超过 VL,则比较器 IC2B 在 VIN 接近 VL 时切断,并且在 VOUT 产生的低电平导致 IC1A 和 IC1B 改变状态。电容器 C4 现在通过 R1 和各开关的导通电阻连接到 VIN,并且迅速充电使 VLC 约等于 VL 的电平。
根据元件值和输入信号的时序参数,在电路的电压电平稳定在各自的静态值(在此,VUC≈VU,VLC≈VL,VMID≈VM)之前,也许会过去几个周期。但是,精心挑选的元件确保了电路迅速达到平衡。如要确保比较器在VIN降至低于VU或升至高于VL时正确切断,就要求R1在VIN 和IC2A的反相输入端之间提供至少100Ω ~ 1 kΩ 阻抗。更高的值会导致C4和C3充电缓慢。在许多设计中,IC1B和IC1C的组合导通电阻也许允许省略R1。
IC1B、IC1C 和 IC2A 的存在确保了 C3 在 VIN 接近或等于 VU 时能充电,并且 C4 只在 VIN 接近或等于 VL 时才能充电。如果没有 IC1B、IC1C 和 IC2A,即 VIN 直接连到 R1,C3 就会在 VIN 位于 VU 和 VM 之间的下坡放电,并因此拉低 VUC。与此类似,C4 将继续在 VIN 位于 VL 和 VM之间的上坡充电,并因此拉高 VLC。虽然 VMID 也许约等于 VM,但这种最小程度的配置的性能较差,特别是对于小信号以及在极端的占空比时。
图1中的元件为5 kHz~50 kHz 的输入频率产生了良好结果。低于5 kHz 的频率也许需要较大的电容器值,高于50 kHz的频率也许需要降低各电容器值并选择具有最短响应时间的比较器。借助适当选择的元件,电路在达到或超过128 kbps时性能很好。
R5、R4、C2 的值以及(在较低程度上)各模拟开关的导通电阻和 R1、C4 和 C3 决定了电路对输入信号振幅或平均电平突然变化的响应时间。如果使 C2 约为 C4 和 C3 的十分之一,就能确保迅速的响应时间,但太小的值会在 VMID 上产生过多的纹波和噪声。为了实现可靠工作,应使用等值的 100 kΩ ~ 1 MΩ精密公差电阻器作为 R4 和 R5。如果使用高值电阻器作为 R4 和 R5,就应选择具有低输入偏置电流的比较器作为 IC2。为了检测那些也许会接近正电源、0V或同时接近二者的信号,应确保 IC2 提供满摆幅输入能力。用低阻抗陶瓷电容器为每个 IC 的电源旁路。
请注意:如果没有输入信号(即向 VIN 施加直流电平时),VOUT 也许会包含随机脉冲,它们是由噪声以及各比较器保持 VMID 等于 VIN 的平均直流电平的尝试导致的。为了消除这些脉冲,应撤消 C1 以便用“正常的”滞后作用代替时间滞后作用,但应确保 R2 和 R3 设置的滞后电平与最小输入信号振幅相比不会过大。
图2显示了电路对占空比约为 5%、振幅为75mV的带宽有限输入信号的响应。水平迹线VMID整齐地把波形一分为二。底部迹线显示了位于VOUT的重建信号。在图3中,电路处理了约为200 mV p-p的电感耦合收发器(上部迹线)的实际输出。同样,下方的迹线显示了位于VOUT的重建信号。
上一篇:基于ARM核嵌入式微处理器的以太网应用
下一篇:基于MC9S12NE64型单片机的嵌入式以太网连接
推荐阅读最新更新时间:2024-05-07 15:53
- 应对 AI 时代的云工作负载,开发者正加速向 Arm 架构迁移
- NVIDIA 推出高性价比的生成式 AI 超级计算机
- Gartner发布2025年影响基础设施和运营的重要趋势
- 智谱清言英特尔酷睿Ultra专享版发布,离线模型玩转AIPC
- Quobly与意法半导体建立战略合作, 加快量子处理器制造进程,实现大型量子计算解决方
- RTI Connext Drive参展CES 2025,以领先通信框架加速SDV开发
- 黑莓 1.6 亿美元甩卖网络安全业务 Cylance,远低于其 14 亿美元的收购价
- eIQ® Time Series Studio简介:简化边缘 AI 开发
- 尺寸更小,性能更强:左蓝微电子发布两款PESAW双工器