基于ADS的2.4GHz收发系统射频前端设计

发布者:HarmoniousCharm最新更新时间:2011-11-26 来源: 21IC电子网 关键字:2.4GHz  收发系统  射频前端  ADS  噪声 手机看文章 扫描二维码
随时随地手机看文章
   

0引言

  近年来,随着无线通信业务的迅速发展,通信频段已经越来越拥挤。1985年美国联邦通信委员会(FCC)授权普通用户可以使用 902MHz,2.4GHz和5.8GHz三个“工业、科技、医学”(ISM)频段。ISM频段为无线通信设备提供了无需申请在低发射功率下就能直接使用的产品频段,极大地推动了无线通信产业的发展。虽然目前无线数字通信技术已经相当成熟,但射频设计仍然是移动通信设计的瓶颈。射频电路的设计主要围绕着低成本、低功耗、高集成度、高工作频率和轻重量等要求而进行。ISM频段的射频电路的研究对未来无线通信的发展具有重大的意义。国内外许多文献都对此作了研究,文献[2]中介绍了在无线高速数据通信环境下,2.4GHz发射机的设计。文献[3]介绍了一种低功耗的CMOS集成发射机的设计。

  ADS(AdvancedDesignSystem)软件是Agilent公司在HPEESOF系列EDA软件基础上发展完善的大型综合设计软件。它功能强大能够提供各种射频微波电路的仿真和优化设计广泛应用于通信航天等领域。本文主要介绍了如何使用ADS设计收发系统的射频前端,并在ADS的模拟和数字设计环境下进行一些仿真。

  l发射端的建模与仿真

  由于设计是建立在实验室中已有的中频调制和解调的硬件基础上的,因此发射端和接收端不考虑信号的调制和解调过程。实验室中的中频调制模块可以输出大概8~10dBm的40MHz已调中频信号,经过分析选择,该发射端的各个模块均参考MAXlM公司的集成模块的参数而设计。本地振荡器采用的是 MAX2700。MAX2700是压控振荡器,通过设计合适的外围电路可以使它输出2.4GHz的信号。混频器采用的是MAX2660,MAX2660是有源混频器,可以提供一定的增益。功率放大器采用的是MAX2240,MAX2240的最大输出功率是15.3dBm。发射端所用到的滤波器可以使用 ADS软件中的滤波器设计工具进行设计。由于实际的滤波器的插入损耗大概为1~2dB,该设计中取滤波器的插入损耗均为1dB。通过在ADS软件中的模拟电路设计环境进行建模。

  在该发射端模型中,中频信号为40MHz,-10dBm大小的信号。在ADS的模拟设计环境下,对该发射端进行设计并作预算仿真,该仿真主要是为了测量各个模块的增益、噪声系数、三阶互调截点等。该仿真过程如图1所示。

  从表1仿真结果中可以看出,整个发射端的总增益为17.783dB。输入的中频信号为-10dBm,所以功率放大器输出的射频信号大小为7.783dBm。

  2接收端的建模与仿真

  接收端在设计中要考虑增益、噪声系数、灵敏度等因素,比发射端的设计更为复杂。由于接收端包含很多有源器件,有源器件的非线性对整个接收系统会产生很大的影响,比如当只输入一个信号时会出现增益压缩,当输入两个以上的信号时会出现互相调制等。在本设计中,中频解调模块大概也需要8~10dBm的信号大小,经过分析,低噪声放大器采用的是MAX2641,MAX2641的增益为13.5dB,噪声系数为1.5dB。混频器采用的是 MAX2682,MAX2682的增益为7.9dB,噪声系数为13.4dB,本地振荡器与发送端的相同。使用ADS对接收端进行建模,如图2所示。

  由于各个模块的参数均为已知,通过计算可以得出系统总的噪声系数,三阶互调截点等。

  噪声系数定义为系统输入信噪功率比(SNR)i=Pi/N,与输出信噪功率比(SNR)o=Po/No的比值,常用F表示。噪声系数表征了信号通过系统后,系统内部噪声造成信噪比恶化的程度。噪声系数常用NF(单位为dB)表示。根据噪声系数的级联式:

  可以计算出系统总的噪声系数,系统总的噪声系数就是从图3中的低噪声放大器向输出端方向看过去,所表现出的噪声系数,也可以理解为当接收信号由低噪声放大器传输到输出端,接收端对信噪比的恶化程度。利用公式(1)经过计算得到系统的噪声系数F=2.582dB,NF=4.12dB。
三阶截点IP3定义为三阶互调功率达到和基波功率相等的点,此点所对应的输入功率表示为IIP3,此点所对应的输出功率表示为OIP3。根据三阶互调截点的级联式:

  可得,系统总的IIP3=-9.75dBm。同样在模拟设计环境下,对接收端进行预算仿真,仿真结果如表2所示。

从表2的仿真结果可以看出整个接收端的增益为17.205dB,假设接收天线接收到的信号为-30dBm,则接收到的中频信号大小为-12.795dBm。中频信号的仿真值略低于中频接收端所需要的信号大小,这可以用驱动放大器来增加信号的大小。另外由仿真结果可以看出接收端总的噪声系数为4.151dB,而计算出的结果为4.12dB。仿真的接收端的三阶输入截点为-10.124dBm,而计算出的为-9.75dBm。以上结果有一定的差异,该差异是由增益压缩等因素所引起的。接收机的一个很重要指标是灵敏度,它定义为:在给定的信噪比的条件下,接收机所能检测的最低输入信号电平。灵敏度与所要求的输出信号质量即输出信噪比有关,还与接收机本身的噪声大小有关。接收机的灵敏度可由下式计算得出:

 

  假设接收机输入端满足共轭匹配,由源内阻Rs产生的噪声输送给接收机的噪声功率为其额定输出,即:

额定输出

  假设Ta=290K,则NRS=-174dBm/Hz。所以灵敏度可表示为:


  在本设计中,NF=4.12dB,B=6MHz,当(SNR)0,min=10dB时,由式(5)计算可得:pin,min=92.08dBm。接收机所接收的信号强弱是变化的,通信系统的有效性取决于它的动态范围,即高性能的工作所能承受的信号变化范围。动态范围的下限是灵敏度,上限由最大可接受的信号失真决定。在本设计中考虑的是低噪声放大器的输入端的动态范围。动态范围可由式(6)得到:

  利用式(6)计算可得:DRF=51.58dB。

  利用ADS软件对接收端进行S参数仿真,该仿真可以用于测量各个器件的S参数等。在本仿真中,可以看成是当2~3GHz,以1MHz为步长的各个频率分量通过该接收端时,接收端对各个频率分量的增益或衰减大小的仿真。仿真模型及仿真结果如图3,图4所示。

从图4可以看到接收到的有用射频信号和该信号所对应的镜像频率信号的大小。由于在混频器前有抑制镜像频率信号的带通滤波器,所以镜像频率信号与有用射频信号相比非常小。如果没有混频器前的滤波器则会出现图4(b)的仿真结果。镜像频率信号与混频器混频后会得到与中频信号频率相同的干扰信号,这一干扰信号无法通过滤波器移除,这样就会形成对有用信号的干扰,使信噪比下降。因此在混频器前放置高Q值的滤波器对抑制镜像干扰非常重要。

  利用ADS软件对接收端进行大信号s参数仿真,用此工具对接收端进行仿真主要是为了测试接收端的1dB增益压缩点P1db仿真的结果如图5所示。


  由仿真结果可以看出当输入的信号功率为-19.45dBm时,接收端的总增益压缩1dB。将发射端与接收端连接起来,并加入发射天线和接收天线,就可以构成整个收发系统的射频前端模型。然后对整个射频前端进行了谐波平衡仿真,仿真的原理图如图6所示,仿真结果如图7所示。

  由于信号频率很高,如果通过发射天线发射到自由空间中,经过传输会产生巨大的损耗,该损耗可由式(7)算出:

  假设传输的距离为d=1m,则Lf△40dB。实际的传输路径并不是自由空间,而是比自由空间更为复杂的通信环境,在无线通信的损耗预测中,可以用Okumura或是Egli模型进行估计。在仿真中设置接收天线的增益为10dB,以使接收到的信号达到中频解调的要求。由上面的仿真结果可以看出信号通过整个射频前端时的信号频率和大小的变化,设计的射频前端可以满足无线通信的要求。

  3结语

  通过对实际的集成射频模块的选择,以及利用ADS对射频前端的仿真,可以得到系统的一些重要性能指标,通过对这些性能指标进行分析,可以得出设计的射频收发端是可行的,可以满足实际无线通信环境对射频系统的要求。另外,为了能够在实际的应用中使收发前端实现最佳的性能,设计可以对噪声与非线性的影响作进一步的分析,通过分析可以选用更合适的射频模块或对电路进行一些改进,以满足特殊的信道对射频前端的要求。

关键字:2.4GHz  收发系统  射频前端  ADS  噪声 引用地址:基于ADS的2.4GHz收发系统射频前端设计

上一篇:飞思卡尔新型Airfast RF功率方案重新定义晶体管性能
下一篇:新型蓝牙PIFA天线设计

推荐阅读最新更新时间:2024-05-03 11:43

硬件测试-噪声的测试分析(2)
4、噪声测试方案 4、1无源探头测量方案 大部分无源探头X1档的带宽仅1M,对于噪声来说带宽太低。X10档的带宽为10M,但是X10会放大误差,造成测量值不准确。所以不建议使用无源探头进行噪声测量。 4、2 同轴线测量方案 4、2、1 同轴线AC耦合方式测量 使用AC耦合方式测量时,需要将示波器输入阻抗设置为50Ω。同时在同轴线中串入一个50Ω电阻。如下图所示: 但是某些低带宽的示波器中AC耦合只有1MΩ,这样与前面的50Ω同轴线阻抗不匹配,因此需要在示波器的BNC端口在并接50Ω电阻用于阻抗匹配,如下图所示: 4、2、2 同轴线DC耦合方式测量 使用DC耦合方式同样设置示波器的输入阻抗为50Ω,连接方式如下:
[测试测量]
硬件测试-<font color='red'>噪声</font>的测试分析(2)
基于ARM和nRF905的无线数据收发系统
所设计的无线数据收发系统是无线随动控制系统的重要组成部分,主要由nRF905无线收发模块和LPC2148 ARM开发板组成,用来实现手动系统与随动系统之间的无线数据传输,有效地解决了在恶劣环境下布线困难的问题。 1 nRF905无线收发模块 nRF905是一个工作在433/868/915 MHz的ISM频段,完全集成的单片无线收发器芯片。nRF905芯片内部包含有一个完全集成的调制器、带解码器的接收器、功率放大器、晶体振荡器等电路。其采用DSS+PLL频率合成技术和GMSK调制,频率稳定性非常好,抗干扰能力强;可以很容易通过SPI接口编程配置其工作模式;最多信道数可达170个,能够满足需要多信道工作的特殊场合;最远传输距
[单片机]
基于ARM和nRF905的无线数据<font color='red'>收发</font><font color='red'>系统</font>
电驱动系统的传导噪声干扰源抑制
01# 概述 本文主要讨论“电驱动系统的传导噪声干扰源抑制”。 02# 传导噪声干扰源抑制 通过改进开关控制方案和优化开关过程,可以抑制源处产生的传导扰动。 03# 开关控制方案 目前,PWM高频谐波的抑制原理大多是将特定频率的PWM谐波转移到附近的其他频率,从而改变PWM的谐波分布特性,从而抑制PWM谐波。 高频谐波的抑制技术概述 传统两电平电机驱动系统 图B 传统两级变流器的电驱动系统 随机PWM扩频技术; 周期PWM扩频技术。 三电平电机驱动系统 最优同步调制策略SHEPWM; 最优同步调制策略CHMPWM; 高频谐波抑制技术 改进的空间矢量脉宽调制(MSVPWM)技术; 单面空间矢量脉宽调制器(MS-SVPWM)
[嵌入式]
电驱动<font color='red'>系统</font>的传导<font color='red'>噪声</font>干扰源抑制
一种接收前端三级低噪声放大器的设计
在现代雷达接收机中,应用最广的结构是超外差结构。在该结构中,单片系统往往需要片外滤波器去除镜像信号,例如SAW滤波器,因而给系统的集成度带来影响。为了达到一定的镜像抑制比,而又不使用片外滤波器,通常使用镜像抑制混频器能提供60 dB左右的抑制度。但现代雷达接收机至少需要80 dB的抑制度,这就给镜像抑制混频器的设计增加了难度。 为解决该问题,研究工作主要集中在镜像抑制LNA的设计上。从文献中,可以看到通过LNA与陷波滤波器(notch filter)的连接,其单片LNA的抑制度分别达到20 dB和75 dB。本文结合雷达接收机中LNA的指标,通过设计 电路 结构提高抑制度,与后级的镜像抑制混频器连接达到了较高的镜像抑制比,提高了
[模拟电子]
对数放大器在弱光检测中的应用
  弱光检测通常是先将光信号通过光电器件转换成电信号,再经前置放大电路放大后,由A/D转换电路将模拟信号转换成数字信号进行分析处理。弱光检测技术广泛应用于现代通信、医疗和科研等领域。弱光检测电路一个重要性能指标是对噪声的滤除能力,但在弱光检测时,光信号与噪声几乎处于同一数量级,信号很容易淹没在噪声中,不利于后续电路处理。传统方法是采用电路级联来滤除干扰,放大信号;但这种电路需用精密电阻,且设计复杂,电路体积大,可靠性差。随着集成对数放大电路的发展,其宽动态范围、高精确输出的显著特点,光检测电路也得到不断发展与完善,对数电路具有优异的数据压缩性能,可将很宽的输入动态范围信号压缩在很窄的电压范围内。因此,这里提出一种以LOGl00作为
[模拟电子]
如何去测得电源纹波和噪声的详细资料说明
对于硬件工程师来说,一些工具的使用也至关重要,工具使用的不当,往往导致得到的结果也是不正确的,可能会给硬件工程师一个错误的判断。本章就会列举出很多实用的关于硬件工程师必须要会的一些工具的使用方法和技巧。 测电源纹波 电源纹波如何测得?你设计的电源纹波多大?你怎么降低电源的纹波和噪声? 以上一系列问题是笔者在面试过程中总结出来的,这也是很多面试硬件工程师很喜欢问的问题。之前的博客多多少少都有提到关于电源纹波和噪声的滤除方法,这里就不再赘述。 本小节就讲讲该如何去测得电源纹波和噪声。 图1 电源纹波和噪声示意图 上图是电源纹波和噪声的示意图,纹波就是电源输出直流中的交流部分,也就是低频部分,而噪声是其中的高频部分。只
[测试测量]
如何去测得电源纹波和<font color='red'>噪声</font>的详细资料说明
基于PCI总线的高速噪声检测系统
      前言   噪声检测系统用于对环境噪声进行样本采集和频谱分析,确定噪声中的频率分量是否对人体造成伤害。该系统分为高速数据采集卡和频谱分析两部分。数据采集卡将采样采集到的数据送入计算机内,由应用程序完成快速频谱分析功能。由于环境噪声是实时变化的,因此需要采集电路的高速采样和数据的高速传输。鉴于传统总线无法满足高速传输的要求,采用了PCI总线作为噪声检测系统的底层平台。   PCI总线是Intel公司推出的一种微机扩展槽接口标准,时钟频率为0~33MHz,其最大数据传输速率为132~264Mbps,有效克服了传统总线进行高速数据传输时的瓶颈现象,使数据的实时高速采集和传输成为可能。   数据采集卡结构说明   数据采集卡
[嵌入式]
便携式场强测试仪参考环的低噪声设计
0 引 言 便携式场强测试仪对第一本振相位噪声要求较高,其参考频率由参考环提供,因此对参考环的相位噪声要求也很高。参考环采用∑-△调制技术降低相位噪声,具体原理见参考文献。 1 设计方案 便携式场强仪第一本振的主要性能指标: 频率范围:4031.25~7031.25MHz;单边带相噪:≤-100dBc/Hz@10kHz 由此计算出参考频率的指标: 频率范围:31.25~62.5MHz;单边带相噪:≤-118dBc/Hz@10kHz 第一本振方案框图如图1所示。 图1中,左框内为本振环;右框内为参考环;其余部分为步进环。 2 参考环环路滤波器带宽设计 锁相环环路带宽内的相位噪声
[模拟电子]
小广播
最新手机便携文章
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved