CEVA旗舰通信DSP内核具有出色性能,推动实现最高容量和最灵活的G.fast调制解调器产品。
全球领先的视觉、音频、通信和连接性DSP平台IP授权厂商CEVA公司宣布,Sckipio Technologies公司已经获得授权许可,在全球首个G.fast调制解调器芯片组中使用CEVA-XC DSP内核。CEVA DSP内核具有卓越性能,为Sckipio的G.fast调制解调器提供了在现有铜轴电缆方案上实现1Gbps宽带接入的处理能力。
全新G.fast超宽带标准要求使用高性能矢量技术来达到巨大的用户吞吐量。Sckipio通过充分利用CEVA-XC DSP内核和数项独特的CEVA-XC DSP机制,达到有史以来最高的矢量性能——单个矢量组最高支持用户可达64个。Sckipio是上周在世界宽带论坛(Broadband World Forum)上展示16路G.fast矢量技术的首家企业。
Sckipio首席执行官David Baum表示:“CEVA-XC DSP内核为我们新型的G.fast调制解调器芯片组提供了最佳的可编程性与处理能力间的平衡。我们与CEVA工程技术团队密切合作,他们出色的技术支持帮助我们的芯片实现强大的性能,确保我们了芯片成功。”
CEVA市场营销副总裁Eran Briman表示:“Sckipio是G.fast调制解调器厂商的领导者和先行者,我们很高兴与Sckipio合作,成功推出最新调制解调器产品。我们的CEVA-XC DSP内核为 Sckipio提供了实现G.fast调制解调器所需的出色性能,并且具有充分的灵活性,在今后通过软件升级增强性能。”
CEVA-XC系列DSP内核经过专门设计,以期满足开发高性能超宽带调制解调器在功耗、上市时间和成本方面的严苛要求。
关键字:DSP CEVA-XC Sckipio
引用地址:
Sckipio 获得CEVA-XC通信DSP内核授权许可
推荐阅读最新更新时间:2024-05-02 23:16
DSP编程技巧之3:揭开编译器神秘面纱之程序优化
在二三十年前人们刚开始使用 C语言 代替汇编进行开发的时候,因为当初的处理器/控制器性能很弱,而 编译器 的能力也有限,所以形成了一些 C语言 编程效率不高的印象。但是今天的硬件性能已经非常强大,而 编译器 的能力也是日新月异,如果我们不熟练掌握汇编编程中的一些关键技术,编写的汇编代码的效率已经很难超过 编译器 从 C语言 转换出来的汇编代码了。 如果我们使用C语言进行编程的话,编译器除了可以把我们的加减乘除这样的操作转换为ADD、MPY以及相关的寻址、寄存器操作外,还可以在编译产生汇编代码的过程中进行不同程度的优化。优化的过程要根据器件的特点与指令集等进行有针对性的配置,所以在不同的器件上同一段C代
[嵌入式]
DSP完成的实时信号模拟器
前言 在通信、雷达等数字信号处理系统的设计中,信号模拟器发挥着至关重要的作用。模拟器用来模拟实际工作过程中信号处理系统的各种输入信号,从而方便了系统调试。可以利用现有仪器模拟这些信号,也可以设计专门的模拟器。这两种方法各有特点:仪器模拟省去了模拟器的设计和调试过程,比较方便;但有时现有仪器并不能完全满足系统测试的要求,另外有些仪器的价格相当昂贵(专用的信道仿真设备一般在24000到500000美元之间 )。因此,在信号模拟的方法上应视实际情况而定:对于ADC这样输入信号比较简单的的系统,可以利用任意波形发生器这些测试仪器进行测试;而对需要多输入或输入信号种类比较多的系统一般需要设计专用的模拟器。一般来说,能用容易得到仪器完成
[应用]
基于DSP和IPM的变频调速系统的硬件设计
引言 变频调速技术广泛应用于工业领域。随着电力电子控制技术及元器件的不断发展,变频调速系统的集成度、智能化程度越来越高,硬件构成也越来越紧凑、简单。DSP(数字信号处理器)+IPM(智能功率模块)就是变频调速系统最新的发展方向之一。 在DSP+IPM构成的变频调速系统中,充分利用了DSP高速运算、配置丰富及IPM控制信号接口简单、保护完善的特点,使得系统元器件数大为减少、结构紧凑,而性能及可靠性却大为提高,缩短了产品开发周期,提高了产品的竞争力。 笔者为某设备所做的一个变频调速子系统就采用了DSP+IPM的结构。下面介绍该系统的硬件设计方法。 硬件设计 DSP和IPM 该系统工况
[嵌入式]
基于CAN总线和DSP的起重机多功能安全监控系统
起重机是工程建设中的必要设备之一,在施工中应用相当广泛。然而,起重机潜在的危险因素也较多,容易发生恶性事故。国家技术监督局先后专门制定和发布了《起重机设计规范》(GB3811-83)、《起重机械超载保护装置安全技术规范》(GB12602-90)、《起重机安全规程》(GB6067-85)等标准,要求各类起重机械必须装备安全保护装置。因此开发新型的起重机多功能安全监控和保护系统是很有必要的。基于此,近年来国内外先后研制出一些起重机安全保护装置,如载荷限制器、力矩限制器、起升高度仪、防碰撞装置、风速报警器等。但它们功能单一,如果需要多种保护功能,必须安装多台仪器,这样不仅价格昂贵,也给维护和使用带来了不便。起重机用户迫切需要一种集多
[嵌入式]
物联网处理的最佳选择:DSP +CPU
一般认为,在需要数字信号处理时(在调制解调器的物理层、智能扬声器的麦克风波束形成或跟踪设备的地理定位时)要使用DSP。如果需要数字控制(运行协议栈或管理音频编解码器或GNSS的控制方面 ),则要使用MCU。由于典型的物联网设备需要这两种功能,因此必须使用两个或更多内核。对于对续航时间要求不高的高利润设备,这也许不是什么大问题,但对许多物联网应用而言这可能是一个严重缺点。对于这类应用,经优化的复合处理器可以更经济高效地满足这两种需求,并延长设备续航时间。我们对此进行了非常详细的分析;我们认为这样的解决方案不仅可行,而且在各种物联网应用中具有很强的竞争力。 想想共享单车或共享踏板车。这些设备显然需要跟踪,因
[手机便携]
利用Spartan-3 FPGA实现高性能DSP功能
Spartan-3FPGA能以突破性的价位点实现嵌入式DSP功能。本文阐述了Spartan-3 FPGA针对DSP而优化的特性,并通过实现示例分析了它们在性能和成本上的优势。 所有低成本的FPGA都以颇具吸引力的价格提供基本的逻辑性能,并能满足广泛的多用途设计需求。然而,当考虑在FPGA构造中嵌入DSP功能时,必须选择高端FPGA以获得诸如嵌入式乘法器和分布式存储器等平台特性。 Spartan-3 FPGA的面世改变了嵌入式DSP的应用前景。虽然Spartan-3系列器件的价位可能较低,但它们同样具有DSP设计所需的平台特性。这些平台特性能够以较高的面积利用率实现信号处理功能,使设计达到更低价位点。 Spar
[工业控制]
用DSP实现增量式光电编码器的细分
1引言 目前,各类伺服驱动器及其应用中广泛采用光栅装置作为速度测量、位置测量的敏感元件。而且,广泛采用两路正交方波的形式,系统的实时性要求极高。因此,对于光栅编码器的信号的细分等主要处理环节,一方面集中考虑提高分辨率的问题,同时,需要考虑实时性的问题。 有很多采取纯硬件进行细分的方法,如,电阻链细分,空间细分,锁相倍频,还有两种方法的结合使用等。上述几种方法在实际应用中被广泛采用,特别是电阻链细分,在低倍频的情况下是一种很好的方案。但是在高倍频的情况下,不可避免地出现大量使用比较器的情况,以及比较器死区(滞后区)问题,难以调节。空间细分的方法中,主要解决的问题是切割电平精准的问题,其中的三角波切割三角波的方案有很多优点,可以改
[测试测量]
基于DSP和CPLD的低功耗多路数据处理系统设计
摘 要: 本文介绍了一种基于DSP和CPLD的低功耗多路数据采集处理系统。整个系统由DSP和CPLD动态地设置A/D采样通道,控制6路16位高精度A/D转换器ADS7805的启动和停止。由DSP对采样数据进行读取和处理。
关键词: DSP; CPLD;低功耗;多路数据处理
引言
随着电子技术的应用和发展,数字信号处理内容日益复杂,同时,很多情况下要求整个系统具有低功耗的特点。为满足这种要求,DSP芯片设计技术也在向低功耗、高性能的方向发展。从处理速度来看,TMS320VC5502的运算能力已经达到了600MMACS,即每秒钟可以完成6亿次乘加运算。从功耗来看,TMS320VC5502内核电压只有1.26V,整个芯片的功耗
[嵌入式]