Altera公司(NASDAQ:ALTR)今天宣布,开始批量发售Cyclone® IV FPGA。公司还宣布开始提供基于Cyclone IV GX的收发器入门开发套件。Altera的Cyclone IV FPGA设计用于无线、固网、广播、工业和消费类市场等低成本、小型封装应用。与前一代Cyclone产品相比,这些器件前所未有的同时实现了低成本和高性能,功耗降低25%,满足了大批量低成本串行协议解决方案的需求。
Altera器件市场资深总监Luanne Schirrmeister评论说:“我们比竞争产品提前近6个月开始量产发售Cyclone IV GX FPGA,帮助用户充分发挥这些器件的成本、功耗和独特的电路板面积优势。而且,设计人员采用我们的入门开发套件,有信心实现Cyclone IV GX器件与其他PCI Express芯片组的相互兼容。”
用户可以开始采用Cyclone IV GX收发器入门开发套件进行原型开发,这一套件安装了EP4CGX15 FPGA,提供大约15K逻辑单元、540 Kbits RAM和两个集成2.5-Gbps收发器。Cyclone IV GX器件支持主流串行协议,为设计人员提供丰富的逻辑、存储器和I/O功能。
这一成本最低的收发器入门开发套件价格为395美元,包括轻松开发低成本应用FPGA设计需要的所有硬件、软件、设计实例和文档。这一套件还支持设计人员测量FPGA的低功耗,测试FPGA收发器的信号完整性,使用Altera的硬核知识产权(IP)开发并测试PCI Express 1.0端点设计。此外,不需要许可的Quartus® II网络版设计软件也可以使用这一套件。
价格和供货信息
最小的Cyclone IV器件——EP4CE6和EP4CGX15器件250K批量起价分别只有3美元和6美元。
关键字:Altera Cyclone FPGA
引用地址:
Altera量产发售低成本低功耗Cyclone IV FPGA
推荐阅读最新更新时间:2024-05-02 21:02
一种基于FPGA+ARM架构HDLC协议控制器设计
简介:针对飞控模拟装置中基于HDLC协议通信需求,完成了一种新的基于FPGA+ARM架构HDLC协议控制器的设计。文中首先介紹了HDLC协议的帧结构和循环冗余校验(CRC)原理,然后结合FPGA可进行任意数据宽度操作和ARM编程简单灵活的优点,有效实现了符合HDLC协议的帧结构和CRC校验的应用方法,满足HDLC协议要求。应用结果表明设计能够很好地满足各项功能指标的技术要求。 高级数据链路控制(HDLC,High-Level Data Control)是一种同步数据传输、面向比特的数据链路层协议,具有差错检测功能强大、高效和同步传输的特点,目前HDLC协议已成为是通信领域中应用最广泛的协议之一,在飞行器设计领域经常用作飞控与舵
[单片机]
基于FPGA快速开发医疗成像设备
医疗影像技术在医疗保健行业扮演了越来越重要的角色。这一行业的发展趋势是通过非置入手段来实现早期疾病预测和治疗,降低病人开支。多种诊断影像方法的融合以及算法开发的进步是设计新设备来满足病人需求的主要推动力量。 为实现这些行业目标所需要的功能,设备开发人员开始采用提供FPGA支持、可更新的现成商用(COTS) CPU平台进行数据采集和协处理。在灵活高效地开发可更新医疗影像设备时,需要考虑几个因素,包括影像算法的开发,多种诊断方法的融合以及可更新的平台等。 开发影像算法要求使用直观的高级建模工具,以不断改进数字信号处理(DSP)功能。高级算法需要可更新的系统平台,该平台大大提高了图像处理性能,而且实现的设备体积更小,使用更方
[嵌入式]
瑞苏盈科FPGA核心板在声呐系统中的应用
瑞苏盈科FPGA核心板在声呐系统中的应用 前言 声纳系统使用声脉冲来探测、识别和跟踪水下物体。一个完整的声纳系统是由一个控制和显示部件、一个发射器电路、一个接收器电路和同时能作为发射装置(扬声器)和探测装置(高灵敏度麦克风)的传感器组成。 声纳系统图 技术挑战 本文讨论的声纳发射器是一个相控阵发射器, 能够发射10Khz至100Khz的频率 。该系统采用了一个发射器模块阵列,每个模块能够驱动8个声纳传感器。FPGA设计包含若干独特的模块:ARM处理中心(英特尔HPS)、一个波形发生器、通道接口、时钟和芯片计时、系统监控和控制以及状态寄存器。 系统框图 解决方案 该项目采用了 瑞苏盈科基于Int
[嵌入式]
软核处理器助Altera SOPC Builder扩展设计
2008年6月11号,为帮助系统级设计人员在FPGA软核处理器上有更多的选择,Altera公司宣布,Freescale将为SOPC Builder工具推出32位V1 ColdFire软核。为迅速方便的使用Altera® Cyclone® III FPGA建立系统级设计,设计人员现在使用SOPC Builder工具时,可以选择Freescale®、ARM®或者Altera软核处理器以及50多种其他的知识产权(IP)模块。 SOPC Builder是独特的Altera Quartus® II设计软件工具,避免了在FPGA设计中手动完成IP模块系统级任务。设计人员可以从Altera或者第三方IP内核库中选择功能,应用在FP
[新品]
基于Cyclone EP1C6和SPCE061A的LED大屏幕系统设计
目前采用的LED大屏幕显示系统的控制电路大多由单个或多个单片机及复杂的外围电路组成,单片机编程比较复杂,整个电路的调试比较麻烦,可靠性和实时性难以得到保证。针对这种情况,本文提出了一种基于SPCE061A和Cyclone EP1C6的LED大屏幕解决方案。该设计方案无须外挂FLASH ROM和RAM,无须任何外部功能电路,所有功能均由一片EP1C6和一片SPCE061A实现,数据处理速度快、可靠性高。 SPCE061A和Cyclone EP1C6简介 SPCE061A是凌阳科技的一款16位微控制器,内嵌32KB闪存和2KB字SRAM,CPU最高可工作在49MHz的主频下,较高的处理速度使SPCE061A能够非常容易、快速
[电源管理]
10G以太网光接口的FPGA实现
1 概述 随着人们对通信信息的充裕性、及时性和便捷性的要求越来越高,能够随时随地、方便而及时地获取所需信息,变得越来越重要。2002年,IEEE通过了10 Gb/s速率的以太网标准——IEEE 802.3ae 。10G以太网作为传统以太网技术的一次较大的升级,在原有的千兆以太技术的基础上将传输速率提高了10倍,以满足人们对移动通信业务的要求。 2009年1月国内3G牌照正式发放,标志着我国3G时代的到来。为了适应移动通信的发展,各大运营商展开了大规模的3G移动通信网络建设;而移动通信网络建设的核心是基站建设,其成本也是最高的。此外,基站的性能好坏也是移动通信服务质量的决定因素。所以,运营商在不断寻求新的方式以提高通信服务
[嵌入式]
Altera发售Cyclone V系列
2012年3月28号,北京——Altera公司(NASDAQ: ALTR)今天宣布,开始发售其28-nm Cyclone® V FPGA。Cyclone V器件是目前市场上功耗最低、成本最低的28-nm FPGA。该系列通过集成,前所未有的同时实现了高性能、低系统成本和低功耗,非常适合工业、无线、固网、军事和汽车等市场应用。Cyclone V系列完成了Altera的28-nm定制系列产品的全系列发售,提供多种器件以满足用户的各类设计需求——从最大带宽到最低功耗。 Cyclone V系列采用了TSMC的28-nm低功耗(28LP)工艺进行开发,满足了目前大批量低成本应用对最低功耗、最低成本,以及最优性能水平的需求。与前几代产品相
[嵌入式]